SU1355963A1 - Регул тор переменного тока - Google Patents
Регул тор переменного тока Download PDFInfo
- Publication number
- SU1355963A1 SU1355963A1 SU853935382A SU3935382A SU1355963A1 SU 1355963 A1 SU1355963 A1 SU 1355963A1 SU 853935382 A SU853935382 A SU 853935382A SU 3935382 A SU3935382 A SU 3935382A SU 1355963 A1 SU1355963 A1 SU 1355963A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- outputs
- inputs
- transistors
- elements
- control
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к электротехнике и может найти применение дл управлени регул торами переменного тока с помощью транзисторов. Целью изобретени вл етс повышение надежности путем снижени перенапр жений на транзисторах. Датчик перехода напр жени через нуль формирует на своих выходах два импульса в моменты, когда положительна (на первом выходе ) или отрицательна (на втором .выходе ) полуволна напр жени снижаетс до значени (по абсолютной величине ) , несколько большего нул (на 10-20 МКС раньше).Таким образом, к моменту закрыти регулирующих транзисторов нд соответствующие шулггирую- щие транзисторы уже поданы отпирающие импульсы, что исключает возможность возникновени коммутационных перенапр жений транзисторов. 2 ил.
Description
Изобретение относитс к электротехнике и может быть использовано в источниках вторичного электропитани систем радиотехники,автоматики и вычислительной техники.
Целью изобретени вл етс повышение надежности путем снижени перенапр жений транзисторов регул тора переменного тока.
На фиг. 1 приведена электрическа принципиальна схема регул тора;на фиг. 2 - диаграмма напр жений и токов элементов схемы.
Регул тор переменного тока состоит из двух регулирующих транзисторов
Iи 2, шунтированных обратными диодами 3 и Д,двух шунтирующих транзисторов 5 и 6 с обратными диодами 7 и 8, первого 9, второго 10, третьего
IIи четвертого 12 RS-триггеров, первого 13, второго 14, третьего 15 и четвертого 16 элемента ИЛИ,четырех элементов 17-20 задержки первого 21 и второго 22 датчиков напр жени , датчика 23 перехода через нуль и блока 24 управлени .
Работа устройства по сн етс диаграммой , представленной на фиг. 2,где и - напр жение сети; i - ток нагрузки , 25,26,27 и 28 - управл ющие сигналы соответственно транзисторов 1,2,5 и 6 (прин ты условно положител ными).
Устройство работает следующим образом .
В момент времени t (фиг. 2),когда ток предыдущего направлени спадает до нул , на регулирующих тран- зисторах 1 и 2 по вл етс напр жение и датчик 21 (фиг. 2,В,) подает импульс , который через элемент ИЛИ 16 сбрасывает триггер 10, снимающий управл ющий сигнал с проводившего ток транзистора 2, и через элемент ИЛИ 13 запускает триггер 9, подающий управл ющий сигнал на транзистор 1 (фиг. 2,25). Ток из сети протекает в нагрузку.
В момент времени t (фиг. 2), который определ етс блоком 24 управлени (фиг. 2,В„), в зависимости от требуемой величины тока, подаетс импульс на запуск триггера 12,подающего отпирающий сигнал на транзистор 6 (фиг. 2,26). Этот же импульс через элемент 19 задержки и элемент ИЛИ 15 сбрасывает триггер 9, который снимает управл ющий сигнал с транзистора
1 (фиг. 2,25). -Последний прерывает ток сети, и ток нагрузки замыкаетс ч ерез ранее включившийс шунтирующий транзистор 6 (фиг. 2,26). Подобное перекрытие во включении шунтирующего транзистора 6 и выключении сетевого транзистор а не вли ет на нормальную работу схемы и-не полностью устран ет гонку фронтов, котора возможна при одновременной подаче отпирающего сигнала на транзистор 6 и сн тии его с транзистора 1„ В зтом случае из-за конечной,хот и достаточно высокой скорости изменени управл ющих сигналов может создатьс ситуаци , при которой транзистор 1 уже выключилс , а транзистор 6 еще не включилс . Хот длительность такого состо ни невелика она сопровождаетс обрывом цепи тока нагрузки и перенапр жением . В момент времени t (фиг. 2) напр жение сети переходит через нуль, и датчик 23 (фиг. 2эБ ) несколько
раньше,в момент времени t, (фиг. 2), подает сигнал на включение сетевого транзистора (фиг. 2,25) через элемент ИЛИ 13 и триггер 9. Этот же сигнал поступает на сброс триггера 12
с задержкой через элемент 18 задержки . По этой причине транзистор 6 закрываетс в момент,когда уже включен транзистор 1,. Ток нагрузки переводитс на сетевой транзистор 1 и под действием изменившейс пОл рнос- ти напр жени сети спадает до нул .
0
5
0
5
В момент времени t (фиг. 2) ток спадает до нул и включаетс тран-/ зистор 2 (фиг. 2,27) по сигналу датчика 22 напр жени (фиг. 2В,22),поступающего через элемент ИЛИ 14 на запуск триггера 10. Одновременно этот же сигнал поступает через элемент ИЛИ 15 на сброс триггера 9, снимающего управл ющий сигнал с транзистора 1 (фиг. 2,25) .
Дальнейша работа аналогична.
Таким образом, устройство обеспечивает надежную работу транзисторов во всех режимах и исключает возможность возникновени перенапр жений.
Claims (1)
- Формула изобретениРегул тор переменного тока, содержащий два шунтированных обратными диодами включенных встречно-последовательно между первыми входным , и выходным выводами регулирующих транзистора , управл ющие входы которых присоединены к выходам первого и - второго RS-триггера, S-входы которых подключены к выходам соответственно первого и второго элементов ИЛИ,первые входы которых присоединены к выходам соответственно первого и второго датчиков напр жени ,включенных параллельно двум регулирующим транзисторам , блок управлени , первый и второй выходы которого присоединены к S-входам соответственно третьего и четвертого RS-триггеров, выходы которых подключены к управл ющим входам двух шунтированных обратными диодами включенных параллельно выходным выводам шунтирующих транзисторов , отли чающийс тем, что, с целью повьш1ени надежности путем снижени перенапр жений тран 105963зисторов,в него введены третий и четвертый элементы ИЛИ, четыре элемента задержки и включенный параллель но входным выводам датчик перехода напр жени через ноль, первый и второй выходы которого подключены к вторым входам соответственно первого и второго элементов РШИ и через элементы задержки - к R-входам соответственно третьего и четвертого RS- триггеров, при этом первые входы третьего и четвертого элементов ИЛИ подключены к выходам соответственно первого и второго датчиков напр жени , вторые входы элементов ИЛИ соединены через элементы задержки соответственно с первым и вторым выходами блока управлени , .а выходы - с R-BXO- дами и соответственно первого и вто- poto RS-триггеров.1520cpuff.tВ.1 6.Sf. fi/xfl.фиг.гРедактор И.РыбченкоСоставитель В.Ежов Техред А. КравчукЗаказ 5793/42Тираж 863ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 1.13035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4tt t ii / ./Корректор Г.Решетник
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853935382A SU1355963A1 (ru) | 1985-07-30 | 1985-07-30 | Регул тор переменного тока |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853935382A SU1355963A1 (ru) | 1985-07-30 | 1985-07-30 | Регул тор переменного тока |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1355963A1 true SU1355963A1 (ru) | 1987-11-30 |
Family
ID=21191208
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853935382A SU1355963A1 (ru) | 1985-07-30 | 1985-07-30 | Регул тор переменного тока |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1355963A1 (ru) |
-
1985
- 1985-07-30 SU SU853935382A patent/SU1355963A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР . № 530402, кл. G 05 F 1/44, 1974. Ковалев Ф.И., Мостнова Г.П.Полупроводниковые выпр мители,М.; Энер- гоатомиздат, 1980, с. 107. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3332007A (en) | Motor control circuit with time delay | |
KR900002154A (ko) | 전류 제한식 dc전력 제어기 | |
US3204172A (en) | Semiconductor controlled rectifier circuits | |
JPH033722A (ja) | 放電加工機用電源 | |
SU1355963A1 (ru) | Регул тор переменного тока | |
DE59007999D1 (de) | Schaltungsanordnung zum Speisen einer Last. | |
JPS5826572A (ja) | 制御装置 | |
JPH02294269A (ja) | 電源装置 | |
SU1167516A1 (ru) | Датчик дл контрол проводимости вентилей | |
KR820002399Y1 (ko) | 인버어터 장치 | |
US3137810A (en) | Controlled rectifier circuits | |
SU1265738A1 (ru) | Стабилизатор переменного напр жени | |
SU502377A1 (ru) | Импульсный стабилизатор напр жени | |
SU1339841A1 (ru) | Преобразователь посто нного напр жени | |
SU1291950A1 (ru) | Устройство дл питани электротермической установки | |
SU1319095A1 (ru) | Устройство управлени индуктивной нагрузкой | |
SU497570A1 (ru) | Источник питани | |
SU1200406A1 (ru) | Устройство дл коммутации конденсатора | |
SU575757A1 (ru) | Устройство дл регулировани переменного напр жени | |
SU1559357A1 (ru) | Модель тиристора | |
SU1171769A1 (ru) | Стабилизатор посто нного напр жени | |
SU1598082A1 (ru) | Ключ переменного тока | |
TW202349854A (zh) | 高電壓控制電路 | |
SU1361525A1 (ru) | Стабилизированный источник посто нного напр жени | |
SU1343404A1 (ru) | Стабилизатор посто нного напр жени |