SU1352522A2 - Устройство дл изменени темпа речевой информации - Google Patents
Устройство дл изменени темпа речевой информации Download PDFInfo
- Publication number
- SU1352522A2 SU1352522A2 SU864032819A SU4032819A SU1352522A2 SU 1352522 A2 SU1352522 A2 SU 1352522A2 SU 864032819 A SU864032819 A SU 864032819A SU 4032819 A SU4032819 A SU 4032819A SU 1352522 A2 SU1352522 A2 SU 1352522A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- switch
- ram
- address
- signals
- Prior art date
Links
Landscapes
- Electric Clocks (AREA)
Abstract
Изобретение относитс к технике анализа и синтеза речевой информации. Цель изобретени - сокращение объема оперативной пам ти и электрической энергии, потребл емой устр-вом. Преобразуемое речевое сообщение через линию 1 задержки и переключатель 2 передаетс в аналого-цифровой преоО- разователь 3, после чего в цифровой форме по адресу, формируемому в а-д- ресном счетчике 10 записи, записываетс в оперативном запоминающем устр-ве (ОЗУ) 4. Сигналы задающего генератора 6 поступают на входы генератора 7 тактовых импульсов и адресных счетчиков 9 и 10. Сигналы генератора 7 тактовых, импульсов управл ют сменой режима работы ОЗУ 4 и переключают коммутатор 8, перед.аюш.ий адресные сигналы с адресных счетчиков 9 и 10 на адресные входы ОЗУ 4. Коммутатор 11 сигналов управлени производит сравнение адресов записи и воспроизведени . Четырехтактный режим записи воспроизведени позвол ет многократно использовать области пам ти ОЗУ 4. 1 ил.. S (Л со ел to ел Ю to Ч)
Description
113525222
Изобретение относитс к речевой на входы генератора 7 тактовых им- информатике, в частности к технике пульсов и адресных счетчиков 9 и 10.
анализа и синтеза речевой информации, и вл етс усовершенствованием известного устройства по авт. св. № 1173438.
Цель изобретени - сокращение объема оперативной пам ти и электрической энергии, потребл емой устройством .
В устройство дл изменени темпа речевой информации введены входна лини задержки, входной переключатель и коммутатор сигналов управлени .
На чертеже показана схема устрой- J5 ОЗУ и счетчика 10, которые запрещают
ства дл изменени темпа речевой информации .
Устройство содержит входную линию I задержки, соединенную через входной переключатель 2, аналого-цифровой преобразователь (А1Щ) 3 и оперативное запоминающее устройство (ОЗУ) 4 с цифроаналоговым преобразозапись в ОЗУ и рост адреса записи. . При втором совпадении запрещающие сигналы снимаютс и переключаетс входной переключатель 2, а третье . 20 снова вызывает запрет, .который затем снимаетс так, что каждое четвертое совпадение адресов открывает новый цикл воспроизведени нового сегмента. Такой четырехтактный режим записи вателем (ПДП) 5, выход которого вл етс выходом устройства, дл измене- воспроизведени позвол ет многократ- ни темпа речевой информации; задаю- «о использовать области пам ти ОЗУ, щий генератор 6, соединенный через Генератор 7 тактовых импульсов, коммутатор 8 с адресным счетчиком 9 воспроизведени и адресным счетчиком 10 30 записи; коммутатор 11 сигналов управлени и дешифратор 12 адресов, соединенный выходом с входом опорного экономит его объем и электрическую энергию, основным потребителем в которой в устройстве дл изменени тем па речевой информации остаетс ОЗУ. Вывод информации, считываемой из ОЗУ производитс через ЦАП, опорньш уровень которого соответствующим образом понижаетс дещифратором 12 адреуровн ЦАП.
Бход входной линии 1 задержки в- 35 ° Р сближении этих адресов, что
понижает уровень тресков и хрипов, сопровождающих наложение фрагментов сигнала при их переписывании.
Предлагаемое устройство дл измел етс входом устройства дл изменени .темпа речевой информации, первый и второй входы входного переключател 2 присоединены соответственно к
входу и выходу входной линии задерж-. 40 нени темпа речевой информации может
примен тьс пр и экспертизе фонограмм, подводных работах и при лечении больных, страдающих дефектами речи.
ки, а его третий вход вл етс управл ющим и- соединен с выходами адресных счетчиков 10 и 9 записи и воспроизведени через коммутатор 11 сигналов управлени . Выходы коммутатора 45 Формула сигналов управлени соединены с соответствующими входами дешифратора адресов , адресного счетчика записи и оперативного запоминающего устройства.
Преобразуемое речевое сообщение через входную линию 1 задержки и входной переключатель 2 или через входной переключатель 2 передаетс в аналого-цифровой преобразователь 3, после чего в цифровой форме по адре- цифрового преобразовател , а также су, формируемому в адресном счетчике коммутатор сигналов управлени , при 10 записи, записываетс в оператив- этом вход входной линии задержки вном запоминающем устройстве 4. Сигна- л етс входом-устройства и подключен лы задающего генератора 6 поступают к второму входу входного переключаизобретени Устройство дл изменени темпа ре- че.вой информации по авт. св. № 1173438, отличающеес тем, что, с целью сокращени объема Q оперативной пам ти и потребл емой
электроэнергии, в него введены последовательно соединенные входна лини задержки и входной переключатель, выходом подключенный кг входу .аналого- .
Сигналы генератора тактовых импульсов управл ют сменой режима работы-ОЗУ по
его управл ющему входу и переключают коммутатор 8, который передает адресные сигналы с адресных счетчиков на адресные входы ОЗУ. При этом коммутатор 11 сигналов управлени производит сравнение адресов записи и воспроизведени . При первом совпадении этих адресов в коммутаторе сигналов управлени вырабатываютс сигналы, передаваемые на управл ющие входы
запись в ОЗУ и рост адреса записи. . При втором совпадении запрещающие сигналы снимаютс и переключаетс входной переключатель 2, а третье . 20 снова вызывает запрет, .который затем снимаетс так, что каждое четвертое совпадение адресов открывает новый цикл воспроизведени нового сегмента Такой четырехтактный режим записи воспроизведени позвол ет многократ- «о использовать области пам ти ОЗУ, 30
воспроизведени позвол ет многократ- «о использовать области пам ти ОЗУ,
экономит его объем и электрическую энергию, основным потребителем в которой в устройстве дл изменени темпа речевой информации остаетс ОЗУ. Вывод информации, считываемой из ОЗУ, производитс через ЦАП, опорньш уровень которого соответствующим образом понижаетс дещифратором 12 адреФормула
цифрового преобразовател , а также коммутатор сигналов управлени , при этом вход входной линии задержки вл етс входом-устройства и подключен к второму входу входного переключаизобретени Устройство дл изменени темпа ре- че.вой информации по авт. св. № 1173438, отличающеес тем, что, с целью сокращени объема оперативной пам ти и потребл емой
электроэнергии, в него введены последовательно соединенные входна лини задержки и входной переключатель, выходом подключенный кг входу .аналого- .
31352522 4
тел , третий вход которого вл етс нающего устройства и к входу раэреуправл ющим и подключен к первомушени счета адресного счетчика эапивыходу коммутатора сигналов управле-си, а коммутатор св зан соответствуюни , второй и третий выходы которогощими входами с входами дешифратора
подключены соответственно к дополни-адресов через коммутатор управл ющих
тельному входу оперативного запоми-сигналов.
Claims (1)
- Формула изобретения Устройство для изменения темпа речевой информации по авт. св.№ 1173438, о тпичающееся тем, что, с целью сокращения объема оперативной памяти и потребляемой электроэнергии, в него введены последовательно соединенные входная линия задержки и входной переключатель, выходом подключенный к входу аналого- . цифрового преобразователя, а также коммутатор сигналов управления, при этом вход входной линии задержки является входом·устройства и подключен к второму входу входного переключа3 теля, третий вход которого является управляющим и подключен к первому выходу коммутатора сигналов управления, второй и третий выходы которого подключены соответственно к дополнительному входу оперативного запоми нающего устройства и к входу разрешения счета адресного счетчика записи, а коммутатор связан соответствую· щими входами с входами дешифратора адресов через коммутатор управляющих сигналов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864032819A SU1352522A2 (ru) | 1986-03-05 | 1986-03-05 | Устройство дл изменени темпа речевой информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864032819A SU1352522A2 (ru) | 1986-03-05 | 1986-03-05 | Устройство дл изменени темпа речевой информации |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1173438A Addition SU260311A1 (ru) | Автомат для сортировки предметов по цвету |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1352522A2 true SU1352522A2 (ru) | 1987-11-15 |
Family
ID=21224835
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864032819A SU1352522A2 (ru) | 1986-03-05 | 1986-03-05 | Устройство дл изменени темпа речевой информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1352522A2 (ru) |
-
1986
- 1986-03-05 SU SU864032819A patent/SU1352522A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1173438, кл. G 10 L 3/02, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1352522A2 (ru) | Устройство дл изменени темпа речевой информации | |
US4591929A (en) | Interactive learning programming and like control circuitry | |
JPH0652497B2 (ja) | 信号記憶方法 | |
SU1483667A2 (ru) | Телефонный автоответчик | |
SU801039A1 (ru) | Устройство дл изменени темпаРЕчЕВОй иНфОРМАции | |
JPS55160312A (en) | Processor for pcm signal | |
SU1187202A1 (ru) | Устройство дл отображени информации на экране цифрового осциллографа | |
JPS5478102A (en) | Recorder | |
JPS5460543A (en) | Waveform memory unit | |
SU605267A1 (ru) | Устройство длл контрол магнитной ленты | |
SU622168A2 (ru) | Устройство дл выборки информации из блоков пам ти на магнитных сердечников | |
SU862208A1 (ru) | Устройство дл коррекции временных искажений при воспроизведении с носител магнитной записи | |
SU1350601A1 (ru) | Ультразвуковой дефектоскоп | |
SU868790A1 (ru) | Устройство дл цифрового измерени , запоминани и многократного воспроизведени дискретных значений однократного процесса | |
SU645203A1 (ru) | Устройство дл считывани информации из блоков пам ти | |
KR830001222B1 (ko) | 전자 악기의 장단신호 기억장치 | |
SU909685A1 (ru) | Устройство дл записи и воспроизведени цифровой информации на магнитном носителе | |
JPS5677925A (en) | Head angle control device | |
SU1444841A1 (ru) | Устройство дл регистрации информации | |
JPS6413259A (en) | Digital signal recording and reproducing device | |
KR940007584B1 (ko) | 컴퓨터 오디오의 디지탈 녹음 및 재생회로 | |
JPS5745718A (en) | Readout circuit for magnetic disc device | |
JP2861882B2 (ja) | リアルタイム・メモリ兼用記録計 | |
JPS59108938U (ja) | デ−タ収集回路 | |
JPS6464170A (en) | Signal recording and reproducing device |