SU1345368A1 - Устройство демодулировани фазоманипулированных сигналов - Google Patents

Устройство демодулировани фазоманипулированных сигналов Download PDF

Info

Publication number
SU1345368A1
SU1345368A1 SU853998577A SU3998577A SU1345368A1 SU 1345368 A1 SU1345368 A1 SU 1345368A1 SU 853998577 A SU853998577 A SU 853998577A SU 3998577 A SU3998577 A SU 3998577A SU 1345368 A1 SU1345368 A1 SU 1345368A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
counter
input
comparator
nand
Prior art date
Application number
SU853998577A
Other languages
English (en)
Inventor
Владимир Сергеевич Гольденберг
Владимир Иванович Кирюхин
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU853998577A priority Critical patent/SU1345368A1/ru
Application granted granted Critical
Publication of SU1345368A1 publication Critical patent/SU1345368A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к технике св зи и повышает точность демодул ции . Устр-во содержит эл-т ИЛИ 1, компаратор 2, инвертор 3, зл-ты И-НЕ 5-8, полосовой фильтр 11. Вновь введены г-р 4 тактовых импульсов и два счетчика 9 и 10. 2 ил.

Description

Изобретение относитс  к технике св зи и может использоватьс  в системах передачи информации и телеуправлени  с относительной фазовой манипул цией.
Цель изобретени  - повьппение точности демодул ции.
На фиг. 1 изображена структурна  электрическа  схема предлагаемого устройства; на фиг. 2 временные диаграммы, по сн ющие работу устройства .
Устройство содержит элемент ИЛИ 1 компаратор 2, инвертор 3, генератор 4 тактовых импульсов, второй, третий , .первый, четвертый элементы И-НЕ 5-8, второй счетчик 9, первый сче тчик 10, полосовой фильтр 11.
Устройство работает следующим образом.
На вход компаратора 2 поступает отфильтрованный полосовым фильтром 11 сигнал с относительной фазовой манипул цией (фиг. 2а). Полоса пропускани  полосового фильтра 11 определ етс  полосой исходного сигнала и при сильной зашумленности сигнала может быть выбрана в несколько раз уже полосы сигнала. С выхода компаратора 2 снимаетс  сигнал при- годньй дл  обработки на цифровых интегральных схемах. Порог срабатывани  компаратора выбираетс  нулевым, что фиксирует моменты переходов сигнала через нулевой уровень. Сигнал с выхода компаратора (фиг. 26) и сигнал прринвертированный инвертором 3 (фиг. 2в) заполн етс  на элементах И-НЕ 5 и 7 высокочастотными тактовыми импульсами генератора 4 тактовых импульсов. Последовательности импульсов с вьсходов элементов И-НЕ 5 и 7 подаютс  на счетные входы счетчиков 9 и 10 импульсов соответственно (фиг. 2г, д). Таким образом, счетчики определ ют длительность импульсов , сформированных компаратором или инвертором. Импульсы переполнени  формируютс  счетчиками 9 и 10, если длительность импульса, сформированного компаратором 2 или инвертором 3, превышает полпериода несущей частоты. Длительность провалов в импульсах, формируемых компаратором 2 в моменты переворота фазы, определ етс  его погрешностью.
Счетчики 9 и 10 выполнены с деши ратором своего состо ни , Соответствующий выход дешифратора, называемый информационным, выбираетс  с учетом возможной длительности этих провалов , а именно длительность счетчиков 9 и 10, определ ема  по информационному выходу, должна превышать длительность этих провалов. В момент времени t начинает счет импульсов
счетчик 10. На первый и второй входы элемента И-НЕ 8 приход т положительные импульсы с информационного выхода счетчика 10 и выхода инвертора 3 соответственно. На выходе элемента И-НЕ 8 формируетс  импульс, который сбрасывает счетчик 9 импульсов , но так как длительность импульса на выходе инвертора 3 меньше длительности счетчика 10, сигнал переполнени  не формируетс , и в момент гвремени tj счетчик 10 останавливаетс , но в момент времени tg начинает считать импульсы, сформированные на выходе элемента И-НЕ 5, счетчик 9.
При по влении импульса на информационном выходе счетчика 9 и присутствии положительного импульса на выходе компаратора 2 элемент И-НЕ 6 формирует сигнал сброса счетчика 10.
В момомент по влени  провала в импульсе на выходе компаратора 2 начи-, нает считать счетчик 10 импульсов, но сигнал на информационном выходе счетчика .не по вл етс , так как длительность импульса провала мала и поэтому не формируетс  сигнал сброса счетчика 9 элементом И-НЕ 8. По окончании импульса провала продолжает считать счетчик 9 импульсов и по
превышении длительности счетчика на выходе переполнени  в момент времени tj по вл етс  импульс, передний фронт которого фиксирует переворот фазы в исходном сигнале. Счетчик 9 импульсов продолжает подсчет импульсов, с выхода элемента И-НЕ 5. На первый вход элемента И-НЕ 6 приходит сигнал с информационного выхода счетчика 9, на втором входе этого
элемента стоит импульс с выхода компаратора 2. Сигнал, сформированный на выходе элемента И-НЕ 6, сбрасывает счетчик 10 импульсов, но повторно сигнала переполнени  не возникает , так как период несущего коле
бани  меньше двух длительностей счетчика. В момент времени t начинает считать счетчик 10 импульсов и сигналом с выхода элемента И-НЕ 8
3
сбрасывает счетчик 9 импульсов. Аналогично на выходе счетчика О импульсов в момент времени tj возникает импульс переполнени , который фиксирует момент переворота фазы исходного сигнала. Импульсы переполне- ни  с выходов счетчиков 9 и 10 поступают на первый и второй входы элемента ИЛИ 1. На выходе этого элемента образуетс  последовательность импульсов (фиг. 2е), передний фронт которых фиксирует переворот фазы в исходном сигнале,- а точность фиксации определ етс  частотой тактовых импульсов генератора 4 тактовых импульсов . Вследствие того, что частот можно сделать большой, точность фиксации момента времени, когда происходит переворот фазы, прлучаетс  очень высокой.

Claims (1)

  1. Формула изобретени 
    Устройство демодулировани  фазо- манипулированных сигналов, содержа345368
    0
    5
    0
    5
    щее последовательно соединенный компаратор , инвертор и первый элемент И-НЕ, выход компаратора соединен с первыми входами второго и третьего элементов И-НЕ, а также четвертый элемент И-НЕ, элемент ИЛИ, отличающеес  тем, что, с целью повышени  точности демодул ции, введены генератор тактовых импульсов и два счетчика, причем выход генератора тактовых импульсов соединен с вторыми входами первого и второго элементов И-НЕ, выходы которых через соответствующие счетчики соединены с входами элемента ИЛИ, выход инвертора соединен с первым входом четвертого элемента И-НЕ, второй вход кот торого соединен с вторым выходом первого счетчика, второй вход которого соединен с выходом третьего элемента И-НЕ, второй вход которого соединен с вторым выходом второго счетчика , второй вход которого соединен с выходом четвертого элемента И-НЕ.
    8
    П II
    t,
    Редактор С.Лисина
    фие2
    Составитель Н.Лазарева
    Те хред Л.Сердюкова Корректор М.Максимишинец
    Заказ 4933/56Тираж 635Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое Предпри тие, г. Ужгород, ул. Проектна , 4
    Х4
SU853998577A 1985-12-29 1985-12-29 Устройство демодулировани фазоманипулированных сигналов SU1345368A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853998577A SU1345368A1 (ru) 1985-12-29 1985-12-29 Устройство демодулировани фазоманипулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853998577A SU1345368A1 (ru) 1985-12-29 1985-12-29 Устройство демодулировани фазоманипулированных сигналов

Publications (1)

Publication Number Publication Date
SU1345368A1 true SU1345368A1 (ru) 1987-10-15

Family

ID=21213144

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853998577A SU1345368A1 (ru) 1985-12-29 1985-12-29 Устройство демодулировани фазоманипулированных сигналов

Country Status (1)

Country Link
SU (1) SU1345368A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1099411, кл. Н 04 L 27/22, 1982. *

Similar Documents

Publication Publication Date Title
US4506175A (en) Digital phase comparator circuit producing sign and magnitude outputs
JPS63211831A (ja) 多周波数デ−タセパレ−タにおけるデ−タウインドのセンタリング方法および装置
SU1345368A1 (ru) Устройство демодулировани фазоманипулированных сигналов
MX156122A (es) Mejoras en circuito de regeneracion de instantes periodicos
SU1292199A1 (ru) Устройство дл приема телеграфных сигналов
SU1347192A1 (ru) Демодул тор сигналов относительной фазовой телеграфии
SU1248034A1 (ru) Д-триггер
SU1172047A1 (ru) Устройство дл передачи и приема цифровых сигналов
SU993467A1 (ru) Селектор импульсов
US4656460A (en) D/A converter
SU1259520A1 (ru) Синхроселектор
SU876073A3 (ru) Устройство декодировани информации
SU1226661A1 (ru) Счетчик в коде "2 из @
SU1293848A1 (ru) Устройство тактовой синхронизации приемника сигналов @ - @
SU1099417A1 (ru) Цифровой фильтр сигналов телеинформации
SU1236615A1 (ru) Декодер
SU1238197A1 (ru) Частотно-фазовый детектор
SU1293834A1 (ru) Устройство дл выделени одиночного импульса из серии
SU1341726A1 (ru) Устройство блочной синхронизации
SU1438016A1 (ru) Цифровой частотный манипул тор
SU1354424A1 (ru) Устройство контрол трехуровневых бипол рных сигналов
SU1166332A1 (ru) Устройство тактовой синхронизации
SU1361727A1 (ru) Способ тактовой синхронизации приемника двоичного частотно-модулированного сигнала и устройство дл его осуществлени
SU985929A1 (ru) Импульсный частотно-фазовый детектор
SU1539724A1 (ru) Устройство дл измерени временных интервалов