SU132865A1 - Frequency divider - Google Patents
Frequency dividerInfo
- Publication number
- SU132865A1 SU132865A1 SU656022A SU656022A SU132865A1 SU 132865 A1 SU132865 A1 SU 132865A1 SU 656022 A SU656022 A SU 656022A SU 656022 A SU656022 A SU 656022A SU 132865 A1 SU132865 A1 SU 132865A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency divider
- triggers
- valve
- counters
- delay
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
Известны делители частоты следовани импульсов на произвольное целое число, состо щее из триггеров со счетными входами, управл ющих триггеров с раздельными входами, вентилей и элементов задержки. Основной недостаток таких делителей состоит в том, что они имеют сравнительно небольщое быстродействие.Pulse-frequency dividers are known for an arbitrary integer consisting of triggers with counting inputs, control triggers with separate inputs, gates, and delay elements. The main disadvantage of such dividers is that they have a relatively low speed.
В описываемом устройстве указанный недостаток устранен тем, что в последовательную цепочку триггеров со счетными входами включены управл емые триггерами вентили, служащие дл подбора необходимого коэффициента пересчета.In the described device, this disadvantage is eliminated by the fact that the series of flip-flops with counting inputs include triggered-controlled gates, which serve to select the necessary conversion factor.
В исходном положении бинарные счетчики /, 2 (см. чертеж) наход тс в состо нии «ноль. Коэффициенты пересчета их NI и N2 равны 1; -; где PI и Р2 - соответственно количество бинарных чеек в счетчиках / и 2.In the initial position, the binary counters I, 2 (see drawing) are in the state of "zero. The conversion factors for their NI and N2 are 1; -; where PI and P2 are respectively the number of binary cells in the counters / and 2.
Управл юидий триггер 3 устанавливаетс в начале каждого такта таким образом, что вентиль 4 оказываетс закрытым. При пересчете первый имнульс, постунивщий на вход счетчика /, дальще не проходит, но через задержку 5 воздействует на управл ющий триггер 3, перевод его в такое положение, что вентиль 4 оказываетс открытым дл всех последующих импульсов, поступивщих на его вход. Далее счетчики 1 2 работают последовательно с коэффициентом пересчета Л , равнымControl Trigger 3 is set at the beginning of each clock cycle so that valve 4 is closed. When recalculated, the first impulse, which is applied to the input of the counter, does not pass further, but through delay 5 it acts on the control trigger 3, putting it into such a position that the valve 4 is open for all subsequent pulses arriving at its input. Next, the counters 1 2 operate sequentially with a conversion factor L equal to
Результирующий коэффициент делени Np равен Np Al + Nj i. Импульс с выхода счетчика 2 через задержку 6 возвращает схему делител в исходное положение. Цикл повтор етс через каждые Л/р импульсов .The resulting division factor Np is Np Al + Nj i. The pulse from the output of counter 2 through delay 6 returns the divider circuit to the initial position. The cycle repeats every L / p pulses.
Включа р д вентилей, подобных вентилю 4, уиравл емых триггерами , подобными управл ющему триггеру 3, между определенными каскадами можно получить любой, заранее заданный, коэффициент делени Including a series of valves, similar to valve 4, guided by triggers like control trigger 3, between certain stages one can obtain any predetermined division factor
N N,- NZN N, - NZ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU656022A SU132865A1 (en) | 1960-02-05 | 1960-02-05 | Frequency divider |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU656022A SU132865A1 (en) | 1960-02-05 | 1960-02-05 | Frequency divider |
Publications (1)
Publication Number | Publication Date |
---|---|
SU132865A1 true SU132865A1 (en) | 1960-11-30 |
Family
ID=48403883
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU656022A SU132865A1 (en) | 1960-02-05 | 1960-02-05 | Frequency divider |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU132865A1 (en) |
-
1960
- 1960-02-05 SU SU656022A patent/SU132865A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3064889A (en) | Decimal readout for binary numbers | |
GB988980A (en) | A chain counter | |
US3943379A (en) | Symmetrical odd modulus frequency divider | |
US2880934A (en) | Reversible counting system | |
GB1107431A (en) | Digital frequency divider with an adjustable divider factor | |
US3811092A (en) | Variable-ratio electronic counter-divider | |
SU132865A1 (en) | Frequency divider | |
GB1216081A (en) | Electronic logic element | |
GB1056550A (en) | Electronics pulse generating systems | |
US3105195A (en) | High resolution ring-type counter | |
GB925090A (en) | Computer register | |
SU371830A1 (en) | Device for setting the program of ratios of selected components | |
GB956756A (en) | Magnetic core binary counter | |
US3219805A (en) | Gated counters | |
SU437229A1 (en) | Frequency divider | |
SU372709A1 (en) | FREQUENCY DIVIDER WITH SOFTWARE SPEED FACTOR | |
SU147842A1 (en) | Binary counter | |
SU114565A1 (en) | Square root impulse device | |
SU403074A1 (en) | VPTB FUND S ^ = 0-] E? T03, | |
SU368599A1 (en) | ARITHMETIC DEVICE | |
SU677084A1 (en) | Pulse delay device | |
SU725238A1 (en) | Pulse repetition frequency divider with fractional division coefficient | |
SU396834A1 (en) | FREQUENCY DIVIDER | |
SU439808A1 (en) | Multiplier | |
JPS5951784B2 (en) | programmable divider |