SU1305683A1 - Устройство дл восстановлени информации в многоканальных вычислительных системах - Google Patents

Устройство дл восстановлени информации в многоканальных вычислительных системах Download PDF

Info

Publication number
SU1305683A1
SU1305683A1 SU864037139A SU4037139A SU1305683A1 SU 1305683 A1 SU1305683 A1 SU 1305683A1 SU 864037139 A SU864037139 A SU 864037139A SU 4037139 A SU4037139 A SU 4037139A SU 1305683 A1 SU1305683 A1 SU 1305683A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
elements
information
output
Prior art date
Application number
SU864037139A
Other languages
English (en)
Inventor
Юрий Григорьевич Зайко
Георгий Дмитриевич Монахов
Юрий Геннадьевич Новиков
Эльвира Яковлевна Щербакова
Original Assignee
Предприятие П/Я М-5769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5769 filed Critical Предприятие П/Я М-5769
Priority to SU864037139A priority Critical patent/SU1305683A1/ru
Application granted granted Critical
Publication of SU1305683A1 publication Critical patent/SU1305683A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  организации восстановлени  информации в высоконадежных вычислительных системах. Изобретение позвол ет осуществить восстановление достоверной информации в вычислительных системах из п идентичных каналов (,4,5,6,...) после сбоев и одиночных отказов в отдельных каналах, обнаружить одновременные отказы в двух и более каналах. Цель изобретени  - расширение функциональных возможностей за счет определени  многократной

Description

1305683
ошибки. Устройство содержит блок 5 мультиплексор 2 неиспраппостей, вто- сравнени , мультиплексор 6 исправное- рой выходной мультиплексор 7, элемент тей, первый выходной мультиплексор 3, неравнозначности 8 и блок 4 обработ- блок 1 элементов неравнозначности, , ки информации об отказах, 3 ил.
1
Изобретение относитс  к вычислительной технике и может найти применение дл  организации восстановлени  информации в высоконадежных вычислительных системах.
Цель изобретени  - расширение функциональных возможностей устройства за счет возможности определени  многократной ошибки.
На фиг, 1 представлена функциональна  схема устройства; на фиг, 2 - схема блока обработки информации об отказах; на фиг, 3 - таблица работы устройства в различных режимах.
Устройство дл  восстановлени  информации в многоканальных вычислительных системах (фиг, 1) содержит блок 1 элементов неравнозначности, мультиплексор 2 неисправностей, первый выходной мультиплексор 3, блок 4 обработки информации об отказах, блок 5 сравнени , мультиплексор 6 исправнос- тей, второй выходной мультиплексор 7, элемент 8 неравнозначности, группу информационных входов 9 и входов 10 задани  режима устройства, вход 11 начальной установки устройства, информационные входы 12,1-12,п блока 1, информационные 13,1-13,k и управл ющие 14.1-14,п входы мультиплексора 2, информационные 15,1-15.п и-управл ющие входы 1б,1-16,п мультиплексора 3, информационный выход 17, выход 18 ошибки устройства, информационные входы 19,1-19.п блока 5, информационные 20.1-20,k и управл ющие входы 21,1-21,п мультиплексора 6, информационные 22,1-22,0 и управл ющие 23,1- 23,п входы и выход 24 мультиплексора 7, информационные входы 25-27 первой , второй и третьей групп блока 4, вход разрешени  28 и выходы 29 и 30 первой и второй групп блока 4,
Блок 4 обработки информации об отказах и сбо х (фиг, 2) содержит элементы задержки 31 и 32 первой и второй групп, элементы сравнени  33 груп2
ы, элементы И 34 и 35 первой и втоой групп, элементы ИЛИ 36 и 37 перой и второй групп, RS-триггеры 38 группы, элементы 39 неравнозначности
группы.
Работа устройства начинаетс  с приема сигнала на управл ющий вход 11 - начальной установки устройства, а затем приема сигналов на управл ющие входы 10 группы - запись в RS- триггера 38 группы блока 4 информации об исправности каналов соответственно . После этого-осуществл етс  прием сигналов на информационные входы 9 группы устройства с последующей передачей их на информационные входы 12, 15, 19, 22 и 25 групп блока 1 несравнени , первого выходного мультиплексора 3, блока 5 сравнени , второго выходного мультиплексора 7, блока 4 соответственно. Информаци  о неисправности пар сиг. алов поступает на информационные входы 13 группы мультиплексора 2 неисправностей, на уп- равл ющие входы 14 группы мультиплексора 2 неисправностей поступает информаци  о неисправности соответствующих входов каналов с выходов 29 первой группы блока 4, Параллельно информаци  о сравнении пар сигналов на блоке 5 сравнени  поступает из блока 5 сравнени  на информационные входы 20 группы мультиплексора 6 неисправностей , на управл ющие входы 21
группы которого поступает информаци  об исправности соответствующих входов каналов с выходов 30 второй группы блока 4 обработки информации об отказах и сбо х. Информаци  о неисправности соответствующих каналов из мультиплексора 2 неисправностей поступает на управл ющие входы 16 группы первого выходного мультиплексора 3 и на информационные входы 26 второй группы блока 4 соответственно, где происходит запись этой информации и ее хранение. Параллельно информаци  об
исправности соответствующих каналов из мультиплексора 6 поступает на управл ющие входы 23 группы второго выходного мультиплексора 7 и на информационные входы 27 третьей группы блока 4, где происходит запись этой информации и ее хранение. Информаци  с первого выходного мультиплексора 3 поступает на информационный выход 17 устройства и на информационньй вход 28 блока 4. На элементе 8 происходит сравнение двух результатов, полученных с выходов 17 и 24 первого и второго выходных мультиплексоров 3 и 7 соответственно, и в случае несравнени  сигнал с выхода элемента 8 поступает на выход 18 устройства, что говорит о по влении многократной ошибки , т.е. о по влении одновременных отказов двух или более каналов.
Могут быть два режима работы устройства: все каналы исправны; один или несколько каналов неисправны.
Наличие неисправностей (ошибок) делитс  на три группы: однократные (одиночные); многократные (отказ 2-х или более каналов); критические (несравнение результатов при двух работающих каналах).
Работа устройства в различных ре- зо мультиплексора 3 формируетс  О сиг- жимах приведена в виде таблицы истин- нал, на выходе 24 второго выходного ности (фиг. 3).мультиплексора 7 формируетс  1
1.При условии, когда нет неис- сигнал, на выходе 18 элемента 8 фор- правностей каналов, устройство рабо- мируетс  1 сигнал несравнени , что тает следующим образом (фиг. 3, №№ -зс соответствует по влению многократной 2, 6 и 11): на выходах 13,группы блока 1 формируютс  О сигналы, на выходах 20 группы блока 5 - 1 сигналы , мультиплексор 2 вырабатывает на
выходах 16 группы О сигналы, муль- Q типлексор 6 на выходах 23 группы - 1 сигналы, RS-триггера группы блока 4 наход тс  в О состо нии, на выходах 17 и 24 первого и второго выходных мультиплексоров 3 и 7 и на ин- формационном выходе 17 по вл ютс  правильные значени  выходного сигнала (О - №№1, 6 и 11; 1 - № 2), а на выходе 18 элемента 8 несравнени  формируетс  сигнал что свидетельст- д вует об отсутствии многократных ошибок (неисправностей).
2.При условии, когда есть неисправности каналов, устройство работа-
ет следующим образом:55 выходного мультиплексора формирует2 .1) при наличии однократной ошиб- с  О сигнал, на выходе 18 .-элемента ки (неисправности) (фиг. 3, №№ 3-5, 7, 8, 12 и 13): на соответствующих выходах 13 группы блока 1 по вл ютс 
ошибки (в данном случае одновременному отказу двух каналов);
2.3) при наличии критических ошибок (неисправностей) (фиг. 3, № 14): на соответствующих входах 13 группы блока 1 по вл ютс  1 сигналы несравнени , на Соответствующих выходах 20 группы блока 6 по вл ютс  О сигналы несравнени , только два RS- триггера группы наход тс  в О состо нии , что говорит о работе только двух каналов, на управл ющие входы 16 группы и на управл ющие входы 23 группы первого и второго выходных мультиплексоров 3 и 7 поступают соответственно исправности каналов сигналы 1 и О, на выходе 17 первого выходного мультиплексора 3 формируетс  1 сигнал, на выходе 24 второго
8 формируетс  1 сигнал несравнени , что говорит о по влении многократной оопибки, но так как работало только
05683
10
1 сигналы несравнени , на соответствующих выходах 20-группы блока 5 по вл ютс  О сигналы сравнени , соответствующие RS-триггера группы устанавливаютс  в 1 состо ние, соответствующие управл ющие входы 16 группы и управл ющие входы 23 группы первого и второго выходных мультиплексоров 3 и 7 блокируютс  1 и О сигналами соответственно, на выходах 17 и 24 первого и второго выходных мультиплексоров 3 и 7 формируютс  одинаковые сигналы 1 или О в зависимости , от входных информационных сиг- J5 налов, на выходе элемента 8 формируетс  сигнал
2.2) при наличии многократных ошибок (неисправностей) (фиг. 3, № 10): на соответствующих выходах 13 группы блока 1 по вл ютс  1 сигналы несравнени , на соответствующих выходах 20 группы блока 5 по вл ютс  О сигналы сравнени , RS-триггера группы наход тс  в О состо нии, на управл ющие входы 16 группы и управл ющие входы 23 группы первого и второго выходных мультиплексоров 3 и 7 поступают соответственно О и 1 сигналы , на выходе 17 первого выходного
20
25
сигнал, на выходе 18 элемента 8 фор- мируетс  1 сигнал несравнени , что соответствует по влению многократной
ошибки (в данном случае одновременному отказу двух каналов);
2.3) при наличии критических ошибок (неисправностей) (фиг. 3, № 14): на соответствующих входах 13 группы блока 1 по вл ютс  1 сигналы несравнени , на Соответствующих выходах 20 группы блока 6 по вл ютс  О сигналы несравнени , только два RS- триггера группы наход тс  в О состо нии , что говорит о работе только двух каналов, на управл ющие входы 16 группы и на управл ющие входы 23 группы первого и второго выходных мультиплексоров 3 и 7 поступают соответственно исправности каналов сигналы 1 и О, на выходе 17 первого выходного мультиплексора 3 формируетс  1 сигнал, на выходе 24 второго
с  О сигнал, на выходе 18 .-элемента
8 формируетс  1 сигнал несравнени , что говорит о по влении многократной оопибки, но так как работало только
два канала, то эта ошибка  вл етс  критической.
3. Когда ошибки (неисправности)  вл ютс  сбо ми в каналах, а не отказами , вначале происходит определение и отключение соответствующих каналов , а после пропадани  сбоев - сброс соответствующих RS-триггеров группы в О состо ние и восстановление работы устройства с исправными каналами (фиг. 3, №№ 4-6, 8-10).

Claims (1)

  1. Формула изобретени 
    Устройство дл  вoccтaнoвлeu и  информации в многоканальных вычислительных системах, содержащее блок элементов неравнозначности, мультиплексор неисправностей, первый выход Ной мультиплексор, причем входы с первого по п-й (где п - число каналов ) блока элементов неравнозначности объединены с соответствующими информационными входами первого выходного мультиплексора и образуют группу информационных входов устройства, группа выходов блока элементов неравнозначности подключена к первой группе информационных входов мультиплексора неисправностей, группа выходов которого соединена с группой управл ющих входов первого выходного мультиплексора , выход которого  вл етс  информационным выходом устройства, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет возможности определени  многократной ошибки, в него введены блок сравнени , мультиплексор исправностей, второй выходной мультиплексор, элемент Неравнозначности и блок обработки информации об отказах, причем информационные входы блока сравнени  с первого по п-й объединены с соответствующими входами первой группы информационных входов блока обработки информации об отказах и соответствующими информационными входами второго выходного мультиплексора и подключены к группе информационных входов устройства, группы информационных входов и выходом мультиплексора исправностей соединены соответственно с группой выходов равенства блока сравнени  и группой управл ющих входов второго выходного мультиплексора выход которого подключен к первому входу элемента неравнозначности, вто
    5
    0
    рой вход которого подключен к выходу первого выходного мультиплексора, выход элемента неравнозначности  вл етс  выходом ошибки устройства, втора  группа информационных входов блока обработки информации об отказах объединена с группой управл ющих входов первого выходного мультиплексора, треть  группа информационных входов
    блока обработки информации об отказах объединена с группой управл ющих входов второго выходного мультиплексора, группа входов задани  режима блока обработки информации об отказах  вл етс  группой входов задани  режима устройства, вход разрешени  блока обработки информации об отказах соединен с контрольным выходом устройства, перва  и втора  группы выходов блока обработки информации об отказах подключены к группам управл ющих входов мультиплексоров неисправностей и исправностей соответственно, вход начальной установки блока обработки
    5 информации об отказах подключен к
    входу начальной установки устройства, причем блок обработки информации об отказах содержит две группы элементов задержки, группу элементов сравнени , две группы элементов И, две группы элементов ИЛИ, группу RS-триггеров, группу элементов неравнозначности, причем входы элементов-задержки первой группы, первые входы элементов И первой группы и элементов неравнозначности группы,образуют первую группу информационных входов блока, выходы элементов задержки первой группы соединены с первыми входами соответствующих элементов сравнени  группы, вторые входы которых подключены к входу разрешени  блока, выходы равенства элементов сравнени  группы соединены с первыми входами соответствую5 1ДИХ элементов И второй группы, вторые входы элементов И второй группы соединены , с выходами соответствующих элементов неравнозначности группы, выхоДы элементов И второй группы соединены с первыми входами соответствующих элементов ШМ первой группы, вторые входы которых подключены к входу начальной установки блока, выходы элементов ИЛИ первой группы соединены с входами установки в О соответствующих триггеров группы, первые пр мые и jiHBepCHbie входы элементов ИЛИ второй группы образуют соответственно вторую и третью группы
    0
    5
    0
    0
    55
    информационных входов блока, вторые пр мые входы элементов ИЛИ второй группы образуют группу входов задани  режима блока, выходы элементов ИЛИ второй группы подключены к единичным входам соответствующих триггеров группы, пр мые выходы которых соединены с вторыми входами соответствующих элементов И первой группы и обра
    зуют первую группу выходов блока, инверсные выходы триггеров группы образуют вторую группу выходов блока, выходы элементов И первой группы соединены с входами соответствующих элементов задержки второй группы, выходы элементов задержки второй группы соединены с вторыми входами соответствующих элеменюв неравнозначности группы.
    Редактор Г, Гербер
    Составитель И, Сафронова
    Техред Л.Олейкик Корректор А. Обручар
    Заказ 1452/46 Тираж 673Подписное
    ВНИИ11Й Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, 1-35, Раушска  наб„, д. 4/5
    Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
    го t)
SU864037139A 1986-03-18 1986-03-18 Устройство дл восстановлени информации в многоканальных вычислительных системах SU1305683A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864037139A SU1305683A1 (ru) 1986-03-18 1986-03-18 Устройство дл восстановлени информации в многоканальных вычислительных системах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864037139A SU1305683A1 (ru) 1986-03-18 1986-03-18 Устройство дл восстановлени информации в многоканальных вычислительных системах

Publications (1)

Publication Number Publication Date
SU1305683A1 true SU1305683A1 (ru) 1987-04-23

Family

ID=21226434

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864037139A SU1305683A1 (ru) 1986-03-18 1986-03-18 Устройство дл восстановлени информации в многоканальных вычислительных системах

Country Status (1)

Country Link
SU (1) SU1305683A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 478310, кл. G 06 F 11/08, 1975. Siewiorek B.D., Swarz R.S. The theory and practice of reliable system design, 1982, pp. 161-163. *

Similar Documents

Publication Publication Date Title
US3665173A (en) Triple modular redundancy/sparing
US3829668A (en) Double unit control device
GB2110855A (en) Computer-based interlocking system
EP0190034A2 (en) Multi-channel redundant processing systems
US3541507A (en) Error checked selection circuit
GB1258869A (ru)
SU1305683A1 (ru) Устройство дл восстановлени информации в многоканальных вычислительных системах
US3992696A (en) Self-checking read and write circuit
GB1444513A (en) Control method using computers operating in parallel
Levin et al. On-line self-checking of microprogram control units
US3256513A (en) Method and circuit arrangement for improving the operating reliability of electronically controlled telecom-munication switching systems
SU928335A1 (ru) Устройство дл отключени внешних устройств от линий св зи,соедин ющих внешние устройства с ЦВМ
SU1252783A1 (ru) Устройство дл контрол дешифратора
DK163753B (da) Kredsloeb til kontrol af den korrekte start af et tokanalet fail-safe-mikrodatamatkoblevaerk, navnlig til jernbanesikringsanlaeg
SU637816A1 (ru) Резервированное трехканальное устройство
SU1236474A2 (ru) Устройство управлени
SU1242963A1 (ru) Устройство дл контрол адресных шин интерфейса
RU2054710C1 (ru) Многопроцессорная управляющая система
SU1264181A1 (ru) Устройство дл контрол БИС
SU417773A1 (ru)
RU1830575C (ru) Резервированное устройство
SU962913A1 (ru) Устройство дл фиксации сбоев электронно-вычислительной машины
SU1234885A2 (ru) Многоканальное мажоритарно-резервированное запоминающее устройство
SU1211732A1 (ru) Устройство дл контрол дешифратора
SU702553A1 (ru) Устройство дл управлени отключением резервных каналов