SU1282148A1 - Устройство дл сопр жени ЭВМ с терминалом - Google Patents
Устройство дл сопр жени ЭВМ с терминалом Download PDFInfo
- Publication number
- SU1282148A1 SU1282148A1 SU853921045A SU3921045A SU1282148A1 SU 1282148 A1 SU1282148 A1 SU 1282148A1 SU 853921045 A SU853921045 A SU 853921045A SU 3921045 A SU3921045 A SU 3921045A SU 1282148 A1 SU1282148 A1 SU 1282148A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- information
- computer
- block
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Abstract
Изобретение относитс к области вычислительной техники и может быть использовано в вычислительной ком- - плексах. Целью изобре.ени вл етс сокращение аппаратурных затрат устройства . Цель достигаетс тем, что в устройство, содержащее блоки усилителей приема и передачи, узел формировани строба ввода, узел дешифрации строба вывода, триггер передачи , элемент И, элемент ИЛИ и элемент НЕ, введены блок шифрации кода информационного знака и блок усцпите- лей данных ЭВМ. 5 ил.,2 табл.
Description
Изобретение относитс к вычислительной технике и может быть использовано в вычислительных комплексах.
Цель изобретени - сокращение аппаратурных затрат устройства.
На фиг, 1 представлена блок-схема устройства; на фиг, 2-4 - функциональные схемы шифратора кода столбцов , узла дешифрации строба вывода и узла формировани строба ввода со- ответственно на фиг. 5 - временные диаграммы работы устройства.
Устройство содержит (фиг.1) блок 1 усилителей данных ЭВМ, блоки 2 и 3 усилителей приема и передачи, блок шифрации кода информационного знака, состо щий из шифраторов 4 и 5 кодов столбцов и строк и узла 6 формировани контрольного разр да, узел 7 дешифрации строба вывода, узел 8 формировани строба ввода, элементы НЕ 9, ИЛИ 10 и И 11, триггер 12 передачи , вход 13 устройства, выходы 14-19 устройства, входы 20 и 21 устройства. Позици ми 22-42 показаны входы и выходы внутренних св зей между злемен- Tffj iH устройства.
В шифратор 4 кода столбцов (фиг.2) вход т элементы МИ 43, И 44-49, посто нна пам ть (ПЗУ) 50, мультиплексор 51, шины 52-60 сигналов Строка А, Строка Е, Строка F, Столбец L, Столбец М, Столбец N, Столбец О, Столбец Р и Столбец Q соответственно, шины 61-64 старших (третьего - шестого) разр дов знака от ЭВМ,
В узел 7 дешифрации строба вывода (фиг.) вход т элементы ИЛИ 65, И 66, ШШ 67, элемент 68 задержки, формирователь 69 импульса (одновибратор).
Узел 8 формировани строба ввода .содержит (фиг,4) элемент 70 задержки и формирователь 71 импульса (одновибратор ) ,
Блок 1 осуществл ет электрическое согласование уровней входных сигналов ЭВМ и устройства. Блоки 2 и 3
W
15
старших разр да семиразр дного код символа от ЭВМ, Шифратор 5 кода ст формирует три шaдшиx разр да кода символа от ЭВМ и может быть реализован , например, на ПЗУ. Узел 6 фо мирует восьмой разр д контрол , до полн ющий до четности код символа. Узел 7 вьфабатывает синхронизирующ сигнал Такты вывода, которьй соп вождает информацию от ЭВМ. Узел 8 осуществл ет формирование сигнала Запрос знака.
Устройство работает следующим о разом.
Передача информации на ЭВМ в те минал. Данные от ЭВМ, например Эл троника-60 (интерфейс устройства равлени В1), поступают на вход 13 блока 1, на выходе 22 которого по л етс код столбца, а на выходе 23 код строба, которые поступают соот ветственно на входы 27 и 28 шифрат ра 4. На выходах ПЗУ 50 (фиг.2) по вл ютс сигналы в соответствии с табл. 1.
На управл ющий вход мультиплексора 51 поступает сигнал с пр мого плеча триггера 12 передачи. В зави симости от уровн этого сигнала фо мируютс коды верхнего или нижнего регистров.
С выхода 23 код строки поступае на вход 30 шифратора 5 кода строк. соответствии с табл. 2 на его выхо
формируютс три младших разр да семиразр дного кода символа, которьй поступает на вход 32 узла 6.
Код символа с битом контрол , провождаемьй синхронизирующим сигна лом, с выхода узла 7 поступает на информационный вход 24 блока и дал с выхода 17 па вход терминала. Прием информации от терминала.
j Терминал выставл ет знак на вход 2 блока 2, выдаваемый далее с информа ционного выхода 16 на ЭВМ. Сигналы Такты ввода на входе 20 стробиру- ют информацию. С выхода 15 блока 2
20
25
30
35
усилителей приема и передачи осущест- CQ сигнал Такты вывода поступает на
вход ЭВМ, на элемент 70 задержки (фиг.4) и далее на одновибратор 71 Одновибратор 71 вырабатывает импул на врем которого на выходе 19 снимаетс сигнал Запрос знака, кото- рьй в исходном положении находитс в состо нии Включено. При следую щем выставлении сигнала Запрос зна ка терминал может выставить новьй
вл ют электрическое согласование входных и выходных сигналов терминала и устройства. Например, при реализации устройства на ИМС серии 155 блоки 2 и 3 могут быть реализованы . на элементах серии 170 (К170АП2, К170У112 - формирователи сигналов дл линий св зи блоков ЭВМ). Шифратор 4 кода столбцов формирует четыре
старших разр да семиразр дного кода символа от ЭВМ, Шифратор 5 кода строк формирует три шaдшиx разр да кода символа от ЭВМ и может быть реализован , например, на ПЗУ. Узел 6 формирует восьмой разр д контрол , дополн ющий до четности код символа. Узел 7 вьфабатывает синхронизирующий сигнал Такты вывода, которьй сопровождает информацию от ЭВМ. Узел 8 осуществл ет формирование сигнала Запрос знака.
Устройство работает следующим образом .
Передача информации на ЭВМ в терминал . Данные от ЭВМ, например Элек- троника-60 (интерфейс устройства управлени В1), поступают на вход 13 блока 1, на выходе 22 которого по вл етс код столбца, а на выходе 23 - код строба, которые поступают соответственно на входы 27 и 28 шифратора 4. На выходах ПЗУ 50 (фиг.2) по вл ютс сигналы в соответствии с табл. 1.
На управл ющий вход мультиплексора 51 поступает сигнал с пр мого плеча триггера 12 передачи. В зависимости от уровн этого сигнала формируютс коды верхнего или нижнего регистров.
С выхода 23 код строки поступает на вход 30 шифратора 5 кода строк. В соответствии с табл. 2 на его выходе
формируютс три младших разр да семиразр дного кода символа, которьй поступает на вход 32 узла 6.
Код символа с битом контрол ,соQ провождаемьй синхронизирующим сигналом , с выхода узла 7 поступает на информационный вход 24 блока и далее с выхода 17 па вход терминала. Прием информации от терминала.
j Терминал выставл ет знак на вход 21 блока 2, выдаваемый далее с информа- ционного выхода 16 на ЭВМ. Сигналы Такты ввода на входе 20 стробиру- ют информацию. С выхода 15 блока 2
0
5
0
5
сигнал Такты вывода поступает на
вход ЭВМ, на элемент 70 задержки (фиг.4) и далее на одновибратор 71. Одновибратор 71 вырабатывает импульс, на врем которого на выходе 19 снимаетс сигнал Запрос знака, кото- рьй в исходном положении находитс в состо нии Включено. При следующем выставлении сигнала Запрос знака терминал может выставить новьй
байт информации, сопровожда его сигналом Такты ввода.
Формула изобретени
Устройство дл сопр жени ЭВМ с терминалом, содержащее блок усилителей приема, первый вход которого вл етс входом устройства дл подключени информационного выхода терминала , первый выход - выходом устройства дл подключени информационного входа ЭВМ, а второй выход - нхо дом узла формировани строба ввода, блок усилителей передачи, первый и второй выходы которого вл ютс соответствующими выходами устройства дл подключени к информационному входу и входу синхронизации терминала , узел дешифрации строба вывода, триггер передачи, выход которого вл етс выходом устройства дл подключени входа синхронизации вывода ЭВМ, а синхровход подключен к выходу элемента И, элемент НЕ и элемент ИЛИ, выходом соединенный с первым входом элемента И, отличающеес тем, что, с целью снижени аппаратурных затрат устройства
5
0
5
в него введены блок шифрации кода информационного знака и блок усилителей данных ЭВМ, причем вход блока усилителей данных ЭВМ вл етс входом устройства дл подключени информационного выхода ЭВМ, выход соединен с информационным входом блока информации кода информационного знака , первым входом узла дешифрации ;строба вывода, входом элемента НЕ, первым и вторым ьходами элемента ИЛИ и информационным входом триггера передачи , выходом соединенного с синхронизирующим входом блока шифрации кода информационного знака, выход которого подключен к первому входу блока усилителей передачи, второй и третий входы - соответственно к выходам узла дешифрации строба вывода и узла формировани строба ввода, а третий выход вл етс выходом дл подключени входа запроса знака терминала , выход элемента НЕ соединен с вторыми входами элемента И и узла дешифрации строба вывода, вторые вход и выход блока усилителей приема вл ютс соответствуюпщми входом и выходом устройства дл подключени к выходу синхронизации терминала и входу синхронизации ввода ЭВМ.
Таблица 1
Таблица 2
I
I
фиг.З
I
I
Даннь/еЗв
22
Такты Sbfeoda 181
Данные mepMUffffjra
ввода
1
A
Фиг Л
2J
Й
фиг5
Claims (1)
- Формула изобретения .5Устройство для сопряжения ЭВМ с терминалом, содержащее блок усилителей приема, первый вход которого является входом устройства для под- Ю ключения информационного выхода терминала, первый выход - выходом устройства для подключения информационного входа ЭВМ, а второй выход - входом узла формирования строба ввода, блок усилителей передачи, первый и второй выходы которого являются соответствующими выходами устройства для подключения к информационному входу и входу синхронизации термина- 20 ла, узел дешифрации строба вывода, триггер передачи, выход которого является выходом устройства для подключения входа синхронизации вывода ЭВМ, а синхровход подключен к выходу элемента И, элемент НЕ и элемент ИЛИ, выходом соединенный с первым входом элемента И, отличающееся тем, что, с целью снижения аппаратурных затрат устройства,3048 4 в него введены блок шифрации кода информационного знака и блок усилителей данных ЭВМ, причем вход блока усилителей данных ЭВМ является входом устройства для подключения информационного выхода ЭВМ, выход соединен с информационным входом блока информации кода информационного знака, первым входом узла дешифрации !строба вывода, входом элемента НЕ, первым и вторым ьходами элемента ИЛИ · и информационным входом триггера передачи, выходом соединенного с синхронизирующим входом блока шифрации кода информационного знака, выход которого подключен к первому входу блока усилителей передачи, второй и третий входы - соответственно к выходам узла дешифрации строба вывода и узла формирования строба ввода, а третий выход является выходом для подключения входа запроса знака терминала, выход элемента НЕ соединен с вторыми входами элемента И и узла дешифрации строба вывода, вторые вход и выход блока усилителей приема являются соответствукицими входом и выходом устройства для подключения к выходу синхронизации терминала и входу синхронизации ввода ЭВМ.Таблица 1
Адрес Код на выходе А1 А21 АЗ А4 1А5Т 1 1 1 чэ 1 1 < 1 1 1 μ 011 I ГЧ I [ О I I—I I О I I ω I I— 1 о 1 > 1 1 1 1 1 1 Ш I 1 О 1 1 1 1 1 | 06 1 . 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 1 1 0 0 0 0 1 0 0 0 0 1 1 1 1 0 1 0 0 0 1 0 0 о 0 0 1 0 1 0 ' 0 0 0 0 1 0 0 0 0 1 0 1 1 о. 0 0 0 0 1 0 1 1 1 0 1 0 Р 0 0 0 0 0 1 1 1 1 0 1 1 Таблица 2Стр.А” |Стр.В Стр.С Стр.D Стр.Е | Стр.Е Стр.С Стр.Н 01 02 03 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0’ 1 0 0 1 0 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1 I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853921045A SU1282148A1 (ru) | 1985-07-03 | 1985-07-03 | Устройство дл сопр жени ЭВМ с терминалом |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853921045A SU1282148A1 (ru) | 1985-07-03 | 1985-07-03 | Устройство дл сопр жени ЭВМ с терминалом |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1282148A1 true SU1282148A1 (ru) | 1987-01-07 |
Family
ID=21186306
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853921045A SU1282148A1 (ru) | 1985-07-03 | 1985-07-03 | Устройство дл сопр жени ЭВМ с терминалом |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1282148A1 (ru) |
-
1985
- 1985-07-03 SU SU853921045A patent/SU1282148A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 752319, кл. G 06 F 3/04,1978. Авторское свидетельство СССР по за вке № 3608051/24-24, кл. G 06 F 3/04, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0059724B1 (en) | Self-clocking data transmission system | |
SU1282148A1 (ru) | Устройство дл сопр жени ЭВМ с терминалом | |
US4516236A (en) | Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals. | |
US3993980A (en) | System for hard wiring information into integrated circuit elements | |
US3609662A (en) | Serial pulse digital transmission system | |
SU1624449A1 (ru) | Устройство дл подключени источников информации к общей магистрали | |
RU1798791C (ru) | Устройство дл сопр жени интерфейсов | |
RU1835545C (ru) | Устройство обмена информацией между ЭВМ и абонентами | |
SU1472903A1 (ru) | Устройство дл модификации адреса в цифровой сети | |
SU1001074A1 (ru) | Устройство сопр жени | |
SU1472911A1 (ru) | Устройство дл сопр жени абонентов с ЦВМ. | |
SE9203047D0 (sv) | Anordning foer oeverfoering av information fraan en foersta till en andra elektronisk enhet | |
RU2022345C1 (ru) | Устройство сопряжения интерфейсов | |
SU1062757A1 (ru) | Устройство дл передачи и контрол сигналов | |
SU1439611A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи | |
SU1334154A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом | |
SU1451709A1 (ru) | Устройство дл сопр жени внешних устройств с магистралью ЭВМ | |
SU1462329A1 (ru) | Устройство дл сопр жени двух магистралей | |
SU1293733A1 (ru) | Многоканальное устройство дл обмена информацией | |
SU1372347A1 (ru) | Устройство дл приема и передачи информации | |
SU1432526A1 (ru) | Устройство дл последовательной передачи цифровой информации | |
SU1180912A1 (ru) | Устройство дл подключени абонентов к общей магистрали | |
JPS61224747A (ja) | デ−タ伝送回路 | |
KR880001023B1 (ko) | 셀프콜록킹 데이타 전송시스템 | |
SU1336072A1 (ru) | Устройство дл передачи дискретной информации |