SU1274133A2 - Устройство задержки - Google Patents

Устройство задержки Download PDF

Info

Publication number
SU1274133A2
SU1274133A2 SU853890001A SU3890001A SU1274133A2 SU 1274133 A2 SU1274133 A2 SU 1274133A2 SU 853890001 A SU853890001 A SU 853890001A SU 3890001 A SU3890001 A SU 3890001A SU 1274133 A2 SU1274133 A2 SU 1274133A2
Authority
SU
USSR - Soviet Union
Prior art keywords
comparator
trigger
output
voltage
capacitor
Prior art date
Application number
SU853890001A
Other languages
English (en)
Inventor
Виктор Платонович Бакалинский
Василий Демьянович Бичуков
Анатолий Григорьевич Хлонь
Original Assignee
Предприятие П/Я Р-6292
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6292 filed Critical Предприятие П/Я Р-6292
Priority to SU853890001A priority Critical patent/SU1274133A2/ru
Application granted granted Critical
Publication of SU1274133A2 publication Critical patent/SU1274133A2/ru

Links

Abstract

Изобретение относитс  к импульсной технике и может быть использовано дл  формировани  интервалов времени . Изобретение,  вл етс  дополни-i тельным к авт.св. № 519855. Цель изобретени  - повышение энергоэкономичности устройства-достираетс  путем сокращени  потреблени  энергии в ждуием рсжш1е, упрощение устройства достигаетс  за счет исключени  источников питани  компаратора. Дл  этого в устройство введены две цепи из последовательно соединен№ Х конденсаторов 9 и 10 и управл емых ключей 11 и 12 соответственно, а также два диода 13 и 14. Устройство, кроме того, содержит триггер 1, врем задающую RC-цеиь из резистора 3 и конденсатора 4, делитель 5 напр жени  на резисторах 6 и 7, компаратор 8. Устройство .нормально функционирует при изменении напр жени  питани  +10% и температуры окружающей сре« ды в диапазоне от 20 до . 1 ил. (Л to 4i СО СО го

Description

Изобретение относитс  к импульсной технике и может быть использовано дл  формировани  интервалов времени в аппаратуре автоматики, телемеханики , измерительной техники и  вл етс  усовершенствованием устройства по основному авт.св.№ 519855, Целью изобретени   вл етс  повышение энергоэкономичности устройства путем сокращени  потреблени  энергии ,в ждущем режиме и упрощение устройства за счет исключени  источников питани  компаратора. На чертеже изображена эх1ектрическа  схема устройства. Устройство задержки содержит триг гер 1, установочный вход которого  вл етс  запускающим входом устрой-ства , врем задающую RC-цепь 2, состо щую из резистора 3 и конденсатора 4, и делитель 5 напр жени , соето щий , например, из резисторов 6 и 7 (или из резистора и конденсатора) К выходам врем задающей КС-цепи 2 к делител  5 напр жени  подключены со ответствующие входы компаратора 8. напр жени , выход которого соединен с входом сброса триггера 1, а RC-цепь 2 и делитель 5 напр жени  включены между выходами триггера 1. Каждый выход триггера 1 соединен с соответ ствующим выводом напр жени  питани  компаратора 8 через цепь из последо вательно включенных конденсатора 9(10) и управл емого ключа 11(12), точка соединени  которых через диод 13(14) соединена с противоположным выходом триггера I и управл ющим входом ключа 11(12). Устройство работает следующим образом. В исходном состо нии триггер 1 установлен в нулевое состо ние, конденсаторы 9 зар жены через диоды 13 и 14 практически до напр жени  питани  триггера 1 (до напр жени  между выходами триггера 1), ключи 11 и 12 закрыты, компаратор j8 обесточен. На вьпсоде компаратора 8 (на входе сброса триггера 1) уста новлен логический О, который сохран етс  и после запуска устройства до окончани  формировани  инте вала времени. Если логический О.на .входе сброса триггера 1 в исходном состо  нии (при отключенных напр жени х питани  компаратора 8) . не .устанавливаетс , его можно установить, на-Д пример, подключив выход компаратора 8 к входу сброса триггера 1 через логический элемент И, другой вход которого соединен с пр мым выходом триггера I, а также другими, в зависимости от типа и особенностей компаратора, известными способами. При поступлении запускающего импульса (логической 1) на установочный вход триггера 1 на его пр мом выходе устанавливаетс  логическа  1 и начинаетс  формирование интервала времени, величина которого определ етс  временем перезар да конденсатора 4 через резистор 3 до напр жени , задаваемого делителем 5. При этом ключи 11 и 12 .открываютс  (сигналами с выходов триггера 1), а диоды 13 и 14 закрываютс  (под действием напр жени  на конденсаторах 9 и 10). Напр жение, с пр мого выхода триггера 1 складываетс  с напр жением на конденсаторе 9 и посту-; пает на вывод положительного напр - жени  питани  компаратора 8. На вывод отрицательного напр жени  питани  компаратора 8 напр жение поступает с .конденсатора 10. Величина емкости конденсаторов 9 и 10 выбираетс  такой, чтобы к концу формировани  интервала времени величина напр жени  на выводах питани  компаратора 8 не уменьшилась меньше допустимой дл  компаратора 8. Величину указанной емкости можно определить из вьфажени  г . S -V -емкость соответствующего конденсатора; -ток потреблени  компаратора от соответствующего источника напр жени ; -допустимое относительное изменение и величина соответствующего напр жени  питани  компаратора; T RCln-- - величина формируемого |-m интервала времени; R,C - сопротивление и емкость соответственно резистора 3 и конденсатора 4;
R а m ----коэффициент передачи доли 1 1 тел  5 напр жени ;
R ,R т сопротивлени  соответствен f -,
но резисторов о и 7,
После окончани  формировани  интервала времени устройство возвра-. даетс  в исходное состо ние.
Если в момент запуска устройства абсолютна  величина напр жени  на инвертирующем входе компаратора 8 превышает допустимую, ее можно умень шить, включив последовательно с конденсатором 4 резистор 15.
В случае необходимости в зар дноразр дные цепи конденсаторов 9 и 10 могут быть включены буферные ключевые элементы 16 и 17 и токоограничиваюцие резисторы 18 и 19, энергбпотреблением которых в ждущем режиме устройства можно пренебречь.
Таким образом, компаратор 8 потребл ет электроэнергию только при формировании интервала времени, что значительно повьппает энергоэкономичность устройства. Кроме того, питание компаратора 8 осуществл етс  ,с использованием того же источника питани , что и дл  остальных узлов устройства. Это значительно упрощае предлагаемое устройство.
Фо15мула изобретени 
Устройство задержки по авт.св. № 519855, отличающеес  тем, что, с целью повышени  энерго экономичностиI устройства путем сокращени  потреблени  энергии, исключени  источнмсов питани  компаратора в ждущем режиме и упрощени  устройства , каждый выход триггера соединен с соответствующим выводом напр жени  питани  компаратора через цепь из дополнительно введенных последовательно включенных конденсатора и управл емого ключа, точка соединени  которых через дополнительный диод соединена с противоположным выходом триггера и управл ющим входом ключа.

Claims (1)

  1. Формула изобретения
    Устройство задержки по авт.св. № 519855, отличающееся тем, что, с целью повышения энергоэкономичности,ι устройства путем сокращения потребления энергии, исключения -источников питания компаратора в ждущем режиме и упрощения устройства, каждый выход триггера соединен с соответствующим выводом напряжения питания компаратора через цепь из дополнительно введенных последовательно включенных конденсатора и управляемого ключа, точка соединения которых через дополнительный диод соединена с противоположным выходом триггера и управляющим входом ключа.
SU853890001A 1985-04-29 1985-04-29 Устройство задержки SU1274133A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853890001A SU1274133A2 (ru) 1985-04-29 1985-04-29 Устройство задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853890001A SU1274133A2 (ru) 1985-04-29 1985-04-29 Устройство задержки

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU519855 Addition

Publications (1)

Publication Number Publication Date
SU1274133A2 true SU1274133A2 (ru) 1986-11-30

Family

ID=21175209

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853890001A SU1274133A2 (ru) 1985-04-29 1985-04-29 Устройство задержки

Country Status (1)

Country Link
SU (1) SU1274133A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское св1вдстельство СССР № 519855, кл. Н 03 К 5/13, 1972. *

Similar Documents

Publication Publication Date Title
EP0547916B1 (en) A voltage regulator control circuit
SU1274133A2 (ru) Устройство задержки
KR890000953A (ko) 집적 회로
SU1594503A1 (ru) Устройство дл регулировани температуры
SU1735966A1 (ru) Система зар да
SU1566312A1 (ru) Устройство дл автоматического контрол сопротивлени изол ции электрических цепей
RU2028624C1 (ru) Устройство контроля источника электропитания
SU1317561A1 (ru) Устройство дл зар да аккумул торной батареи
SU1328936A1 (ru) Устройство формировани установочного импульса
SU1718370A1 (ru) Одновибратор
SU657476A1 (ru) Реле времени
SU858111A1 (ru) Аналоговое запоминающее устройство
SU1046750A1 (ru) Стабилизатор посто нного напр жени с самозащитой от перегрузки
SU1492436A1 (ru) Импульсный источник питани
SU580596A2 (ru) Электронное реле времени
SU1018208A1 (ru) Генератор пилообразного напр жени
SU1167544A1 (ru) Устройство дл контрол равенства фазных напр жений
SU1504797A1 (ru) Формирователь тока в индуктивной нагрузке
SU1045381A1 (ru) Преобразователь напр жени в частоту
SU1385274A1 (ru) Генератор пилообразного напр жени
SU580597A1 (ru) Реле времени
SU1515153A1 (ru) Импульсный стабилизатор посто нного напр жени
SU668080A1 (ru) Устройство дл трансформации длительности импульса
SU1527708A1 (ru) Устройство дл задержки фронтов импульсных сигналов
SU1117656A2 (ru) Элемент с управл емой проводимостью