Изобретение относитс к технической кибернетике, может быть использо вано дл построени технических средств классификации, поиска информации и автоматизации прин ти решени и вл етс усовершенствованием устройства дл определени экстремальных чисел по авт.св. № 881734. Цель изобретени - повьппение быстродействи при определений минимальных (максимальных) из группы больших (малых) чисел. На чертеже приведена функциональна схема устройства. Устройство содержит триггер 1, первый 2 и второй 3 элементы И,счетчик 4, схемы 5,,..„,5 сравнени , элемент ИЛИ 6, третий 7, четвертый 8 и п тый 9 элементы И, второй счетчик 10, К групп элементов И 11,...,, схемы 12,,..., 12| сравнени , второй группы, второй элемент ИЛИ 13, первьш 14 и второй 15 входы задани режима устройства, вход 16 тактовых сигналов устройства, информационные шины 17,..., входы 18,..., 18| младших разр дов устройства, выход 19 окончани поиска числа устройства , выходные шины 20-22, информацион ньш выход 23 и выходы 24 ,..., адреса числа устройства. Устройство определени экстремаль ных чисел работает следующим образом Работа начинаетс с поступлени . -til т 1Т на входы 1/i,...,17| старших разр дов (с 1 по ш-й) и на входы ts ..., 18j, младших разр дов (с т4-1 по ) кодов сравниваемых чисел. Кроме того поступает сигнал по одному из входов задани режима устройства (при определении максимального числа по входу 14, а при определении минимального по входу 15), а также подаютс такто вые сигналы с входа 16 устройства. В режиме определени максимального числа поступает сигнал на первый вход элемента ИЛИ 13, который переводит в единичное состо ние триггер 1, счетчик 4 и второй счетчик 10. Единиг1ный сигнал с ЕГр мого выхода триггера 1 подготавливает к работе первый 2 и четвертый 8 элементы И. Если в группе сравниваемых чисел есть число (или числа), содержащее единицы во всех старших разр дах,то код, состо щий из одних единиц, с группового выхода счетчика 4 поступает на вторые входы схем 5|,...,5(; . В результате сравнени сравнени кодов на выходах соответуказанных ствующих схем 5 j , . .., 5 сравнени по вл ютс сигналы, которые, проход через элемент ИЛИ 6, запрещают прохождение тактовых сигналов через первый элемент И 2 на вход Вычитание счетчика 4, проход через третий элемент И 7, разрешают прохождение тактовых сигналов через четвертый элемент И 8, а также, поступа на вторые входы соответствующих групп элементов И 11,,...,11ц, обеспечивают поступление младших разр дов (с т+1 по ) кодов чисел, оказавшихс максимальными по результатам оценки старших разр дов (с 1 по т). Если в группе оцениваемых чисел отсутствуют числа, содержащие все единицы в старших разр дах, то нулевой с,игнал с выхода элемента ИЛИ 6, поступа на третий (инверсный) вход первого элемента И 2, разрешает прохождение через него тактовых сигналов на вход Вычитание счетчика 4, уменьша тем самым с каждым тактовым сигналом состо ние счетчика 4, а следовательно, и кода на его групповом выходе на единицу. Такое изменение состо ни счетчика 4 продолжаетс до тех пор, пока не произойдет сравнение кода состо ни счетчиАа 4 с кодами максимальных (по результатам анализа старших разр дов) чисел, в результате чего с помощью управл ющих сигналов со схем 5,...,5( сравнени , на первые группы входов которых поданы макси .мальные (по результатам анализа старших разр дов) числа, через соответствующие группы элементов И 11,..., 11 к подаютс сигналы на первые группы входов схем 12,...,12у. срав-о нени , второй группы, а также запираетс дл прохождени тактовых вигналов первьш элемент И 2 и открываетс дл прохождени тактовых сигналов на вход Вычитание второго счетчика 10 четвертый элемент И 8. Далее осуществл етс поиск максимального числа среди чисел, максимальных по результатам анализа старших разр дов, в результате которого при по влении сигнала на выходе 19 устройства,свидетельствующего об окончании поиска экстремального числа, на первом 22 и втором 23 информационных выходах устройства присутствует соответственно код старших и младших разр The invention relates to technical cybernetics, can be used to build technical means of classification, information retrieval and decision-making automation and is an improvement of the device for determining extreme numbers by author. No. 881734. The purpose of the invention is to increase the speed when determining the minimum (maximum) from the group of large (small) numbers. The drawing shows a functional diagram of the device. The device contains a trigger 1, the first 2 and the second 3 elements AND, the counter 4, schemes 5 ,, .. „, 5 comparisons, the element OR 6, the third 7, the fourth 8 and the fifth 9 elements And, the second counter 10, K groups of elements And 11, ... ,, schemes 12 ,, ..., 12 | comparison, the second group, the second element OR 13, the first 14 and the second 15 inputs of the device mode setting, the input 16 clock signals of the device, information buses 17, ..., inputs 18, ..., 18 | low-order device bits, exit 19, ending the search for the device number, output buses 20-22, information output 23 and outputs 24, ..., the device number addresses. The device for determining extremal numbers works as follows. The work begins with the arrival. -til t 1T to inputs 1 / i, ..., 17 | older bits (from 1 to bth) and to the inputs ts ..., 18j, younger bits (from t4-1 to) codes of compared numbers. In addition, a signal is received through one of the inputs of the device mode setting (when determining the maximum number on input 14, and when determining the minimum on input 15), and also clock signals from input 16 of the device are given. In the mode of determining the maximum number, a signal arrives at the first input of the element OR 13, which translates trigger 1, counter 4 and second counter 10 into a single state. A single signal from EGr trigger output 1 prepares the first 2 and fourth 8 elements for operation I. If in the group of compared numbers there is a number (or numbers) containing units in all high-order bits, then a code consisting of one units from the group output of counter 4 is fed to the second inputs of the circuits 5 |, ..., 5 (;. the result of comparing the comparison of the codes at the outputs of the corresponding 5 j, ..., 5 comparison circuits appear signals that, passing through the element OR 6, prohibit the passage of clock signals through the first element AND 2 to the input. Subtracting the counter 4, passage through the third element And 7, allow the passage of clock signals through the fourth element And 8, as well as entering the second inputs of the corresponding groups of elements 11, ..., 11ts, ensure the arrival of the lower digits (from m + 1 to) of the codes of numbers that turned out to be maximum according to the results of the evaluation of the higher bits ( from 1 to t). If in the group of estimated numbers there are no numbers containing all units in the higher bits, then zero s, ignored from the output of the element OR 6, going to the third (inverse) input of the first element And 2, allows the clock signals to pass through it to the input. Subtracting the counter 4 , thereby decreasing with each clock signal the state of the counter 4, and consequently, the code at its group output per unit. Such a change in the state of counter 4 continues until the counter state code AA 4 is compared with the codes of the maximum (according to the results of the analysis of higher-order bits) numbers, as a result of which the control signals from the circuits 5, ..., 5 (Comparisons, on the first groups of inputs of which maximal (according to the results of the analysis of older bits) numbers are given, the signals on the first groups of inputs of circuits 12, ..., 12y are sent through the corresponding groups of elements 11, ..., 11 k. Comparison of the second group, and also locked for the passage of the clock whig Alov first element And 2 opens for passing clock signals to the input. Subtracting the second counter 10 is the fourth element AND 8. Next, the maximum number is searched among the numbers that are maximum according to the results of the high order analysis, as a result of which indicating the end of the search for an extremal number, the first 22 and second 23 information outputs of the device present the code of the senior and junior bits