SU1262523A1 - Многоканальный цифровой коррелометр - Google Patents
Многоканальный цифровой коррелометр Download PDFInfo
- Publication number
- SU1262523A1 SU1262523A1 SU853877612A SU3877612A SU1262523A1 SU 1262523 A1 SU1262523 A1 SU 1262523A1 SU 853877612 A SU853877612 A SU 853877612A SU 3877612 A SU3877612 A SU 3877612A SU 1262523 A1 SU1262523 A1 SU 1262523A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- block
- input
- register
- output
- elements
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к цифровой электроизмерительной технике и может быть использовано в системах автоматического управлени , обработки измерительной информации, техниt (t) ческой диагностики и т.п. Цель изобретени - повьшенйе точности, котора достигаетс за счет введени групп элементов И, элементов ИЛИ, элементов НЕ и блока .задани временного интервала с соответствующими функциональными св з ми между ними и известными блоками коррелометра. Работа коррелометра позвол ет расширить диапазон частично-коррелированной выборки, в пределах которого интервал выборки наиболее приближен к минимальному, что приводит к более эффективному использованию вычислительного устройства коррелометра при а & обработке реализаций фиксированной (Л длительности. 1 з.п. ф-лы, 3 ил.
Description
Изобретение относится к цифровой электроизмерительной технике и может быть использовано в системах автоматического управления, обработки измерительной информации, технологического контроля, технической диагностики и т.д.
Цель изобретения - повышение точности измерений при обработке реализаций фиксированной длительности..
На фиг. I представлена структурная схема коррелометра; на фиг.2 структурная схема блока управления; на фиг. 3 - временные диаграммы рабо ты коррелометра.
Коррелометр (фиг.1) содержит второй и первый аналого-цифровые преобразователи 1 и 2 соответственно, элемент ИЛИ 3, первую группу элементов И 4, делитель 5 частоты, генератор 6 тактовых импульсов, первый регистр 7, первый блок 8 памяти, третий регистр 9, второй регистр 10, умножитель 11, сумматор 12, четвертый регистр 13, второй блок 14 памяти, группу триггеров 15, третью группу элементов И 16, вторую группу элементов И 17, группу элементов ИЛИ 18, группу элементов НЕ 19, блок 20 управления, блок 21 задания временного интервала, первый 22 и второй 23 информационные входы коррелометра.
Блок управления (фиг.2) содержит вход 24 запуска, генератор 25 такто-’ вых импульсов, элемент И 26, триггер 27, счетчик 28, дешифратор 29, элемент 30 задержки, вход 31 задания временного интервала.
В коррелометре по заданным параметрам вычисляемой корреляционной функции (КФ) - числу ординат КФ *п й шагу задержки ώΐ - устанавливаются параметры алгоритма вычисления КФ ϋ и , близкие к оптимальному для данных |т и ΔΪ .В соответствии с установленными параметрамиР и q, выполняется следующее:
выбирается объем ? блока 8 памяти, требуемый для создания временного сдвига между отсчетами обрабатываемых процессов;
устанавливается определенный порядок формирования адресов блока 14 памяти, в котором накапливаются суммы произведений;
устанавливается определенный порядок запуска входных аналого-цифровых преобразователей 1 и 2 (АЦП), что позволяет рационально согласовать прецедуры дискретизации обрабатываемых сигналов и их обработки.
В конечном итоге расширяется диа5 пазон частично коррелированной (ЧК) выборки, в пределах которого интервал выборки наиболее приближен к минимальному, что приводит к более эффективному использованию вычислило тельного устройства коррелометра и к повышению точности вычислений при обработке реализаций фиксированной длительности.
Коррелометр работает следующим образом.
АЦП 2 запускается с выхода генератора 6 импульсации с интервалом . АЦП 1 запускается с выходов элементов И 4 через элемент ИЛИ 3 с интервалом С^А1- . Тактовые импульсы с генератора 6 пересчитываются в раз с помощью делителя 5 частоты и элементов И 4. Коэффициент пересчета является параметром алгоритма и задается блоком задания временного интервала 21 .
Дискретные отсчеты из АЦП 1 и 2 вводятся в регистры 7 и 10. Регистр 7 является регистром числа блока 8, в котором в течение цикла вычислений запоминаются текущие отсчеты процесса х({) · Регистр 9 является регистром адреса блока 8.
Отсчеты из регистров 7 и 10 вводятся в умножитель 11, полученные произведения с одинаковым временным сдвигом суммируются в сумматоре 12. Суммы произведений накапливаются в блоке 14. Порядок обращения к блоку 14 задается триггерами 15, которые задают адрес блока 14. Триггеры 15 соединяются друг с другом по схеме двоичного счетчика через группы элементов 16-19.
Каждому измерению предшествует процедура определения параметров алгоритма, которая выполняется с помощью блока 21. Этот блок по задан-, ному оператором значению определяет параметр Ц , оптимальный для данного измерения параметров КФ и ш. При фиксированном значении То (техническая характеристика коррелометра) каждому значению ΔΙ соответствует оптимальное значение (ф . Оно определяется по отношению =ш/1, где ? - ближайшее меньшее двоичное число отношения Е = аТ/То .
Число f определяет емкость блока и равно числу ординат процесса х({) , которые требуется запомнить в блоке 8 в течение цикла вычислений. Число Q, задает интервал дискретиза- 5 ции отсчетов процесса х(Д)(д1х-С/дД ) и закон изменения аргумента Л в течение цикла вычислений:
ΐ= (к, +<{к2)дТ= кдТ , 10 который определяет порядокνзадания адресов блока 14 к = Кг + С^К2 ; Кд =0, 1 . . . , q, -1 ;
к2 = 0,1..., Е -1 . °
Определение парметра с/ для ряда значений ΔΪ и параметров коррелометра То=1 мкс и m = 120 иллюстрируется в таблице. 20
Перед началом цикла триггеры 15 находятся в нулевом состоянии. По командам с выхода генератора 6 и элементов И 4 запускаются АЦП 1 и 2 и в регистры 7 и 10 поступают очередные отсчеты х/с^РдТ ] , у[</|)дТ'3
Импульс запуска АЦП 2 с выхода генератора 6 поступает на вход запуска блока 20 управления, после чего формируется последовательность управляющих сигналов, которые образуют первый частный цикл вычислений (полный цикл вычислений, состоящий из m тактов, содержит с/ частных циклов вычислений, каждый из которых содержит ? тактов^. В течение первого частного цикла отсчет у[с/РдТ ] умножается на отсчеты х{Д(\) - K2)dlJ находящиеся в блоке 8. В начале первого такта первого частного цикла из нулевого
В соответствии с таблицей построен блок 21. Этот бл'ок представляет собой коммутационную схему, на входы которой с переключателя лицевой панели подается выбранное пользователем значение ДЗ ..Группы значений дТ , соответствующие одинаковым q. , объединены и подключены через инверторы к выходам блока 21.
В соответствии с параметром с/ появляется I на одном из выходов блока 21, которая поступает на один из элементов И 4 (устанавливая коэффициент пересчета делителя 5 частоты, равным q ) и на элементы 17 и 19. При этом подается разрешение на первый вход схемы И 17 и через инвертор 19 - Запрет на один из входов элемента И 16, цепь переноса между соседними триггерами 15 через элементы 17 и 18 соответствующей группы разрывается. В других аналогичных элементах, на вторые входы, которых из блока 21 подан 0, подан Запрет на элемент И 17 и Разрешение на элемент И 16 и включена цепь переноса между соседними триггерами 15. Таким образом, при задании параметра q группа триггеров 15 делится на две части и перенос из младшей части в старшую разрывается. Коэффициент пересчета младшей части устанавливается равным q, , старшей части - ? . При формировании кода адреса младшая часть триггеров 15 задает коэффициент к4, старшая 7 кг.
Рассмотрим работу коррелометра в течение цикла вычислений.
адреса блока 14 в регистр 13 считывается сумма произведений
ΣΖ , ,<°^ , ,П(О)^ х(ЧРдТ)-У(ЧРйТ).
м М р.л полученных в предыдущих (Р -1) цик- . лах вычислений.
Сомножители x(qpA't); у(qi^t) вводятся в умножитель 11, перемножаются, полученное произведение добавляется в сумматоре 12 к сумме и получается сумма Σ^(ο):
ΣΖ <ο>=ΣΞ ηω>=Ε:χ(, Ραΐ )γ(ΐΡαΐ )t * 9 p=f которая заносится в регистр 13.
В конце такта отсчет x(c^l?A/L ) записывается в блок 8, сумма ΣρΠ(ό) в блок 14, добавляется 1 в регистр 9 и в триггеры 15, при этом 1 поступает на первый триггер 15 старшей части и в триггерах 15 устанавливается код числа .
В течение второго такта из блока 8 в регистр 7 считывается отсчет χβηχΡ-ΐμΉ , а из блока 14 в регистр 13 - сумма ) , получается произведение х[4 (р-^дЦ] х χ yfq ι)δι J , которое добавляется к к- п/„ ./>.т новая сумма записывается в блок 14 в (q-й адрес. В конце такта в блок 8 записывается otj счет xf<q(P-1)л^7 , а в блок 14 сумма и добавляется 1 в регистр 10, в триггеры 15, при этом на выходах триггеров 15 устанавливается код числа 2<q . Работа в течение остальных тактов первого частного цикла аналогична, вычисляются произведения жит Г тактов. В течение одного так та формируются управляющие сигналы по получению и регистрации одного
X [Я(7- К2)λϊ 1 у [ я J дТ ] t которые добавляются к суммам произведений (някл<) . —7-1 ' и получаются новые суммы У~ ΠΚΚ,ΔΪ).
В конце первого частного цикла получается сумма
ΓΟ(Μ)ήΐ],
После добавления .1 'в триггерах' 15 возникает перенос из старшей группы в младшую и на выходах триггеров 15 устанавливается 1. Кроме того, перенос поступает на второй вход блока 20 управления, после чего процесс вычислений прекращается.
В начале следующего такта импульсом с выхода генератора 6 запускается АЦП 2, в регистр 10 поступает отсчет у[Д.(+ 1) У} в блоке 20 запускается программа вычислений второго цикла, в течение, которой получается набор произведений
Х.[Я(7-КгЫ] у К2-0, , и образуются частные суммы
ΣΖ^Π[(1 *К,ЧЫ].
Порядок работы в течение осталь10 .произведения.
Сумма с выхода сумматора 12 заносится в регистр I3 по команде, поступающей с первого выхода блока 20.
Далее по команде с второго выхода блока 24 в блок 14 записывается сум9.1<г)дТ J , а в блок 8 из регистра 7 записывается отсчет χ[9.(ι)- К2)м] · Затем по команде с третьего выхода блока 20 добавляется 1 в регистр 9 и в триггеры 15 (эти операции увеличивают К2 на единицу). В конце такта по команде с второго выхода блока 20 из блока 8 в регистр 7 считывается, очередной отсчет x[(|/i)к2_')д,1'3 ’ а из блока 14 в регистр 13 считывается сумма произведений^’
К2+ι)ζίϊ)· На этом такт работы 1 закончен и завершена подготовка к следующему такту.
В исходном состоянии триггер 27 находится в О, при этом на второй вход элемента 26 подан Запрет, а счетчик 28 принудительно удерживается в нулевом состоянии потенциалом с второго выхода триггера 27. После 30 прихода на вход запуска блока 20 импульса с генератора 6, триггер 27 устанавливается в 1, при этом подается Разрешение на второй вход ' элемента 26, снимается сигнал Сброс 35 с установочного в 0 входа счетчика
28, и на счетчик 28 через элемент 26 ных частных циклов аналогичен рассмотренному. Таким образом, в течение цикла вычислений АЦП 1 запускается с^раз, поступившие в регистр 10^ 4q отсчетов y[c((i)+K(')AL ] умножаются на С отсчетов х[q(i)-записанных в блоке 8, и получается полный набор произведений - по одному для каждого значения временного сдвига. 45
Процесс вычислений заканчивается через заданное число циклов или продолжается непрерывно (например, в режиме экспоненциального усреднения).
Блок управления работает следую- 50 щим образом.
Блок 20 запускается каждым тактовым импульсом с выхода генератора 6 по входу 24 одновременно с запуском АЦП 2, после чего блок 20 формирует 55 последовательность сигналов, которые образуют частный цикл вычислений, Частный цикл вычислений содеоначинают поступать импульсы с генератора 25. Управляющие сигналы поступают к блокам коррелометра с выходов дешифратора 29. Требуемые временные соотношения достигаются подбором частоты генератора 25 и подключением к соответствующим выходам дешифратора 29.
В конце Е-го такта частного цикла импульсом, поступающим на вход задания временных интервалов блока 20 с выходов триггеров 15 через элемент 30 задержки, триггер 27 устанавливается в 0 и работа блока 20 прекращается (до прихода следующей команды Запуск).
Claims (2)
- Изобретение относитс к цифровой электроизмерительной технике и может быть использовано в системах автоматического управлени , обработки измерительной информации, технологического контрол 4 технической диагностики и т.д. Цель изобретени - повытение точности измерений при обработке реализаций фиксированной длительности.. На фиг. 1 представлена структурна схема коррелометра; на фиг.2 структурна схема блока управлени ; на фиг. 3 - временные диаграммы рабо ты коррелометра. Коррелометр (фиг.1) содержит второй и первый аналого-цифровые преобразователи 1 и 2 соответственно, эле мент ИЛИ 3, первую группу элементов И 4, делитель 5 частоты, генератор 6 тактовых импульсов, первый регистр 7, перрый блок 8 пам ти, третий регистр 9, второй регистр 10, умножитель II, сумматор 12, четвертый регистр 13, второй блок Д пам ти, группу триггеров 15, третью группу элементов И 16, вторую группу элементов И 17, группу элементов ИЛИ 18 группу элементов НЕ 19, блок .20 управлени , блок 21 задани временного интервала, первый 22 и второй 23 информационные входы коррелометра. Блок управлени (фиг.2) содержит вход 24 запуска, генератор 25 тактовых импульсов, элемент И 26, триггер 27, счетчик 28, дешифратор 29, элемент 30 задержки, вход 31 задани временного интервала. В коррелометре по заданным параметрам вычисл емой коррел ционной функции (КФ) - числу ординат КФ и шагу задержки Л1 - устанавливаютс параметры алгоритма вычислени КФ Е и cj , близкие к оптимальному дл данных fn и At , В соответствии с установленными параметрами и Q выполн етс следующее; выбираетс объем Р блока 8 пам ти , требуемый дл создани временного сдвига между отсчетами обрабатываемых процессов; устанавливаетс определенный пор док формировани адресов блока 14 пам ти, в котором накапливаютс сум .мы произведений; устанавливаетс определенный пор док запуска входных аналого-цифровых преобразователей 1 и 2 (АЦП) , 23 что позвол ет рационально согласовать прецедуры дискретизации обрабатьтаемых сигналов и их обработки. В конечном итоге расшир етс диапазон частично коррелированной (ЧК) выборки, в пределах которого интервал выборки наиболее приближен к минимальному , что приводит к более эффективному использованию вычислительного устройства коррелометра и к повышению точности вычислений при обработке реализаций фиксированной длительности. Коррелометр работает следующим образом. АЦП 2 запускаетс .с выхода генератора 6 импульсации с интервалом Af . АЦП 1 запускаетс с выходов элементов И 4 через элемент ИЛИ 3 с интервалом AL . Тактовые импульсы с генератора 6 пересчитываютс в Q раз с помощью делител 5 частоты и элеMeirTOB И 4. Коэффициент пересчета Q вл етс параметром алгоритма и задаетс блоком задани временного интервала 21 . Дискретные отсчеты из АЦП 1 и 2 ввод тс в регистры 7 и 10. Регистр 7 вл етс регистром числа блока 8, в котором в течение цикла вычислений запоминаютс текущие отсчеты процесса х({) . Регистр 9 вл етс регистром адреса блока 8. Отсчеты из регистров 7 и 10 ввод тс в умножитель i1, полученные произведени с одинаковым временным сдвигом суммируютс в сумматоре 12, Суммы произведений накапливаютс в блоке 14. Пор док обращени к блоку 1 задаетс триггерами 15, которые задают адрес блока 14. Триггеры 15 соедин ютс друг с другом по схеме двоичного счетчика через группы элементов 16-19. Каждому измерению предшествует процедура определени параметров алгоритма , котора выполн етс с помощью блока 21. Этот блок по задан-, ному оператором значению Д определ ет параметр с , оптимальньй дл данного измерени параметров КФ At и т. При фиксированном значении Т ( техническа характеристика коррело « ,-. метра) каждому значению Л1 соответствует оптимальное значениеС . Оно определ етс по отношению Cj m/2., где t - ближайшее меньшее двоичное число отношени Е ut/To . 3 Число Р определ ет емкость блок 8 и равно числу ординат процесса х({) , которые требуетс запомнить в блоке 8 в течение цикла вычислени Число о задает интервал дискретиза ции отсчетов процесса x(i)( и закон изменени аргумента f в течение цикла вычислений: Т (KI +(К2)дТ кдТ , который определ ет пор док задани адресов блока 14 0,l...,q,-l; к K + к К2 0,1..., г -1. Определение парметра Q дл р да значений Д1Г и параметров коррелометра МКС и 171 120 иллюстрируетс в таблице. . В соответствии с таблицей постро ен блок 21. Этот блЪк представл ет собой коммутационную схему, на вход которой с переключател лицевой пан ли подаетс выбранное пользователем значение Д1 ..Группы значений At , соответствующие одинаковым cj, , объединены и подключены через инвер торы к выходам блока 21. В соответствии с параметром q цр вл етс I на одном из выходов блока 21, котора поступает на один из элементов И 4 (устанавлива коэф фициент пересчета делител 5 частоты , равным Cj) и на элементы 17 и 19. При зтом подаетс разрешение на первый вход схемы И 17 и через инвертор 19 - Запрет на один из входов элемента И 16, цепь переноса между соседними триггерами 15 через элементы 17 и 18 соответствующей группы разрываетс . В других аналогичных элементах, на вторые входы которых из блока 21 подан О, подан Запрет на элемент И 17 и Разрешение на элемент И 16 и включена цепь переноса между соседними триггерами 15. Таким образом, при задании параметра Cj, группа триггеров 15 делитс на две части и перенос из младшей части в старшую разрываетс Коэффициент пересчета младшей части устанавливаетс равным q, , старшей части - Р . При формировании кода адреса младша часть триггеров 15 задает коэффициент к, старша т Kg. Рассмотрим работу коррелометра в течение цикла вычислений. 234 Перед началом цикла триггеры 15 наход тс в нулевом состо нии. По командам с выхода генератора 6 и элементов И 4 запускаютс А1Щ I и 2 и в регистры 7 и 10 поступают очередные отсчеты |)лТ , )4i Импульс запуска АЦП 2 с выхода генератора 6 поступает на вход запуска блока 20 управлени , после чего формируетс последовательность управл ющих сигналов, которые образуют первый частный цикл вычислений (полный цикл вычислений, состо щий из m тактов, содержит q частных циклов вычислений , каждый из которых содержит t тактов. В течение первого частного цикла отсчет l/ZsT умножаетс на отсчеты (v-K2)dl} наход щиес в блоке 8. В начале первого такта первого частного цикла из нулевого адреса блока 14 в регистр 13 считываетс сумма произведений J+f-1 Г, .(0)Г,.П(0))-у(УРйТ), 1-1 -V-1 p.f прлученных в предыдущих ( ) -l) цик- . лах вычислений. Сомножители х(); y(q ) ввод тс в умножитель 11, перемножаютс , полученное произведение добавл етс в сумматоре 12 к сумме i-,)(о) и получаетс сумма 2Г (о): V+ ZZ/ IZ,n(ou5II 4PaLY(), котора заноситс в регистр 13. В конце такта отсчет x(qi)4L ) записываетс в блок 8, cyMMaJI nCo) в блок 14, добавл етс 1 в регистр 9 и в триггеры 15, при этом 1 поступает на первый триггер 15 старшей части и в триггерах 15 устанавливаетс код числа п . В течение второго такта из блока 8 в регистр 7 считываетс отсчет (Р-1)л J , а из блока 14 в реистр 13 - сумма I ч П(пдТ ) , полуаетс произведение ()TJ ч )й.1 , которое добавл етс к умме Z-) , П(ЯДТ} и нова сумма запиываетс в блок 14 в О-и адрес. В онце такта в блок 8 записываетс отсчет (i)-l)uTj , а в блок 14 сумма pn() , и добавл етс 1 в егистр 10, в триггеры 15, при этом а выходах триггеров 15 устанавлиаетс код числа 2С . Работа в тече5 , ние остальных тактов первого частного цикла аналогична, вычисл ютс про изведени . ()Kj)Ai -y cj04r, которые добавл ютс к суммам произве дений С.) и получаютс новые суммы У7 П(}К. йЛ. В конце первого частного цикла получаетс сумма Y (с-1)дт1. После добавлени . триггерах 5 возникает перенос из старшей груп пы в младшую и на выходах триггеров 15 устанавливаетс 1, Кроме того, перенос поступает на второй вход бло ка 20 управлени , после чего процесс вычислений прекращаетс . В начале следующего такта импульсом с выхода генератора 6 запускаетс АЦП 2, в регистр 10 поступает отсчет ()4Т в блоке 20 запускаетс программа вычислений второго цикла, в течение,которой получаетс набор произведений ХГ()-К,( .)М)дТ, K,-0,1,.,.,f-1 и образуютс частные суммы (1 + к,ч)дг. Пор док работы в течение осталь .ных частных циклов аналогичен рассмо ренному. Таким образом, в течение цикла вычислений А1Ш запускаетс , поступившие в регистр 10 отсчетов ,(,)LJ умножаютс на Е отсчетов (i)-x:2)/L3 записанных в блоке 8, и получаетс полный набор произведений - по одному дл каждого значени временного сдвига. Процесс вычислений заканчиваетс через заданное число циклов или продолжаетс непрерывно (HanpitMep, в ре жиме экспоненциального усреднени ). Блок управлени работает следующим образом. Блок 20 запускаетс каждым такто вым импульсом с выхода генератора 6 по входу 24 одновременно с запуском А1Щ 2, после чего блок 20 формирует последовательность сигналов, которые образуют частный цикл вычислений . Частный цикл вычислений содео23 жит Р тактов. В течение одного такта формир тотс управл ющие си1налы по получению и регистрации одного .произведени . Сумма с выхода сумматора 12 заноситс в регистр 13 по команде, поступающей с первого выхода блока 20. Далее по команде с второго выхода блока 24 в блок 14 записываетс суммаГ| )П()4Т , а в блок 8 из регистра 7 записываетс отсчет (i)- KjlM J . Затем по команде с третьего выхода блока 20 добавл етс 1 в регистр 9 и в триггеры 15 (эти операции увеличивают К на единицу). В конце такта по команде с второго выхода блока 20 из блока 8 в регистр 7 считываетс , очередной отсчет хГа(1)Kj-I f- , а из блока 14 в регистр 13 считываетс сумма произведенийZ ()аГ}. На этом такт работы закончен и завершена подготовка к следующему такту. В исходном состо нии триггер 27 находитс в О, при этом на второй вход элемента 26 подан Запрет, а счетчик 28 принудительно удерживаетс в нулевом состо нии потенциалом с второго выхода триггера 27. После прихода на вход запуска блока 20 импульса с генератора 6, триггер 27 устанавливаетс в 1, при этом подаетс Разрешение на второй вход элемента 26, снимаетс сигнал Сброс с установочного в О входа счетчика 28, и на счетчик 28 через элемент 26 начинают поступать импульсы с генератора 25. Управл ющие сигналы поступают к блокам коррелометра с выходов дешифратора 29. Требуемые временные соотношени достигаютс подбором частоты генератора 25 и подключением к соответствующим выходам дешифратора 29. В конце Е-го такта частного цикла импульсом, поступающим на вход задани временных интервалов блока 20 с выходов триггеров 15 через элемент 30 задержки, триггер 27 устанавливаетс в О и работа блока 20 прекращаетс (до прихода следующей команды Запуск). Формула изобретени 1, Многоканальный цифровой коррелометр , содержащий первый и второй .-. аналого-цифровые преобразователи, с первого по четвертый регистры, первый и второй блоки пам ти, умножитель , сумматор, делитель частоты, г нератор тактовых импульсов, группу триггеров и блок управлени , информационные входы первого и второго аналого-цифровых преобразователей вл ютс первым и вторым информацио ными входами коррелометра соответственно , вход запуска первого анало го-цифрового преобразовател соединен с выходом генератора тактовых импульсов, выходы первого и второго аналого-цифровых преобразователей соединены с информационньгми входами первого и второго регистров соответ ственно, выходы которых подключены к первому и второму входам умножите л соответственно, выход которого соединен с первым входом сумматора, выход первого блока пам ти соединен с управл ющим входом первого регист ра, выход третьего регистра соедине с адресным входом первого блока пам ти , выход четвертого регистра соединен с вторым входом сумматора и с входом записи второго блока пам ти вход разрешени выбора информации четвертого регистра соединен с первым выходом блока управлени , второй выход которого соединен с входами считывани первого и второго блоков пам ти, синхровход третьего регистра соединен с третьим выходом блока управлени , отличающийс тем, что, с целью повьпиени точности , в него введены с первой по треть группы элементов И, группа элементов ИЛИ, элемент ИЛИ, группа элементов НЕ и блок задани временного ийтервала , выходы блока задани времен ного интервала соединены соответственно с первыми входами элементов И первой и второй групп и с входами элемейтов НЕ группы, выходы которых соединены соответственно с первыми входами элементов И третьей группы, вторые входы которых, кроме первого элемента И группы, соединены с выходами триггеров группы, кроме последнего триггера группы, и подключены к адресному входу второго блока пам ти , выход последнего триггера груп пы соединен с вторым входом п.ервого элемента. И третьей группы, с входом 5238 задани временных интервалов блока управлени и подключен к адресному входу второго блока пам ти, информационные входы триггеров группы соединены с выходами элементов ИЛИ груп1 ы соответственно, первые входы элементе - ИЛИ группы соединены с выходами элементов И третьей группы соответственно , вторые входы элементов ИЛИ третьей группы соединены с выходами элементов И второй группы соответственно , вторые входы которых подключены к третьему выходу блока управлени , выход второго блока пам ти соединен с первым информационным входом четвертого регистра, второй информационньш вход которого соединен с выходом сумматора, второй вход первого элемента И первой группы объединен с входом делител частоты, подключен к выходу генератора тактовых импульсов л вл етс входом запуска блока управлени , выходы делител частоты подключены соответственно к вторым входам остальных элементов И первой группы, выходы всех элементов И первой группы объединены и через элемент ИЛИ подключены к входу запуска второго аналого-цифрового преобразовател , выход первого регистра соединен с информационным входом первого блока пам ти.
- 2. Коррелометр, по п.1, о т л ичающийс тем, что, блок управлени содержит генератор тактевых импульсов, триггер, элемент И, элемент задержки, счетчик и дешифратор , три выхода которого вл ютс соответственно первым, вторым и третьим выходами блока, вход установки триггера вл етс входом запуска блока , единичный вход триггера соединен с выходом элемента задержки, вход которого вл етс информационным вхо-. дом блока, пр мой выход триггера соединен с первым входом элемента И, второй вход которого соединен с выходом генератора тактовых импульсов блока, выход элемента И соединен со счетным входом счетчика, вход установки которого соединен с инверсным выходом триггера, информационные выходы счетчика соединены с одноименными входами дешифратора. ...-U д-и/тJ 2 3 A5 7 8 9 10 : О . J IlLlZIIIIIIIIITIICo 1262523C 128/e128 64u120 30 40 50 60 70 80MKCt лТ/т20 30 40 50 60 7016C|, 128/e321690 100 20080 90 100 2003264128i//29it Т t281JfС jzr.fImoftm 2/77a/f/rJ/77ff/f/77(f)U2.J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853877612A SU1262523A1 (ru) | 1985-04-08 | 1985-04-08 | Многоканальный цифровой коррелометр |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853877612A SU1262523A1 (ru) | 1985-04-08 | 1985-04-08 | Многоканальный цифровой коррелометр |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1262523A1 true SU1262523A1 (ru) | 1986-10-07 |
Family
ID=21170739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853877612A SU1262523A1 (ru) | 1985-04-08 | 1985-04-08 | Многоканальный цифровой коррелометр |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1262523A1 (ru) |
-
1985
- 1985-04-08 SU SU853877612A patent/SU1262523A1/ru active
Non-Patent Citations (1)
Title |
---|
Грибанов Ю.И. и др. Автоматические цифровые коррел торы. - М.: Энерги , 1971, с. 179, 184, рис. 4-21, 4-22. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960009424A (ko) | 미지 또는 변화하는 주파수의 교류 신호를 디지탈화하는 장치 | |
SU1262523A1 (ru) | Многоканальный цифровой коррелометр | |
RU2046359C1 (ru) | Полигармонический предсказывающий фильтр | |
SU955049A1 (ru) | Устройство дл умножени | |
SU1280621A1 (ru) | Генератор случайного процесса | |
SU1727133A1 (ru) | Цифровой коррел тор | |
SU1383330A1 (ru) | Устройство дл ввода информации | |
SU702307A1 (ru) | Устройство регистрации формы периодических коротких сигналов | |
SU1377859A1 (ru) | Сигнатурный анализатор | |
SU1381502A1 (ru) | Цифровой умножитель частоты | |
SU570025A1 (ru) | Устройство преобразовани частоты импульсов | |
SU917171A1 (ru) | Цифровой измеритель отношени временных интервалов | |
SU1636800A1 (ru) | Способ селективной записи импульсных процессов и устройство дл его осуществлени | |
SU1307375A1 (ru) | Измеритель элементов матрицы спектральной плотности мощности двух сигналов | |
SU1228029A1 (ru) | Способ измерени частоты | |
SU1287025A1 (ru) | Автоматический измеритель импульсной мощности СВЧ радиосигналов | |
SU466500A1 (ru) | Генератор случайных чисел | |
SU938196A1 (ru) | Фазосдвигающее устройство | |
SU1492352A1 (ru) | Способ делени временных интервалов и устройство дл его осуществлени | |
SU968819A1 (ru) | Цифровой автокоррел тор | |
SU1320822A1 (ru) | Устройство дл измерени веро тностных характеристик фазы случайного сигнала | |
SU1658399A1 (ru) | Устройство дл измерени защищенности сигналов от помех | |
SU741178A1 (ru) | Цифровое устройство дл сличени частот | |
SU1638798A1 (ru) | Способ стробоскопического преобразовани повтор ющихс электрических сигналов | |
SU786009A2 (ru) | Управл емый делитель частоты |