SU1226695A1 - Аналоговое мажоритарное устройство - Google Patents

Аналоговое мажоритарное устройство Download PDF

Info

Publication number
SU1226695A1
SU1226695A1 SU843702978A SU3702978A SU1226695A1 SU 1226695 A1 SU1226695 A1 SU 1226695A1 SU 843702978 A SU843702978 A SU 843702978A SU 3702978 A SU3702978 A SU 3702978A SU 1226695 A1 SU1226695 A1 SU 1226695A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
resistors
voltage
sources
Prior art date
Application number
SU843702978A
Other languages
English (en)
Inventor
Геннадий Сергеевич Власов
Original Assignee
Предприятие П/Я В-8708
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8708 filed Critical Предприятие П/Я В-8708
Priority to SU843702978A priority Critical patent/SU1226695A1/ru
Application granted granted Critical
Publication of SU1226695A1 publication Critical patent/SU1226695A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относитс  к области автоматики. Целью изобретени   вл етс  уменьшение искажений выходного сигнала при отказе одного из источников входных сигналов. Уменьшение искажений выходного сигнала обеспечиваетс  за счет подключени  выводов входных резисторов первого, второго и третьего каналов соответственно к второму, третьему и первому входам устройства. 1 ил. Дополнительное к а.с. 1108624.

Description

1 1
Изобретение относитс  к автоматике и может быть использовано в усили тел х систем.авторегулировани  и устройствах дл  управлени  электроприводами .
Цель- изобретени  - уменьшение искажений выходного сигна. та при отка зе одного из источников входных сигналов .
На чертеже представлена функциональна  схема аналогового мажори- торного устройства.
Устройство содержит три первых входных резистора 1-3, три вторых входных резистора 4-6, три операцион ных ус1шител  7-9, резисторы 10-12 обратной св зи, базовые резисторы 13 24, транзисторые пары включенных пос ледрвательно либо п-р-п, либо р-п-р- транзисторов 25-36, резистор 37 на- г рузки, и три транзисторных ключа 38-40.
Устройство работает следующим образом.
При сигнале управлени ,, равном логической единице, транзисторные ключи 38-40 замкнуты. Тогда входные сигналы, пройд  входные резисторы 1- 3, поступают на инвертирующие входы операционных усилителей 7-9, с выходов которых напр жение с инвертируемым знаком через базовые резисторы 13-24 поступает на мажорирующие транзисторы 25-36 транзисторных пар, где сигналы мажорируютс  и поступают на резистор 37 нагрузки и на выход устройства. При подаче на шину управлени  переменного пр моугольного напр жени  на выходе устройства формируетс  переменное напр жение, фаза которого однозначно соответствует .знаку входного напр жени . Благодар  наличию отрицательной обратной св зи (резисторы 10-12). достигаетс  устойчива  работа в широком диапазоне входных напр жений. При этом операционные усилители работают или в режиме инвертирующего усилител  (ключи замкнуты), или в режиме дифференциального усилител  (ключи разомкнз ты)
При отказе одного из источников входных сиг 1алов в выходной сигнал известного устройства внос тс  искажени  в виже провалов на вершинах импульсов. Амплитуда и длительность вносимых искажений однозначно опре- дел ютс  параметрами операционного усилител , подключенного к отказав
26695 .2
шему источнику. Пусть отказывает первый источник, тогда входные сигналы от исправных источников, пройд  входные резисторы 2, 3, 5 и-6, операци5 онные усилители 8 и 9, мажоритарный элемент, поступают в нагрузку 37 и через резисторы 10-12 обратной св зи приход т на инвертирующие входы операционных усилителей 7-9. При этом
10 на выходе операционных усилителей 8 и 9 формируютс  напр жени , одинаковые по фазе и амплитуде (при идентичных источниках входных сигналов), а на выходе операционного усилител  7 15 сигнал противоположной фазы, причем имеющий кекоторое временное запаздывание , примерно равное
л - л.
о.с. о«т. ,
20 Дб -оос врем  до поступлени  сигнала отрицательной обратной св зи, -восст врем  восстановлени  операционного усилител .
25 Кроме того, операционный усили- т.ель 7 входит то в одно состо ние насыщени , то в другое, что также вносит задержку выходного напр жени  операционного усилител  7 относительно выходных напр жений операционных усилителей 8 и 9. Далее, сигналы поступают на мажоритарный транзисторный элемент, который по принципу работы выбирает максимальный ток из трех минимальных, текущих в последовательно соединенных парах п-р-п и р-п-р- транзисторов. Именно поэтому в выходном сигнале возникают провалы напр - зкени , так как минимальный ток в стойках определ етс , с определенного момента времени, выходным напр жением операционного усилител , р-або- тающего от неисправного (отказавшего) источника входного сигнала.
Б предлагаемом устройстве устранены вносимые в выходной сигнал искажени . Пусть отказывает первый источник входного сигнала, причем пусть (дл  определенности) сигналы от второго и третьего источников равны
50 один другому и положительны. В этом случае на пр мой вход операционного усилител  7 поступает положительное входное напр жение от третьего источника входного сигнала и вводит этот
55 операционньш усилитель в режим положительного насьш1ени . На инвертирующий вход операционного усилител  8 поступает положительное напр жение
30
35
40
-15
3
от второго источника входного сигнала , а на пр мой вход - от третьего источника входного сигнала, и на выходе этого усилител  формируетс  зна копеременное напр жение, которое, пройд  мажоритарньш транзисторный элемент, поступает в нагрузку 37 и на выход устройства. На инвертирующий вход операционного усилител  9 поступает положительное напр жение от третьего источника входного сигна ла и вводит его в режим отрицательного насыщени . Операционные усилители , наход щиес  в состо них противоположного насьш ени , на работу мажоритарного транзисторного элемента не вли ют.
Этим достигаетс  устранение вносимых в известном устройстве искажений выходного сигнала.
2266954
Применение предлагаемого устройства позвол ет повысить качество резервировани  аналоговых сигналов за счет уменьшени  погрешностей резер- 5 вировани  при работе устройства с отказом в одном из источников входных сигналов.

Claims (1)

  1. Формула изобретени 
    10
    Аналоговое мажоритарное устройство по авт.св. № 1108624, о т л и- чающеес  тем, что, с целью уменьшени  искажений выходного сиг )5 нала при отказе одного из источников входных сигналов, вторые вьроды вторых входных резисторов первого, второго и третьего каналов соединены соответственно с вторым, третьим и
    20 первым входами устройства.
    L
    ff
    Редактор О.Бугир
    Заказ 2148/60Тираж 765Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна . 4
    Составитель В.Солончук
    Техред В.Кадар КорректорМ.Максимишинец
SU843702978A 1984-02-17 1984-02-17 Аналоговое мажоритарное устройство SU1226695A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843702978A SU1226695A1 (ru) 1984-02-17 1984-02-17 Аналоговое мажоритарное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843702978A SU1226695A1 (ru) 1984-02-17 1984-02-17 Аналоговое мажоритарное устройство

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1108624 Addition

Publications (1)

Publication Number Publication Date
SU1226695A1 true SU1226695A1 (ru) 1986-04-23

Family

ID=21104391

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843702978A SU1226695A1 (ru) 1984-02-17 1984-02-17 Аналоговое мажоритарное устройство

Country Status (1)

Country Link
SU (1) SU1226695A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1108624, кл. Н 05 К 10/00, 1982. *

Similar Documents

Publication Publication Date Title
US4382198A (en) Amplitude limiter circuit
SU1226695A1 (ru) Аналоговое мажоритарное устройство
US5343078A (en) Arrangement for providing a current-regulated control of several actuators with a control computer
US5189313A (en) Variable transition time generator
US4310810A (en) Modulator systems
US3120663A (en) Voltage comparator system
EP0040274B1 (en) Self balancing modulator and its application in a chroma demodulator
JPH04258897A (ja) 広帯域サンプル/ホールド回路
KR0135942B1 (ko) 클램핑 회로(Clamping circuit)
SU1383476A1 (ru) Распределитель
JPS5482157A (en) Electronic switch circuit
SU1343544A1 (ru) Усилительное устройство с компенсацией дрейфа нул
SU1476585A1 (ru) След щий электропривод
SU1539800A2 (ru) Интегратор с автоматической коррекцией нулевого уровн
SU1725375A1 (ru) Устройство дл измерени экстремальных значений
SU1534677A1 (ru) Регулируемый источник тока
SU1310998A1 (ru) Преобразователь напр жени в ток
JPH0715250A (ja) 増幅回路
SU413618A1 (ru)
GB2139030A (en) Current mirror circuit
SU1221735A1 (ru) Многоканальный коммутатор
SU1180870A1 (ru) Бипол рный стабилизатор тока
SU1656669A1 (ru) Усилитель
SU1725209A2 (ru) Управл емый стабилизатор тока или напр жени
EP0028229B1 (en) A balanced amplifier output stage