SU1226624A1 - Pulser - Google Patents

Pulser Download PDF

Info

Publication number
SU1226624A1
SU1226624A1 SU843806142A SU3806142A SU1226624A1 SU 1226624 A1 SU1226624 A1 SU 1226624A1 SU 843806142 A SU843806142 A SU 843806142A SU 3806142 A SU3806142 A SU 3806142A SU 1226624 A1 SU1226624 A1 SU 1226624A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
pulse
trigger
Prior art date
Application number
SU843806142A
Other languages
Russian (ru)
Inventor
Виктор Николаевич Лабичев
Сергей Павлович Матюшанов
Original Assignee
Вологодский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вологодский Политехнический Институт filed Critical Вологодский Политехнический Институт
Priority to SU843806142A priority Critical patent/SU1226624A1/en
Application granted granted Critical
Publication of SU1226624A1 publication Critical patent/SU1226624A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в устройствах дл  обработки информации . Цель изобретени  - увеличение быстродействи  и надежности работы . Устройство содержит JK-триггер 1, элемет 2 задержки, элементы ИЛИ-НЕ 3 и 4, элемент ИЛИ 5, входную шину 7 и выходную шину 6. Достижению поставленной цели способствует введение в устройство элемента ИЛИ-НЕ 4 и образование новых св зей между его элементами . В описании приведены временные диаграммы, по сн ющие работу устройства . 2 ил. 7 The invention can be used in information processing devices. The purpose of the invention is to increase the speed and reliability of operation. The device contains JK-trigger 1, element 2 delays, elements OR-NOT 3 and 4, element OR 5, input bus 7 and output bus 6. Achieving this goal is promoted by the introduction into the device of the element OR-HE 4 and the formation of new connections between its elements. The description contains timing diagrams for how the device works. 2 Il. 7

Description

Ф14г.1Ф14г.1

Изобретение относитс  к импульсной технике и может быть использовано в устройствах дл  обработки информации .The invention relates to a pulse technique and can be used in information processing devices.

Цель изобретени  - увеличение быстродействи  при одновременном увеличении надежности работы.The purpose of the invention is to increase speed while increasing reliability.

На фиг. 1 приведена электрическа  функциональна  схема устройства; на фиг. 2 - временные диаграммы,, по сн - юпще его работу.FIG. 1 shows the electrical functional scheme of the device; in fig. 2 - time diagrams, in accordance with his work.

Формирователь импульсов содержит 1К-триггер 1, элемент 2 задержки, элемент ШИ-НЕ 3, дополнительньй элемент 4, элемент ИЛИ 5, выход которого соединен с выходной шиной 6, первый вход - с пр мым выходом 1К триггера 1 и с входом элемента 2 задержки , выход которого соединен с нторым входом элемента ИЛИ 5 и с первым входом элемента ИЛИ-НЕ 3., второй вход которого соединен с инверсным выходом 1К-триггера 1, К-вход которого соединен с выходом элемента lifW-HE 3, 1-вход - с выходом дополнительного элемента 4, первый вход которого соединен с входной шиной 7 5 второй вхед - с выходом элемента . ИЛИ 5 оThe pulse shaper contains a 1K-trigger 1, delay element 2, SHI-NOT 3 element, additional element 4, OR 5 element, the output of which is connected to the output bus 6, the first input - to the direct output 1K of the trigger 1 and the delay element 2 whose output is connected to the second input of the element OR 5 and to the first input of the element OR-NOT 3., the second input of which is connected to the inverse output of the 1K-trigger 1, the K-input of which is connected to the output of the element lifW-HE 3, 1-input - with the output of the additional element 4, the first input of which is connected to the input bus 7 5 second vhed - with the release of the element. OR 5 o

Формирователь импульсов работает следующим образом сThe pulse shaper operates as follows with

В исходном состо нии на пр мом выходе триггера 1 (фиг. 2& ), на выходе элемента 2 задержки (фиг. 2 г ) ,  а выходе элемента ШЖ 5 (фиг. 26) {выходной шине 6, на выходе элемента 3 (фиг. , а входной шине 7 () присутствует уровень логич ;ского О, на входе элемента 4 и инверсном выходе триггера Ч - уровень логической 1. При поступлении на входную шину 7 входного импульса, на выходе элемента 4 (фиг, 25) по вл етс  уровень логического О, что обеспечивает установку триггера 1 в единичное состо ние. Уровень логической 1 с. пр мого выхода Tpnrfepa 1 подаетс  на вход элемента 2 задержки и на второй вход элемента 5, что обеспечивает по вление уровн  логической 1 на выходе элемента 5 и уровн  логического О на выходе элемента 4In the initial state at the direct output of the trigger 1 (Fig. 2 &), at the output of the delay element 2 (Fig. 2 g), and the output of the ShZh 5 element (Fig. 26) {output bus 6, at the output of the element 3 (Fig ., And the input bus 7 () has a logic level; sky O, at the input of element 4 and the inverse output of flip-flop H - the level of logic 1. When an input pulse arrives at the input bus 7, the output of element 4 (FIG. 25) appears the logic level is O, which ensures that trigger 1 is set to one state. The logic level 1 s. of the direct output of Tpnrfepa 1 is fed to the input of the element 2 delays and a second input of element 5, which ensures the appearance of a logic level 1 at the output of element 5 and a logic level O at the output of element 4

Одновременно уровень логического О с инверсного выхода триггера 1 подаетс  на первый вход элемента 3,At the same time, the logic level O from the inverse output of flip-flop 1 is fed to the first input of element 3,

00

33

при этом на выходе этого элемента по вл етс  уровень логической 1, что обеспечивает подготовку триггера 1 к сбросу. По истечении времени t,, равного времени задержки элемен- та 2 задержки, на его выходе по вл етс  уровень логической 1, который подтверждает наличие сигнала на выходе элемента 5 и способствует по влению логического О на выходе элемента ИЛИ-НЕ 3, что обеспечивает сброс триггера 1 в нулевое состо ние, т.е. подготавливает его дл  прин ти  следующего импульса с шины 7. По окончании импульса на выходе элемента 2 задержки, на выходе элемента ИЛИ 5 завершаетс  формирование выходного импульса.at the same time, logic level 1 appears at the output of this element, which ensures that trigger 1 is prepared for a reset. After the time t ,, equal to the delay time of the delay element 2, a logic level 1 appears at its output, which confirms the presence of a signal at the output of element 5 and contributes to the appearance of a logical O at the output of the element OR-NOT 3, which ensures a reset trigger 1 to the zero state, i.e. prepares it to receive the next pulse from bus 7. At the end of the pulse at the output of delay element 2, the output of the element OR 5 is completed forming the output pulse.

Таким образом, на пр мом выходе триггера 1 формируетс  импульс длительностью , равной времени задержки tj импульса элементом 2 задержки, который, проход  через элемент 2 задержки , обеспечивает формирование на выходе элемента ИЛИ 5 и на шине 6 устройства единичного импульса длительностью Lj 2t,. По окончании формировани  выходного импульса на шине 6 и входного импульса на шине 7 по вл етс  разрешающий уровень на 1 входе триггера 1.Thus, at the direct output of flip-flop 1, a pulse with a duration equal to the delay time tj of the pulse by delay element 2 is formed, which, passing through delay element 2, ensures the formation at the output of the OR 5 element and bus 6 of a single pulse device with a duration Lj 2t Upon completion of the formation of the output pulse on bus 6 and the input pulse on bus 7, the enable level appears at the first input of trigger 1.

Claims (1)

Формула изобретени Invention Formula Формирователь импульсов, содер- триггер, пр мой вьгход которого соединен с первым входом элемента ИЛИ и входом элемента задержки, выход которого соединен с вторым входом элемента ИЛИ, выход которого соединен с выходной шиной, элемент ИЛИ-НЕ и входную шину, о т л к - ч а ю ш, и и с   тем, что, с пелью увеличени  быстродействи  при одновременном увеличении надежности работы , в него введен дополнительный элемент ИЛИ-НЕ, выход которого соединен с 1-входом триггера 1К-типа, первый вход - с входной шиной, второй вход - с выходом элемента ИЛИ, второй вход которого соединен с первым входом элемента ШШ-НЕ, второй вход которого соединен с инверсным выходом т риггера, К-вход которого соединен с вькодом элемента ИЛИ-НЕ.The pulse shaper, the triggering device, whose direct input is connected to the first input of the OR element and the input of the delay element, the output of which is connected to the second input of the OR element, the output of which is connected to the output bus, the OR-NOT element and the input bus, - h and y w, and with the fact that, with a speed increase while simultaneously increasing reliability, an additional OR-NOT element is introduced into it, the output of which is connected to the 1-input of a 1K-type trigger, the first input - to the input bus , the second input - with the output of the element OR, the second input The one of which is connected to the first input of the SHSh-NOT element, the second input of which is connected to the inverse output r of the rigger, the K-input of which is connected to the code of the element OR NOT.
SU843806142A 1984-10-29 1984-10-29 Pulser SU1226624A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843806142A SU1226624A1 (en) 1984-10-29 1984-10-29 Pulser

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843806142A SU1226624A1 (en) 1984-10-29 1984-10-29 Pulser

Publications (1)

Publication Number Publication Date
SU1226624A1 true SU1226624A1 (en) 1986-04-23

Family

ID=21144384

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843806142A SU1226624A1 (en) 1984-10-29 1984-10-29 Pulser

Country Status (1)

Country Link
SU (1) SU1226624A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 729832, кл. Н 03 К 5/04, 1978. Авторское свидетельство СССР № 945966, кл. Н 03 К 5/04 1980. *

Similar Documents

Publication Publication Date Title
SU1226624A1 (en) Pulser
SU1170604A1 (en) Device for generating single pulses
ES402247A1 (en) Frequency responsive multi-phase pulse generator
SU1465966A1 (en) Pulse shaper
SU1283954A1 (en) Pulse shaper
SU1510074A1 (en) Pulse synchronizing device
SU1451840A1 (en) Pulse shaper
SU1187257A1 (en) Device for selecting single pulse
SU739726A1 (en) Pulse by length selector
SU1378031A1 (en) Pulse shaper
SU452916A1 (en) Delay device
SU1221726A1 (en) Device for delaying pulses
SU913576A1 (en) Pulse duration discriminator
SU1169159A1 (en) Selector of pulses having with given width
SU1157666A1 (en) Single pulse generator
SU1372606A1 (en) Selector of pulse sequence
SU875616A1 (en) Pulse discriminator
SU1173538A1 (en) Pulse selector
RU1811003C (en) Device for separating pulses
SU1322439A2 (en) Pulse generator
SU1411951A1 (en) Device for selecting the first and last pulses in a series
SU1420652A1 (en) Device for selecting input signals for spectrometric time interval meters
SU1706022A1 (en) Pulse former
SU1661979A1 (en) Device for separating the first and the letter pulses in packet
SU1336217A1 (en) Pulse series-to-single pulse converter