SU1226475A1 - Information output device - Google Patents

Information output device Download PDF

Info

Publication number
SU1226475A1
SU1226475A1 SU843802778A SU3802778A SU1226475A1 SU 1226475 A1 SU1226475 A1 SU 1226475A1 SU 843802778 A SU843802778 A SU 843802778A SU 3802778 A SU3802778 A SU 3802778A SU 1226475 A1 SU1226475 A1 SU 1226475A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
group
inputs
trigger
Prior art date
Application number
SU843802778A
Other languages
Russian (ru)
Inventor
Армен Айрапетович Миразабеков
Надежда Ивановна Козлова
Original Assignee
Предприятие П/Я В-8670
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8670 filed Critical Предприятие П/Я В-8670
Priority to SU843802778A priority Critical patent/SU1226475A1/en
Application granted granted Critical
Publication of SU1226475A1 publication Critical patent/SU1226475A1/en

Links

Landscapes

  • Feedback Control In General (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в автоматизированньк системах контрол  . Целью изобретени   вл етс  повышение быстродействи  устройства. Поставленна  цель достигаетс  введением в устройство второго триггера, второго и третьего элементов ИЛИ, первого и второго элементов задержки , второго элемента И, элемента НЕ, элемента И-НЕ, блока сравнени . Вновь введенные узлы позвол ют оперативно управл ть работой блока пам ти с целью непрерьшного ввода больших массивов информации. 1 ил. en с ic IND О слThe invention relates to the field of automation and computer technology and can be used in automated control systems. The aim of the invention is to improve the speed of the device. The goal is achieved by introducing into the device a second trigger, a second and a third OR element, a first and a second delay element, a second AND element, an NOT element, an AND-NOT element, a comparison unit. The newly introduced nodes allow the operative control of the operation of the memory unit in order to continuously input large amounts of information. 1 il. en with ic IND

Description

Изoбpeтe iиe относитс  к области автоматики и вычислительной техники и может быть использовано в автома- тизированньк системах контрол .The invention relates to the field of automation and computer technology and can be used in automated control systems.

Целью изобретени   вл етс  повышение быстродействи  устройства.The aim of the invention is to improve the speed of the device.

На чертеже представлена структурна  схема устройства.The drawing shows a block diagram of the device.

Устройство дл  вывода информации содержит счетчик i, регистр, 2, блок 3 пам ти, блок 4 индикации, блок 5 элементов И, генератор 6, блок 7 сравнени , первый триггер 8, второй триггер 9, первый и второй элементы И 10 и П, элемент НЕ 12, первый второй и третий элементы ИЛИ 13-15, элемент И-НЕ 16, первый и второй элементы 17 и )8 задержки.The device for outputting information contains counter i, register, 2, memory block 3, indication block 4, AND block 5, generator 6, comparison block 7, first trigger 8, second trigger 9, first and second elements 10 and P, the element is NOT 12, the first second and third elements are OR 13-15, the AND-NOT element is 16, the first and second elements are 17 and) 8 delays.

Устройство дл  вьшода информации работает следующим образом.The device for this information works as follows.

При отсутствии управл ющих сигналов на входе блока 7 сравнени  устройством осуществл етс  последовательный вывод параметров контрол  номера проверки и значени  параметра ) в темпе по влени  сигнала вывода на входе элемента ИЛИ 13. Этот сигнал проходит через элемент ИЛИ 13 на счетньш вход счетчика 1, устанавлива  текущий адрес на адресном входе А блока 3 пам ти и на од- ном из входов блока 7 сравнени  и через элемент 18 задержки поступает на вход чтени  RD блока 3 пам ти и на вход элемента 17 задержки.In the absence of control signals at the input of the comparator unit 7, the device sequentially outputs the control parameters of the test number and parameter value) at the rate of the output signal of the input element OR 13. This signal passes through the element OR 13 to the counter input 1, setting the current the address at address input A of memory block 3 and at one of the inputs of comparison unit 7 and through delay element 18 is fed to the read input RD of memory block 3 and to input of delay element 17.

По сигналу считывани  информаци  контрол  из блока 3 пам ти заноситс  в регистр 2 и активизирует три его входа: номера проверки D, параметра D и признака неисправности D. Номер проверки непосредственно , а параметр через входы блока 5 элементов И, на входе разрешени  Е которого в исходном состо нии 11 рисутствует единичный сигнал, поступают соответственно на информационные входы D, и D, блока 4 индикации . При отсутствии управл ющего сигнала на входе триггера 9 сигнал с его нулевого вьпхода, проход  че- .рез элемент ИГМ 15, посто нно присутствует на первом входе элемента И 10, чем обеспечиваетс  прохож, сигнала с выхода элемента 17 задержки на установку триггера 8 в единичное состо ние. В результате на вхо- .де разрешени  индикации Е блока 4 индикации по вл етс  сигнал, разрешающий индикацию информации на входах D, и D.According to the read signal, the monitoring information from memory block 3 is entered into register 2 and activates three of its inputs: test numbers D, parameter D and fault symptom D. The test number is directly, and the parameter through the inputs of block 5 And elements, at the input of which E is the initial state 11 A single signal is present; they are received respectively at the information inputs D and D of the display unit 4. In the absence of a control signal at the input of the trigger 9, the signal from its zero pass, passing through the cutout element of the IGM 15, is constantly present at the first input of the And 10 element, which provides a pass, the signal from the output of the delay set element 17 to the trigger 8 condition. As a result, a signal appears at the input resolution E of display unit 4 of the display allowing the indication of information at inputs D and D.

При наличии на выходе D регистра 2 сигнала признака неисправностиIf there is a fault sign at the output D of register 2

с выхода элемента И-НЕ 16 поступает на вход разрешени  Е блока 5 элементов И прерывистый единичный сигнал с частотой, определ емой частотой генератора 6, в результате чего значение параметра высвечиваетс  на блоке 4 индикации прерывисто, выдел   неисправность.from the output of the element AND-NOT 16 enters the input of the resolution E of the block 5 elements And the intermittent single signal with a frequency determined by the frequency of the generator 6, as a result of which the parameter value is displayed on the display 4 intermittently, highlighting the fault.

При каждом следующем по влении сигн;1ла вьшода на входе элементаWith each subsequent occurrence of the signal; 1la output at the input element

ИЛИ 13 состо ние триггера 8 подтверждаетс , текущий адрес увеличиваетс , и если признак равен О, то подтверждаетс  или устанавливаетс  единичный сигнал на входе разрешени  ЕOR 13, the status of trigger 8 is confirmed, the current address is incremented, and if the sign is equal to O, then a single signal is received or set at the enable input E

блока 5 элементов И. Если признак равен i , то обеспечиваетс  прерывистое свечение значени  очередного параметра .block 5 elements I. If the sign is equal to i, then the value of the next parameter is given intermittently.

В момент, когда текущее значение адреса превысит заданное граничное значение области параметров, блок 7 сравнени  вьщает сигнал который, во-первых, через элемент И-ИЛИ устанавливает триггер В в нулевое состо ние , тем самым снима  сигнал разрешени  Е высветки с блока 4 индикации , во-вторых, подтверждает нулевое состо ние триггера 9 и, наконец , поступает на выход устройства,At the moment when the current value of the address exceeds the specified boundary value of the parameter area, block 7 compares a signal which, first, through the AND-OR element sets trigger B to the zero state, thereby removing the highlight enable signal E from display unit 4, secondly, it confirms the zero state of the trigger 9 and finally arrives at the output of the device,

фиксиру  окончание вьшода параметров контрол . Этот сигнал система контрол  может использоватьс  дл  прин ти  решени  об окончании индикации или ее повторени .fixing the end of the control parameters This signal can be used by the monitoring system to decide whether to end the display or to repeat it.

Рассмотрим работу устройства, когда на вход триггера 9 подан управл ющий сигнал, по которому триггер 9 устанавливаетс  в единичное состо ние. Чтение информации с блока 3 пам ти и передача ее через регистр 2 на блок 4 индикации происходит по сигнш:у на входе элемента ШШ 113 аналогично рассмотренному. При этом, если сигнал признака сConsider the operation of the device when a control signal is applied to the input of the trigger 9, by which the trigger 9 is set to one state. Reading the information from the memory block 3 and transmitting it through the register 2 to the display block 4 occurs by signal: at the input of the SHSh 113 element, similarly to that considered. In this case, if the sign signal with

выхода D, регистра 2 равен О, то через элемент НЕ 12 на второй вход элемента И 11 поступит единичный сигнал, дава  разрешение прохожде- нию сигнала с выхода элемента 17 задержки на вход элемента И 11 . Сигнал с выхода элемента И 11 через элемент ИЛИ 14 устанавливает триггер 8 в нулевое состо ние, снима  сиг3output D, register 2 is equal to O, then a NOT 12 element to the second input of element 11 will receive a single signal, allowing the signal to pass from the output of element 17 to the input element 11 And. The signal from the output of the element 11 through the element OR 14 sets the trigger 8 to the zero state, removing sig3

нал разрешени  индикации на входе разрешени  Е блока 4 индика1щи, и через элемент ИЛИ 13 формирует следующий адрес параметра. Считывание очередных значений параметров контрол  и изменение их адресов происходит до тех пор, пока значение призн ка на выходе Dg регистра 2 не стане равным 1. Тогда этот единичный сиг- нгГп через элемент ИЛИ 15 и элемент И 10 переведет триггер 8 в единичное состо ние, разреша  на блоке 4 индикацию прерьшистым свечением соответствующего значени  параметра Этот же сигнал признака запрещает автоматическое формирование нового адреса параметра.The display of the resolution of the input at the resolution E of the block 4 of the indicator, and through the element OR 13 forms the next parameter address. Reading the next values of the control parameters and changing their addresses occurs until the value of the recognition at the output Dg of register 2 becomes equal to 1. Then this unit signal ngGp through the OR 15 element and the And 10 element will translate the trigger 8 into the single state, permitting on block 4 an indication of a perishable luminescence of the corresponding parameter value. The same characteristic signal prevents the automatic generation of a new parameter address.

При следующем сигнале на входе элемента ИЛИ 13 происходит выборка из блока 3 пам ти следующего параметра с признаком неисправности.Если такового не окажетс , то сформируетс  сигнал об окончании вьгоода, когда содержимое счетчика 1 превысит границу области, установленной на входе блока 7 сравнени . Таким образом обеспечиваетс  вывод только параметров, характеризующих неисправные состо ни  ОК.At the next signal at the input of the element OR 13, the next parameter is sampled from the memory block 3 with a symptom of a malfunction. If this does not happen, a signal will be generated that the end of the signal is complete when the contents of counter 1 exceed the boundary of the area set at the input of the comparison block 7. In this way, it is possible to output only the parameters characterizing the faulty OK conditions.

Технико-экономическа  эффективность от использовани  предлагаемого устройства в составе автоматизированных систем контрол  по сравнению с известными состоит в сокращении времени вьщеленн  параметров неисправностей из общегд числа запомненных параметров контрол .The technical and economic efficiency of using the proposed device as part of automated control systems as compared to the known ones consists in reducing the time spent on the malfunction parameters from the total number of stored control parameters.

Claims (1)

Формула изобретениInvention Formula Устройство дл  вывода информации содержащее счетчик, блок пам ти, регистр , генератор, блок элементов И, первый элемент И, блок индикации, первый триггер, первый элемент ИЛИ, первый вход которого  вл етс  первым входом устройства, выход первог элемента ИЛИ соединен с входом счетчика , выходы которого соединены с входами группы блока пам ти, выходы группы которого соединены с входамиA device for outputting information containing a counter, a memory unit, a register, a generator, a block of elements AND, the first element AND, a display unit, the first trigger, the first OR element, the first input of which is the first input of the device, the output of the first OR element connected to the counter input The outputs of which are connected to the inputs of the group of the memory block, the outputs of the group of which are connected to the inputs 2647526475 регистра, еыходы первой группы которого соединены с входами первой группы блока индикации, входы второй группы которого соединены с выхо5 дами группы блока элементов И, входы группы которого соединены с выходами второй группы регистра,выход первого элемента И соединен с вторым входом триггера, выход которогоthe register, the output of the first group of which is connected to the inputs of the first group of the display unit, the inputs of the second group of which are connected to the outputs of the group of the block of elements I, the inputs of the group of which are connected to the outputs of the second group of the register, the output of the first element I is connected to the second input of the trigger 10 соединен с входом блока индикации, отличающеес  , что, с целью повьшени  быстродействи  устройства, в него введены второй триггер, второй и третий элементы10 is connected to the input of the display unit, characterized in that, in order to improve the speed of the device, the second trigger, the second and the third elements are entered into it 15 ИЛИ, первый и второй элементы задержки , второй элемент И, элемент НЕ, элемент И-НЕ, блок сравнени , входы второй группы которого  вл ютс  входами группы устройства, выход первого15 OR, the first and second delay elements, the second AND element, the NOT element, the NAND element, the comparison unit, the inputs of the second group of which are the inputs of the device group, the output of the first 20 элемента ИЛИ соединен с входом второго элемента задержки, выход которого соединен с входом блока пам ти и входом первого элемента задержки, выход которого соединен с вторым20 of the OR element is connected to the input of the second delay element, the output of which is connected to the input of the memory unit and the input of the first delay element, the output of which is connected to the second 25 входом первого элемента И и вторым входом второго элемента И,выход которого соединен с вторым входом первого элемента ИЛИ и первым входом второго элемента ИЛИ, выход которо30 го соединен с первым входом первого триггера, выходы счетчика соединены с входами первой группы блока сравнени , выход которого соединен с первым входом второго триггера, вторым входом второго элемента ИЛИ и  вл етс  выходом устройства, выход регистра -соединен с входом элемента НЕ и первьми входами третьего элемента ИЛИ и элемента И-НЕ, выход которого соединен с входом блока элементов И,выход генератора соединен с вторым входом элемента И-НЕ, выход элемента НЕ соединен с первым входом второго элемента И, третий вход которого соединен с первым выходом второго триггера, второй вход которого  вл етс  вторым входом устройства, второй выход триггера соединен с вторым входом третьего элемента ИЛИ, выход которого соединен с первым25 the input of the first element AND and the second input of the second element AND whose output is connected to the second input of the first OR element and the first input of the second OR element whose output is connected to the first input of the first trigger, the counter outputs are connected to the inputs of the first group of the comparison unit whose output connected to the first input of the second trigger, the second input of the second element OR, and is the output of the device, the register output is connected to the input of the element NOT and the first inputs of the third element OR and the NAND element whose output is connected to the input of the block of elements And, the output of the generator is connected to the second input of the element NAND, the output of the element is NOT connected to the first input of the second element And, the third input of which is connected to the first output of the second trigger, the second input of which is the second input of the device, the second output of the trigger connected to the second input of the third element OR, the output of which is connected to the first 3535 4040 4545 5050 входом первого элемента И.the entrance of the first element I. Составитель В.Верховский Редактор Т.Кугрышева Техред В.КадарCompiled by V. Verkhovsky Editor T. Kugrysheva Tehred V. Kadar Заказ 2135/49 Тираж 671ПодписноеOrder 2135/49 Circulation 671 Subscription ВНИИПИ Государственного комитета СССР .по делам изобретений и открытийVNIIPI USSR State Committee. For Inventions and Discoveries 11303.5, Москва, Ж-35, РАушска  наб., д, 4/511303.5, Moscow, Zh-35, RAushska nab., D, 4/5 - - -- - - - - - - - ---., - - - - - - - - - - ---., Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4Production and printing company, Uzhgorod, st. Project, 4 Корректо.р М.МаксимишинецCorrecto. M. Maksimishinets
SU843802778A 1984-10-17 1984-10-17 Information output device SU1226475A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843802778A SU1226475A1 (en) 1984-10-17 1984-10-17 Information output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843802778A SU1226475A1 (en) 1984-10-17 1984-10-17 Information output device

Publications (1)

Publication Number Publication Date
SU1226475A1 true SU1226475A1 (en) 1986-04-23

Family

ID=21143123

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843802778A SU1226475A1 (en) 1984-10-17 1984-10-17 Information output device

Country Status (1)

Country Link
SU (1) SU1226475A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1019429, кл. G 06 F 3/04, 1982. Авторское свидетельство СССР № 789977, кл. G 06 F 3/04, 1980. *

Similar Documents

Publication Publication Date Title
US4617566A (en) Addressable-port, daisy chain telemetry system with self-test capability
SU1226475A1 (en) Information output device
US6678852B2 (en) Semiconductor device testing apparatus
SU1179375A1 (en) Device for checking memory large-scale integration circuits
SU957278A1 (en) On-line storage unit checking device
SU1096657A1 (en) Device for checking wiring
SU1104696A1 (en) Three-channel majority-redundant system
SU1462325A1 (en) Device for monitoring the succession of performance of program modules
SU1104589A1 (en) Device for checking writing information in programmable memory units
RU1778765C (en) Wiring check-out device
SU1056200A1 (en) Device for checking information when reading
SU860074A1 (en) Device for malfunction registration
SU330453A1 (en) DEVICE FOR MONITORING THE CORRECTION OF MULTIPLE-DIGITAL DIGITAL AUTOMATIC SYSTEMS
SU1157544A1 (en) Device for functional-parametric checking of logic elements
US5483648A (en) Circuit for determining the arrival times of control signals supplied to microprocessors
SU1418656A1 (en) Switching device for controlling a stepping motor
SU1317442A1 (en) Device for checking execution of test program
SU1716483A1 (en) Device for monitoring states of complex dynamic systems
SU1236483A1 (en) Device for checking digital units
SU1352342A1 (en) Ultrasonic flow detector
SU1297057A1 (en) Device for checking comparison circuits
SU1298802A2 (en) Coder
SU1264181A1 (en) Device for checking large-scale integrated circuits
SU1332322A1 (en) Device for controlling logical units
SU1255997A1 (en) Device for checking and controlling