SU1223309A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1223309A1
SU1223309A1 SU783782126A SU3782126A SU1223309A1 SU 1223309 A1 SU1223309 A1 SU 1223309A1 SU 783782126 A SU783782126 A SU 783782126A SU 3782126 A SU3782126 A SU 3782126A SU 1223309 A1 SU1223309 A1 SU 1223309A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
key
selector
delay
Prior art date
Application number
SU783782126A
Other languages
English (en)
Inventor
Владимир Юрьевич Солонин
Original Assignee
Конотопское Специальное Проектное Конструкторско-Технологическое Бюро Всесоюзного Производственно-Технического Объединения "Союзсчеттехника" Цсу Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Конотопское Специальное Проектное Конструкторско-Технологическое Бюро Всесоюзного Производственно-Технического Объединения "Союзсчеттехника" Цсу Ссср filed Critical Конотопское Специальное Проектное Конструкторско-Технологическое Бюро Всесоюзного Производственно-Технического Объединения "Союзсчеттехника" Цсу Ссср
Priority to SU783782126A priority Critical patent/SU1223309A1/ru
Application granted granted Critical
Publication of SU1223309A1 publication Critical patent/SU1223309A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности, к аналоговым запоминающим устройствам, и может быть использовано в качестве вьшосного прибора дл  исследовани  на экране осциллографа одиночных аналоговых сигналов. Цель изобретени  - повывение точности устройства, котора  достигаетс  введением селектора, триггера и второго элемента задержки и их св зей с другими элементами устройства . Устройство содержит элементы задержки, генератор линейно измен ющегос  напр жени , элемент сравнени , ключи, элемент рассогласовани , селектор, триггер, шины управлени  и шину тактовых импулвсов. Вход элемента рассогласовани   вл етс  первым информационньы входом устройства, выход данного элемента соединен с одним из входов элемента сравнени , выход которого соединен с информа - ционным входом первого ключа. Выход первого ключа соединен с входом первого элемента.задержки, с входа се- л ектора, с выходом второго элемента задержки и с информационным входом второго ключа. Управл юорпе входы ключей соединены с шинами управлени . Выход второго ключа и выход первого ,элемента задержки соединены с одним из входов второго элемента задержки и с шиной тактовых сигналов. Выходы селектора соединены с входами триггера , выход которого соединен с входом генератора линейнр измен ющегос  напр жени , выход которого  вл етс  выходом устройства и соединен с другим входом элемента сравнени . 3  л. (О С

Description

Изобретение относитс  к вычислительной технике, в частности аналогвым запоминающим устройствам, и может быть использовано в качестве выносного прибора дл  исследовани  на экране осциллографа одиночных аналоговых сигналов.
Целью изобретени   вл етс  повышение точности устройства
На фиг. 1 представлена функциональна  схема предложенного устройства; на фиг. 2 и 3.- временные диаграммы, по сн ющие его работу.
Предложенное устройство содержит элементы 1 и 2 задержки, генератор 3 линейно измен ющегос  напр жени , элемент 4 сравнени , ключи 5 и 6, элемент 7 согласовани , селектор 8, триггер 9, шины 10 и 11 управлени , шину 12 тактовых импульсов.
Элементы 1 и 2 задержки вьтолне- ны на цифровых лини х задержки. Селектор 8 может быть выполнен на од- новибраторе и элементах И и запрета На фиг. 2 и 3 обозначено: аналоговы входной сигнал 13, треугольные импульсы 14, обра зованные линейно измен ющимс  напр жением 15, тактовые импульсы 16, метки t7, информационные импульсы 18.
Аналоговое запоминающее устройство работает следукицим образом.
В исходном состо нии ключи 5 и 6 закрыты, элементы 1 и 2 обнулены. Перед подачей на вход 1 аналогового сигнала, подлежащего запоминанию, открываетс  ключ 6 и подаетс  одиночный импульс на шину 12. Пройд  через элемент 2, этот импульс по вл етс  на его выходе и записываетс  в элемент 1. Пройд  через открытый ключ 6, он вновь записьшаетс  в элемент 2. Циркул ци  импульса в элемете 2 задержки происходит в течение времени, пока открыт ключ 6. В результате в элемент 1 задержки записываютс  тактовые импульсы 16 с посто нным периодом следовани  (см. фиг. 3), равным времени задержки в элементе 2. Как только полностью заполнитс  тактовыми импульсами элемент 1 задержки (т.е. первый тактовый импульс 16 по витс  на его выходе ) j закрываетс  ключ 6 сигналом по шине 11 (в результате элементы 1 и 2 задержки оказываютс  включенными последовательно). В этот момент времени выход элемента 4 срав
нени  находитс  в состо нии логической 1, так как напр жение на выходе генератора 3 линейно измен ющегос  напр жени  превосходит напр жение на выходе элемента 7 согласовани . При поступлении на вход аналогового сигнала, подлежащего запоминанию , открываетс  ключ 5 сигналом по шине 10. По вившийс  в результате этого импульс на выходе ключа 5
записываетс  в элемент 1 задержки. I
Этот импульс вызьшает по вление треугольного импульса, резко отличающегос  по амплитуде от соседних треугольных импульсов, составл ю1дих запомненный аналоговый сигнал Пройд  через селектор 8, импульс по вл етс  на одном его выходе и устанавливает триггер 9 в единичное состо ние. Напр жение высокого уровн  поступает на вход генератора 3 линейно измен ющегос  напр жени  и вызывает сброс его выходного напр жени . В результате заканчиваетс  импульс на выходе
ключа 5. Тактовый импульс, по вившийс  на входе селектора 8, поступает на его другой выход и своим задним фронтом обнул ет триггер 9. В результате прекращаетс  импульс сброса на входе генератора 3. Генератор 3 сразу же формирует линейно измен ющеес  напр жение 15, которое сбрасьша- етс  как только достигает напр жени  13 аналогового сигнала на выходе элемента согласовани  7, так как в этот момент времени по вл етс  импульс на выходе элемента 4 сравнени , который, пройд  через ключ 5 и селектор 8, устанавливает триггер 9 в единичное состо ние, что приводит к по влению импульса, сбрасывающего линейно измен ющеес  напр жение 15. Очередной тактовый импульс 16 вызывает формирование нового линейно измен ющегос  напр жени , которое также сбрасьшаетс  как только достигает напр жени  аналогового сигнала 13 на выходе элемента 7. Это продолжаетс  на прот жении всего аналогового сигнала 13„ В результате в элемент 1 задержки, имеющий длительность задержки больше, чем длительность одиночного аналогового сигнала 13, записываютс  между тактовыми импульсами
16 информационные импульсы 18 на разных временных интервалах А от тактовых Эти временные интервалы несут информацию об амплитуде треугольных
импульсов 14, составл ющих запомненный аналоговый сигнал 13.
Циркулиру  в элементе 1 задержки, импульсы 16 и 18 управл ют через селектор 8 и триггер 9 генератором 3. В результате на выходе устройства периодически повтор етс  одиночный аналоговьй сигнал 13, составленный треугольными импульсами 14. Интервалы времени А между тактовыми 16 и ин формационными 18 импульсами, циркулирующими в элементе 1 задержки, сохран ютс  неизменными длительное врем
Таким образом, в предложенном устройстве достигнуто повышение точ- ности при изменении временных интер- валов следовани  между тактовыми и информационными и пульсами.

Claims (1)

  1. Формула изобретени 
    Аналоговое запоминающее устройство , содержащее первый элемент задержки , вход которого соединен с выходом первого ключа и с информацион- ным входом второго ключа, элемент сравнени , выход которого соединен с
    ю
    информационным входом первого ключа, генератор линейно измен ющегос  напр жени , выход которого  вл етс  выходом устройства и соединен с первым входом элемента сравнени , второй вход которого соединен с выходом элемента согласовани , вход элемента согласовани   вл етс  первьм информационным входом устройства, управл ющие входы ключей соединет соответственно с шинами управлени , о т- ли чающее с   тем, что, с целью повышени  его точности, в него введены селектор, триггер и второй элемент задержки, выход которого соединен с информационным входом второго ключа и с входом селектора, выходы селектора соединены с входами триггера, выход которого соединен с управл ющим входом генератора линейно измен ющегос  напр жени , выход второго ключа соединен с первым входом второго элемента задержки и с шиной тактовых импульсов, второй вход второго элемента задержки  вл етс  вторым информационным входом устройства.
    п
    фиг.1
    /V
    I J I I I M I I I I I M M I I I
    n
    eVi.f
    Составитель А.Воронин Редактор С «Патрушева Техред Л. Олейник Корректор Г.Решетник
    Заказ 1721/56 , Тираж 543 Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Филиал ППП Патент, г. Ужгород, ул. Проектна , 4
    Фиг.З
SU783782126A 1978-08-16 1978-08-16 Аналоговое запоминающее устройство SU1223309A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU783782126A SU1223309A1 (ru) 1978-08-16 1978-08-16 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU783782126A SU1223309A1 (ru) 1978-08-16 1978-08-16 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1223309A1 true SU1223309A1 (ru) 1986-04-07

Family

ID=21135290

Family Applications (1)

Application Number Title Priority Date Filing Date
SU783782126A SU1223309A1 (ru) 1978-08-16 1978-08-16 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1223309A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 360695, кл. G 11 С 27/00, 1971. Авторское свидетельство СССР 769637, кл. G 11 С 27/00, 1978. *

Similar Documents

Publication Publication Date Title
SU1223309A1 (ru) Аналоговое запоминающее устройство
SU1656512A1 (ru) Генератор рекуррентной последовательности с самоконтролем
JPS5538604A (en) Memory device
SU763970A1 (ru) Буферное запоминающее устройство
SU586483A1 (ru) Генератор псевдослучайных сигналов
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU1067535A2 (ru) Аналоговое запоминающее устройство
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1645954A1 (ru) Генератор случайного процесса
SU1365100A1 (ru) Дифференцирующее устройство
SU1305722A1 (ru) Вычислительное устройство
SU1211693A1 (ru) Устройство дл программного управлени
RU2022448C1 (ru) Имитатор шумоподобных сигналов
SU387524A1 (ru) Распределитель импульсов
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1378023A2 (ru) Устройство дл формировани импульсных последовательностей
SU1396253A1 (ru) Устройство дл формировани временных интервалов
SU834691A1 (ru) Устройство дл ввода информации
SU517157A1 (ru) Распределитель на -каналов
SU1247905A1 (ru) Функциональный генератор
SU1405105A1 (ru) Распределитель импульсов
SU684552A1 (ru) Цифровой функциональный преобразователь
SU1372315A1 (ru) Распределитель импульсов
SU723556A1 (ru) Устройство дл ввода информации
SU1293844A1 (ru) Устройство дл преобразовани кодограмм