SU1202038A1 - Генератор равномерно распределенных псевдослучайных величин - Google Patents
Генератор равномерно распределенных псевдослучайных величин Download PDFInfo
- Publication number
- SU1202038A1 SU1202038A1 SU843777766A SU3777766A SU1202038A1 SU 1202038 A1 SU1202038 A1 SU 1202038A1 SU 843777766 A SU843777766 A SU 843777766A SU 3777766 A SU3777766 A SU 3777766A SU 1202038 A1 SU1202038 A1 SU 1202038A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- input
- group
- inputs
- generator
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Tests Of Electronic Circuits (AREA)
Description
Изобретение
относитс к импульсной технике.
Целью изобретени вл етс повышние точности равномерного распределени .
На чертеже представлена функциональна схема генератора равномерно распределенных псевдослучайных величин .
Генератор равномерно распределенных псевдослучайных величин содержит первый генератор I запускающих импульсов, первый элемент задержки 2, второй генератор 3 запускающих импульсов, элемент ИЛИ 4, триггер 5, генератор 6 тактовых импульсов, второй элемент задержки 7, счетчик 8, группу 9 элементов И, блок 10 регистров пам ти, блок 11 из N групп по N элементов И в группе, N элементов ИСКПЮЧАЩЕЕ ШШ 12, третий элемент задержки 13, схему 14 сравнени , регистр 15 пам ти. . Входы каждого из N элементов ИСКШЬ ЧАЩЕЕ ШШ 12 соединены с соответствующими выходами элементов И блока I1 из N групп по N элементов И в группе, первые входы элементов И каждой из групп которого соединены с выходом соответствующего элемента И группы 9, первые входы элементов И которой соединены с выходами соответствующих разр дов счечика Вис первой группой входов схемы 14 сравнени , втора группа входов которой соединена с выходами регистра 15 пам ти, соответствующие установочные входы триггеров которо го соединены с установочным входом счетчика 8,: установочным входом блока 10 регистров пам ти, входом первого элемента задержки 2 и выходом первого генератора 1 запускающи импульсов, вход которого соединен с входом второго генератора 3 запускающих импульсов, выход которого через элемент ИЛИ 4 соединен с первым входом триггера 5, второй вход которого соединен с выходом первого элемента задержки 2. Выходы схемы 14 сравнени через второй элемент задержки 7 соединен с вторым входом элемента ИЖ 4. Выход триггера 5 соединен с входом генератора 6 тактовых импульсов, выход которого соединен с входом синхронизации счетчика 8 непосредственно, а с вторыми входами элементов И группы 9 - через третий элемент задержки 13, Выходы
регистров блока 10 регистров пам ти осединены с вторыми входами эле
ментов И
соответствующей И блока 11 из /V групп
элементов
N элементов
И
по
ГРУ пе .
Генератор равномерно распре деленных псевдослучайных вели чин работает следующим обра зом .
При включении устройства управл ющее напр жение подаетс на генераторы 1 и 3 запускающих импульсов При этом генератор 3 вырабатывает импульс, который через элемент ИЛИ 4 поступает на вход установки в ноль триггера 5 и устанавливает его в нулевое состо ние. После задержки на врем переходных процессов в триггере 5 генератор 1 также вырабаты-. вает импульс, который обнул ет счетчик 8 и устанавливает в соответствующие состо ни триггеры блока 10 регистров пам ти и регистра 15 пам ти. При этом в регистре 15 пам ти устанавливаетс число т, соответствующее числу точек, которые должны быть
сформированы генератором равномерно распределенных псевдослучайных величин , что обеспечиваетс соответствующим соединением выхода генератора 1 с входами триггеров регистра 15 пам ти. В регистрах блока 10 регистров пам ти устанавливаютс : в первом регистре число во втором и так далее до .Дл этого числа представл ютс в двоичном коде и установка регистров блока 10 регистров пам ти производитс установкой триггеров в единичное или нулевое состо ние аналогично регистру 15 пам ти. Кроме того, импульс с выхода генератора 1 запускающих импульсов после задержки в элементе задержки 2 на врем переходных процессов при записи чисел в регистры пам ти 15 и блока 10 подаетс на второй вход триггера 5 и устанавливает его в единичное состо ние . В результате начинает работать генератор 6 тактовых импульсов, сигналы которого поступают на счётный вход счетчика 8. Счетчик 8 формирует номера точек, каждому из которых соответствует определенное состо ние разр дов счетчика. Импульс, который был подан на вход счетчика 8, после
Claims (1)
- Формула изобретенияГенератор равномерно распределенных псевдослучайных величин, содер5 жащий генератор тактовых импульсов, триггер, элемент ИЛИ, счетчик, группу элементов И, элемент ИСКЛЮЧАЮЩЕЕ ' ИЛИ, от ли чающий ся тем,что,с целью повышения точности равномерного 10 распределения,он содержит первый и второй генераторы запускающих импульсов, первый, второй, третий элементы задержки, схему сравнения, регистр памяти, блок регистров памя15 ти, блок из N групп по N элементов И в группе, N-1 элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы каждого из N элемен~< тов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с соответствующими выходами элементов 2Q И блока из N групп по N элементов в группе, первые'входы элементов И каждой из групп которого соединены с выходом соответствующего элемента И группы, первые входы элементов25 И которой соединены с выходами соответствующих разрядов счетчика и с первой группой входов схемы сравнения, вторая группа входов которой соединена с выходами регистра памя—30 ти, соответствующие установочные входы триггеров которого соединены с установочным входом счетчика, установочным входом блока регистров памяти, входом первого элемента задержки и выходом первого генератора35 запускающих импульсов, вход которого соединен с входом второго генератора запускающих импульсов, выход ' которого через элемент ИЛИ соединен с первым входом триггера, второй 40 вход которого соединен с выходом первого элемента задержки, выход схемы сравнения через второй элемент задержки соединен с вторым входом элемента ИЛИ, выход триггера сое— 45 динен с входом генаратора тактовых импульсов, выход которого соединен с входом синхронизации счетчика непосредственно, а с вторыми входами элементов И группы — · через тре— 50 тий элемент задержки, выходы регистров блока регистров памяти.соединены с вторыми входами элементов И соответствующей группы элементов Ибло ка изНгрупппоМ элементов И в группе.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843777766A SU1202038A1 (ru) | 1984-08-03 | 1984-08-03 | Генератор равномерно распределенных псевдослучайных величин |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843777766A SU1202038A1 (ru) | 1984-08-03 | 1984-08-03 | Генератор равномерно распределенных псевдослучайных величин |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1202038A1 true SU1202038A1 (ru) | 1985-12-30 |
Family
ID=21133570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843777766A SU1202038A1 (ru) | 1984-08-03 | 1984-08-03 | Генератор равномерно распределенных псевдослучайных величин |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1202038A1 (ru) |
-
1984
- 1984-08-03 SU SU843777766A patent/SU1202038A1/ru active
Non-Patent Citations (1)
Title |
---|
Яковлев В.В. Федоров Р.Ф. Сто хаотические вычислительные машины. Л.: Машиностроение, 1974, с.247. Авторское свидетельство СССР № 894706, кл. G 06 F 7/58, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1202038A1 (ru) | Генератор равномерно распределенных псевдослучайных величин | |
SU853814A1 (ru) | Устройство дл контрол распре-дЕлиТЕл иМпульСОВ | |
SU549890A1 (ru) | Коммутатор | |
SU1660146A2 (ru) | Генератор равномерно распределенных псевдослучайных величин | |
SU995314A1 (ru) | Двухканальный аналого-цифровой преобразователь | |
SU1195428A1 (ru) | Устройство дл формировани серий импульсов | |
SU401952A1 (ru) | УСТРОЙСТВО дл СРАВНЕНИЯ НАПРЯЖЕНИЙ | |
SU733105A1 (ru) | Распределитель импульсов | |
SU1465954A2 (ru) | Генератор равномерно распределенных псевдослучайных величин | |
SU809168A1 (ru) | Устройство дл сравнени чисел | |
SU888125A1 (ru) | Устройство дл коррекции сбойных кодов в кольцевом распределителе | |
SU1487155A1 (ru) | Генератор случайного потока импульсов | |
SU1585790A1 (ru) | Устройство дл ввода информации | |
SU1508213A1 (ru) | Устройство дл фиксации сбоев | |
SU1626354A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU423115A1 (ru) | Распределитель импульсов | |
SU1242939A1 (ru) | Генератор случайных чисел | |
SU1368958A2 (ru) | Генератор равномерно рспределенных псевдослучайных величин | |
SU459773A1 (ru) | Датчик случайных кодов | |
SU1488793A1 (ru) | Генератор случайных'неповторяющихся событий | |
SU742910A1 (ru) | Генератор псевдослучайных двоичных последовательностей | |
SU809131A1 (ru) | Генератор случайных кодов | |
SU563675A1 (ru) | Сумматор | |
SU1531214A1 (ru) | Функциональный счетчик | |
SU926640A1 (ru) | Устройство дл ввода информации |