SU1191839A1 - Apparatus for frequency comparison - Google Patents

Apparatus for frequency comparison Download PDF

Info

Publication number
SU1191839A1
SU1191839A1 SU843727239A SU3727239A SU1191839A1 SU 1191839 A1 SU1191839 A1 SU 1191839A1 SU 843727239 A SU843727239 A SU 843727239A SU 3727239 A SU3727239 A SU 3727239A SU 1191839 A1 SU1191839 A1 SU 1191839A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
circuit
coincidence
trigger
Prior art date
Application number
SU843727239A
Other languages
Russian (ru)
Inventor
Виктор Ефимович Брагин
Андрей Викторович Макаров
Original Assignee
Предприятие П/Я А-1431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1431 filed Critical Предприятие П/Я А-1431
Priority to SU843727239A priority Critical patent/SU1191839A1/en
Application granted granted Critical
Publication of SU1191839A1 publication Critical patent/SU1191839A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к измерительной технике и может быть использовано дл  сравнени  и измерени разности двух близких частот. Целью изобретени   вл етс  повы шение разрешающей способности, рас ширение диапазона сравшшаемых час тот за счет того, что в устройство дл  сравнени  частот введен элемен НЕ, вход которого подключен к выхо ду первой схемы совпадени , а выход - к первым входам второй и трет ей схем совпадени , вторые входы которых подключены к выходам формирователей . В результате такого соединени  втора  и треть  схемы совпадени  выполн ют функции схем вьмитани  длительностей. На фиг.1 приведена структурна  электрическа  схема устройства дл сравнени  частот; на фиг.2 - времен ные диаграммы его работы. Устройство дл  сравнени  частот содержит формирователи 1 и 2 импул сов, первую схему 3 совпадени , элемент НЕ 4, вторую 5 и третью 6 схемы совпадени , триггер 7 и четвертую 8 и п тую 9 схемы совпадени Выход первого формировател  1импульса соединен с первыми входами первой 3 и второй 5 схемы совпадени , а выход второго формировател  2 импульса соединен с вторым входом первой схемы 3 совпадени  и первым входом третьей схемы 6 совпадени . Выход последней через элемент НЕ 4 соединен с вторыми входами второй 5 и т тьей 6 схем совпадени . Выход второй схемы 5 совпадени  соединен с первым входом четвертой схемы 8 совпадени  и первым входом триггера 7, второй вход триггера 7 соединен с выходом третьей схемы 6 со падени  и первым входом п той схемы 9 совпадени . Первый выход триг гера 7 соединен с вторыми входами четвертой 8, а второй выход тригге ра 7 с вторым входом п той 9 схемы совпадени . Устройство работг1ет следующим о разом. Сигналы сравниваемых частот подаютс  на входы формирователей 1 и 2импульсов. С выхода формировател короткие импульсы длительностью 7 поступают на иходы первой схемы 3 совпадени  и первые вход)1 второй 3 и третье 6 схем совпадени . При фазовом расхождении входных сигналов больше /щительности импульса формировател  импульсы на входах первой схемы 3 совпадени  (фиг.2с( и б ) не совпадают во времени. Па выходе первой схемы 3 совпадени  (фиг.2 в) посто нно присутствует потенциал , который инвертируетс  и податес  на вторые входы второй 5 и третьей 6 схем совпадени  5 и 6 (фиг.2 г) и разрешает прохождение импульсов формирователе на входы триггера 7 (фиг.2, в и е) и первые входь четвертой 8 и п той 9 схем совпадени . На выходах триггера 7 формируютс  импульсы с широтно-импульсной модул цией (фиг.2 ж и ), поступающие на вторые входы четвертой и п той схем совпадени . Допустим, что при поступлении импульса на перВЕлй вход триггера 7 триггер находитс  в состо нии, когда- на первом выходе запрещающий, а на втором выходе резрешающий потенциалы. В этом случае импульс с выхода- второй схемы 5 совпадени  не проходит на выход четвертой схемы 8совпадени , а своим задним фронтом по-ребрасывает триггер 7, и на его первом выходе по вл етс  разрешающий , а на втором выходе - запрещающий потенциалы. При поступлении импульса на первый вход п той схемы 9совпадени  запрещающий потенци;ш на втором выходе триггера 7 также не пропускает импульс на выход п той схемы 9 совпадени . Така  блокировка четвертой 8 и П той 9 схем совпадени  происходит до тех пор, пока на любой из входов триггера 7 не поступ т два, следующих один за другим , импульса в промежутке между двум  импульсами, приход щих на другой вход триггера. При этом первый импульс подготовит триггер дл  прохождени  второго импульса, а второй пройдет через соответствующую схему 8 или 9 совпадени  на выход устройств; ) (фиг.2 W1. Когда фазовые расхождени  входных сигналов меньше дгительности импульса формировател , на входах первой схемы 3 совпадени  происходит совпадение во времени импульсов формирователей 1 и 2 (фиг.З а не-. На ныходе riepBoii cxe.Mf-i 1 соппплс3 ни  формируетс  импульс (фиг.Зв), который инвертируетс  элементом НЕ 4 (фиг.3) и поступает на вторы входы второй 5 и третьей 6 схем совпадени  и укорачивает импульсы формирователей при прохождении их через схемы 5 и 6 совпадени  (фиг.З и е) на длительность г ,равную времени совпадени  импульсов на входах первой схемы 3 совпадени , и на входы триггера 7 подаютс  разнесенны во времени импульсы. При полном совпадении импульсов формирователей на 394 входах первой схемы 3 совпадени  на выходе длительность импульса элемента НЕ 4 станет равной длительпри этом на выходах схем 5 и 6 совпадени  импульсы исчезнут. Исчезнут импульсы также на вькодах устройства. Триггер сохран ет свое предыдущее состо ние (фиг.З, ж и ). По вление импульсов разностной частоты в устройстве на выходе четвертой схемы совпадени  будет при f 7 fj , а на выходе четвертой - при ..The invention relates to a measurement technique and can be used to compare and measure the difference between two close frequencies. The aim of the invention is to improve the resolution, the expansion of the range of comparable frequencies due to the fact that an element NOT, whose input is connected to the output of the first matching circuit, and the output to the first inputs of the second and third circuits, is entered in the frequency comparison device. matches, the second inputs of which are connected to the outputs of the drivers. As a result of this connection, the second and third coincidence circuits perform the functions of the duration duration schemes. Figure 1 shows the structural electrical circuit of a device for comparing frequencies; 2 shows time diagrams of its work. The device for comparing frequencies contains impulse drivers 1 and 2, the first matching circuit 3, the HE 4 element, the second 5 and third matching circuit 6, trigger 7 and the fourth 8 and fifth coinciding circuit 9 The output of the first impulse generator 1 is connected to the first inputs of the first 3 and a second 5 matching circuit, and the output of the second pulse driver 2 is connected to the second input of the first matching circuit 3 and the first input of the third matching circuit 6. The output of the latter through the element 4 is connected to the second inputs of the second 5 and m 6 of the coincidence circuit. The output of the second matching circuit 5 is connected to the first input of the fourth matching circuit 8 and the first input of the trigger 7, the second input of the trigger 7 is connected to the output of the third falling circuit 6 and the first input of the fifth matching circuit 9. The first output of the trigger 7 is connected to the second inputs of the fourth 8, and the second output of the trigger 7 to the second input of the fifth 9 coincidence circuit. The device works as follows. The signals of the compared frequencies are fed to the inputs of the 1 and 2 impulse drivers. From the output of the shaper, short pulses of duration 7 arrive at the inputs of the first matching circuit 3 and the first input 1 second 3 and third 6 matching circuits. When the phase divergence of the input signals is greater than the pulse width of the pulse generator, the pulses at the inputs of the first coincidence circuit 3 (Fig. 2c (and b) do not coincide in time.) At the output of the first coincidence circuit 3 (Fig. 2c), there is a potential that is inverted and applies to the second inputs of the second 5 and third 6 matching schemes 5 and 6 (Fig.2 g) and allows the driver to pass pulses to the inputs of the trigger 7 (Fig.2, c and e) and the first inputs of the fourth 8 and fifth 9 matching schemes. The outputs of the trigger 7 are formed pulses with pulse-width mode (Fig. 2, g) arriving at the second inputs of the fourth and fifth coincidence circuits. Suppose that when a pulse arrives at the first input of trigger 7, the trigger is in a state that prevents the first output from the first output and resolves the second output In this case, the pulse from the output of the second circuit 5 does not pass to the output of the fourth coincidence circuit, and its back edge is triggered by the trigger 7, and the enabling output appears at its first output and the inhibiting potentials appear at the second output. When a pulse arrives at the first input of the fifth coincidence circuit, the inhibitory potential; w at the second output of the trigger 7 also does not transmit a pulse to the output of the fifth circuit 9 coincidence. Such blocking of the fourth 8 and P of that 9 coincidence circuit occurs until any of the inputs of trigger 7 receives two successive pulses in the interval between two pulses arriving at the other input of the trigger. In this case, the first pulse will prepare a trigger for the passage of the second pulse, and the second will pass through the corresponding circuit 8 or 9 matches to the output of devices; (FIG. 2 W1. When the phase differences of the input signals are less than the pulse duration of the driver, at the inputs of the first circuit 3 there is a coincidence in time of the pulses of the formers 1 and 2 (FIG. 3 and not. On riipBoii cxe.Mf-i 1 spppps 3) Neither a pulse is formed (Fig. 3b), which is inverted by the HE 4 element (Fig. 3) and is fed to the second inputs of the second 5 and third 6 coincidence circuits and shortens the shapers of the formers as they pass through the 5 and 6 coincidence circuits (Fig. 3 and ) for a duration g equal to the time of coincidence of the pulses at the inputs of the primary matching circuits 3 and pulses separated in time are delivered to the inputs of trigger 7. With a full match of the drivers of the formers, the pulse duration of the HE 4 element becomes equal to the duration of the outputs of the circuits 5 and 6 at the outputs of the outputs of the circuits 5 and 6, the pulses will disappear. also on the device codes. The trigger retains its previous state (FIG. 3, W and.) The appearance of differential frequency pulses in the device at the output of the fourth coincidence circuit will be at f 7 fj, and at the output of the fourth - at ..

Фиг. гFIG. g

Claims (1)

устройство для сравнения ЧАСТОТ, содержащее два формирователя, выходы которых подключены к входам первой схемы совпадения, вторую и третью схемы совпадения, выходы которых подключены к пер вым входам четвертой и пятой схем совпадения и к входам триггера, выходы которого подключены к вторым входам четвертой и пятой схем совпадения, отличающеес я тем, что, с целью повышения разрешающей способности и расширения диапазона сравниваемых частот, в него введен элемент НЕ, вход кото рого подключен к выходу первой схемы совпадения, а выход - к первым входам второй и третьей схем совпадения, вторые входы которых подключены к выходам формирователей.FREQUENCY COMPARISON device containing two shapers whose outputs are connected to the inputs of the first matching circuit, the second and third matching circuits, the outputs of which are connected to the first inputs of the fourth and fifth matching circuits and to the inputs of the trigger, the outputs of which are connected to the second inputs of the fourth and fifth coincidence circuits, characterized in that, in order to increase the resolution and expand the range of compared frequencies, an element HE is inserted into it, the input of which is connected to the output of the first coincidence circuit, and the output to the first second and third inputs of the coincidence circuits second inputs of which are connected to the outputs of formers. Фиг.1Figure 1
SU843727239A 1984-04-16 1984-04-16 Apparatus for frequency comparison SU1191839A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843727239A SU1191839A1 (en) 1984-04-16 1984-04-16 Apparatus for frequency comparison

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843727239A SU1191839A1 (en) 1984-04-16 1984-04-16 Apparatus for frequency comparison

Publications (1)

Publication Number Publication Date
SU1191839A1 true SU1191839A1 (en) 1985-11-15

Family

ID=21113827

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843727239A SU1191839A1 (en) 1984-04-16 1984-04-16 Apparatus for frequency comparison

Country Status (1)

Country Link
SU (1) SU1191839A1 (en)

Similar Documents

Publication Publication Date Title
SU1191839A1 (en) Apparatus for frequency comparison
SU411464A1 (en)
SU508921A1 (en) A device for obtaining the difference frequency of two pulse sequences
SU411451A1 (en)
SU488159A1 (en) Frequency Comparison Device
SU746862A1 (en) Phase discriminator
SU1262709A2 (en) Device for checking pulse trains
SU928631A1 (en) Pulse discriminator
SU1444931A2 (en) Pulser
SU489210A1 (en) A device for converting voltage to pulse sequences
SU1385283A1 (en) Pulse sequence selector
SU1411954A1 (en) Device for detecting pulse loss
SU1667268A1 (en) Device for preliminary synchronization
SU1309280A1 (en) Device for time separation of two pulses
SU1647865A1 (en) Driver of pulses for detecting the start and end of pulse trains
SU801225A1 (en) Pulse-phase detector
SU1272491A1 (en) Device for checking pulse sequence
SU741441A1 (en) Pulse synchronizing device
SU570893A1 (en) Device for comparing frequency pulse sequences
SU660211A1 (en) Method and arrangement for time-related fixing of pulse signals
SU1451840A1 (en) Pulse shaper
SU1406752A1 (en) Pulse shaper
SU884075A1 (en) Pulse-phase detector
SU1478289A1 (en) Frequency comparator
SU369695A1 (en) ! SECONDARY