SU1181151A1 - Number-to-voltage converter with pulse-width modulation - Google Patents

Number-to-voltage converter with pulse-width modulation Download PDF

Info

Publication number
SU1181151A1
SU1181151A1 SU843709117A SU3709117A SU1181151A1 SU 1181151 A1 SU1181151 A1 SU 1181151A1 SU 843709117 A SU843709117 A SU 843709117A SU 3709117 A SU3709117 A SU 3709117A SU 1181151 A1 SU1181151 A1 SU 1181151A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pass filter
trigger
counter
Prior art date
Application number
SU843709117A
Other languages
Russian (ru)
Inventor
Александр Иванович Овчаренко
Сергей Иванович Овчаренко
Евгений Викторович Морозов
Original Assignee
Харьковский политехнический институт им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский политехнический институт им.В.И.Ленина filed Critical Харьковский политехнический институт им.В.И.Ленина
Priority to SU843709117A priority Critical patent/SU1181151A1/en
Application granted granted Critical
Publication of SU1181151A1 publication Critical patent/SU1181151A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ КОД-НАПРЯЖЕНИЕ С ШИРОТНО-ИМПУЛЬСНОЙ МОДУЛЯЦИЕЙ, содержащий четыре ключа, первый фильтр нижних частот, RS-триггер, генератор импульсов, выход которого 1одключен к счетному входу счетчика зыход которого подключен к S-входу RS-триггера, шина источника опорного напр жени  соединена с входрм первого ключа, выход которого подключен к первому входу первого фильтра нижних частот и входу второго ключа, выход которого объединен с вторым выходом первого фильтра нижних частот и соединен с общей шиной, пр мой выход RS-триггера подключен к управл ющему входу третьего ключа, отличающийс  тем, что. с целью повьшени  надежности преобразовател  устройства в работе, в него введены формирователь коротких импульсов, делитель частоты, второй фильтр нижних частот, фильтр верхних частот и сумматор, причем выход генератора импульсов через делитель частоты соединен с R-входом RS-триггера, пр мой выход которого подключен к управл ющему входу первого ключа, вход третьего ключа соединен с общей шиной, а выход объединен с выходом четвертого ключа и через последовательно соединенные i второй фильтр нижних частот и фильтр Iw верхних частот соединен с первым входом сумматора, второй вход которого соединен с выходом первого фильтра нижних частот, а выход - с выходной шиной, при этом инверсньй выход RS-триггера соединен с управл ющими входами второго и четвертого ключей и через формирователь коротких импульсов - стробирующим входом ЭО СП , вход записи которого подключен к шине входного кода, вход четвертого ключа подключен к шине источника опорного напр жени , а вторые выходы второго фильтра нижних частот и фильтра верхних частот объединены и соединены с общей шиной.CODE-VOLTAGE CONVERTER WITH WIDE-PULSE MODULATION containing four keys, first low-pass filter, RS-trigger, pulse generator, the output of which is connected to the counting input of the counter whose output is connected to the S-input of the RS-trigger, the reference source bus, the output of which is connected to the S-input of the RS-trigger, the reference source bus, the output of which is connected to the S-input of the RS-trigger, the reference source bus, the output cable of the source is connected to the S input of the RS-trigger, the reference source bus is connected to the counter input of the counter, the output signal is connected to the S input of the RS-trigger, the reference source bus is connected to the counter input of the counter, the output signal is connected to the S input of the RS trigger, the reference source bus is connected to the counting input of the counter, the output signal is connected to the S input of the RS trigger, the reference bus is connected to the counter input of the counter, the output of which is connected to the S input of the RS trigger, the reference source bus is connected to the counting input of the counter, and the output cable is connected to the S input of the RS trigger, the reference source bus is connected, and with the input of the first key, the output of which is connected to the first input of the first low-pass filter and the input of the second key, the output of which is combined with the second output of the first low-pass filter and connected to the common bus, the direct output of the RS flip-flop along Keys to the control input of the third switch, wherein the. In order to increase the reliability of the device converter in operation, a shaper of short pulses, a frequency divider, a second low-pass filter, a high-pass filter and an adder are inputted to it, the output of the pulse generator is connected to the R-input of the RS flip-flop via a frequency divider, whose direct output connected to the control input of the first key, the input of the third key is connected to the common bus, and the output is combined with the output of the fourth key and through the serially connected i second low pass filter and high pass filter Iw with is united with the first input of the adder, the second input of which is connected to the output of the first low-pass filter, and the output is connected to the output bus, while the inverse output of the RS flip-flop is connected to the control inputs of the second and fourth keys and through the shaper of short pulses - the gating input of the EO SP whose recording input is connected to the input code bus, the fourth key input is connected to the reference voltage source bus, and the second outputs of the second low-pass filter and high-pass filter are combined and connected to the common bus.

Description

1 Изобретение относитс  к информационно-преобразовательной технике и может быть использовано дл  точного преобразовани  кода в посто нное напр жение. Цель изобретени  - повьшение надежности преобразовател  устройства в работе. На Лиг. 1 изображена структурна  схема устройства, на фиг. 2 - выполнение фильтров нижних и верхних частот и сумматора. Устройство содержит генератор 1 импульсов, выход которого соединен с счетным входом счетчика 2, к входам D записи которого подключены ши ны N преобразуемого кода, делитель 3 частоты (например, триггерньш), выход которого соединен с S-входом RS-триггера 4, формирователь 5 коро ких импульсов, выход которого подключен к стробирующему входу счетчи ка 2, пер7зый 6, второй 7, третий 8 и четвертый 9 ключи, входы первого и четвертого из которых подключены к шине источника опорного напр жени , а выходы первого, второго и третьего, четвертого - к иде тичным фильтрам 10 и 11 нижних частот , которые в простейшем случае могут представл ть интегрирующие КС-цепи, выход фильтра 12 верхних частот, которьй в простейшем случае может представл ть дифференцируюп1ую RC-цепь, соединен с первым входом сумматора 13, который может быть выполнен на операционном усилителе 17- с внешними резисторами 14 - 16 (фиг. 2). Выходные импульсы счетчика 2 и делител  3 частоты поочередно устанавливают триггер 4 - соответственно в единичное и нулевое состо ние . Длительность периода переключени  триггера 4 посто нна и равна где k - коэф()ициент делени  делител  частоты 3; f - частота следовани  импульсов генератора 1. Длительность пребьгоани  триггера 4 в единичном состо нии определ етс кодом N. Устройство работает следующим образом. 512 Очередной импульс делител  3 частоты устанавливает триггер 4 в нулевое состо ние. По перепаду на инверсном выходе триггера 4 формирователь 5 формирует короткий .импульс, длительность которого должна быть меньше , чем 1/f, но достаточной дл  записи кода N в счетчик 2. Чем больше значение N, тем раньше переполнитс  счетчик 2 и своим выходным импульсом установит триггер 4 в единичное состо ние. Следовательно, длительность пребывани  триггера 4 в единичном состо нии равна Таким образом, на пр мом выходе триггера 4 имеет место широтно-импульсно модулированное напр жение с коэффициентом заполнени  у Г N ОТ. k . а на инверсном выходе о - - 1 - - 1 1-у Выходные напр жени  триггера 4 управл ют работой ключей 6-9 так, что конденсатор С Q (фиг. 2) зар жаетс  в течение и разр жаетс  в течение (Т - ) , а конденсатор С, (фиг. 2) зар жаетс  в течение (Т - ), а разр жаетс  в течение . Выходные напр жени  фильтров 10 и 11 представл ем р дами Фурье оо ш Еу +Z: и,, Е (1- у) - 51 а. Фильтр 12 высоких частот пропускает только переменную составл ющую напр жени  U(2.). В сумматоре 13 напр жение и переменна  составл юща  напр жени  U, складьгоаютс , а Ugyx Еу, т.е. пропорционально коду N. За счет противофазности гармоник этих напр жений уровень пульсаций может быть существенно уменьшен. Тем самым при заданном уровне пульсаций имеетс  возможность снизить посто нные времени фильтров 10 и 11, т.е. повысить быстродействие преобразовател . Степень компенсации определ ет .3111 The invention relates to information converter technology and can be used to accurately convert a code to a constant voltage. The purpose of the invention is to increase the reliability of the device converter in operation. On league. 1 shows a block diagram of the device; FIG. 2 - implementation of low and high pass filters and adder. The device contains a pulse generator 1, the output of which is connected to the counting input of counter 2, whose inputs D of the record are connected to N buses of the converted code, divider 3 frequencies (for example, trigger), the output of which is connected to S-input of RS flip-flop 4, driver 5 short pulses whose output is connected to the gate input of the counter 2, the first 6, the second 7, the third 8 and the fourth 9 keys, the inputs of the first and fourth of which are connected to the bus of the voltage source, and the outputs of the first, second and third, fourth - to ideal ti fi At frequencies 10 and 11 of the lower frequencies, which in the simplest case can represent an integrating QC circuit, the output of the 12 filter of the upper frequencies, which in the simplest case can represent a differentiated RC circuit, is connected to the first input of the adder 13, which can be performed on the operating amplifier 17 with external resistors 14-16 (Fig. 2). The output pulses of the counter 2 and the splitter 3 frequencies alternately set the trigger 4 — respectively, to the one and zero state. The duration of the switching period of the trigger 4 is constant and is equal to where k is the coefficient () and the division division of frequency divider 3; f is the pulse frequency of the generator 1. The duration of the stay of the trigger 4 in a single state is determined by the code N. The device operates as follows. 512 The next impulse of the splitter 3 frequency sets the trigger 4 to the zero state. By the difference in the inverse output of the trigger 4, the driver 5 generates a short pulse, the duration of which must be less than 1 / f, but sufficient to write the N code to counter 2. The greater the N value, the earlier the counter 2 will overflow and trigger 4 in one state. Therefore, the duration of stay of the trigger 4 in a single state is thus. At the forward output of the trigger 4, there is a pulse-width modulated voltage with a fill factor of G N OT. k. and at the inverse output, o - - 1 - - 1 1-o Output voltages of the trigger 4 control the operation of the keys 6-9 so that the capacitor C Q (Fig. 2) is charged for and discharged for (T -) and the capacitor C, (FIG. 2) is charged for (T -) and discharged within. The output voltages of the filters 10 and 11 are represented by the Fourier series oo sh Eu + Z: u ,, E (1 - y) - 51 a. The high pass filter 12 only passes a variable component of the voltage U (2.). In the adder 13, the voltage and the variable component of the voltage U are added, and Ugyx Ey, i.e. proportional to code N. Due to the out-of-phase harmonics of these voltages, the level of the pulsations can be significantly reduced. Thus, at a given level of pulsations, it is possible to reduce the time constants of filters 10 and 11, i.e. increase the speed of the converter. The degree of compensation determines .311

с  фазовыми и амплитудными искажени ми , BHOCHMbtMH фильтром высших частот. Практически следует выбирать максимально большую емкость конденсатора С|2, а резистором 15 осуществл ть подстройку по минимуму пульсаций UgtuВ устройстве высокое быстродействие достигаетс  экономичным путем вве .дением компенсирующего канала в фильтре нижних частот. Это обсто тельство одновременно позвол ет упростить и собственно широтно-imпульсный модул тор, которьм в предлагаемом устройстве выполнен на болееwith phase and amplitude distortion, BHOCHMbtMH high pass filter. In practice, the capacitance C | 2 should be chosen as large as possible, and by resistor 15 it is necessary to adjust the minimum pulsations of the Ugtu device to achieve high speed in an economical way by introducing a compensating channel in the low-pass filter. This circumstance at the same time allows us to simplify the pulse width modulator itself, which in the proposed device is designed for more

514514

простых, чем в известном, элементах делителе частоты и счетчике. Реализаци  компенсирующего канала в предлагаемом устройстве в виде последовательного соединени  фильтра нижних частот (в простейшем случае интегрирующа  цепь), фильтра верхних частот (в простейшем случае - дифференцирующа  КС-цепь) и аналогового сумматора обеспечивает предлагаемому устройству высокую точность и быстродействие преобразовани  код напр жение при небольшом объеме оборудовани .simple than in the well-known, elements of the frequency divider and counter. The implementation of the compensating channel in the proposed device in the form of a serial connection of a low-pass filter (in the simplest case, an integrating circuit), a high-pass filter (in the simplest case, a differentiating KS circuit), and an analog adder provides the device with high accuracy and speed of conversion; the amount of equipment.

USbixUsbix

Claims (1)

ПРЕОБРАЗОВАТЕЛЬ КОД-НАПРЯЖЕНИЕ С ШИРОТНО-ИМПУЛЬСНОЙ МОДУЛЯЦИЕЙ, содержащий четыре ключа, первый фильтр нижних частот, RS-триггер, генератор импульсов, выход которого подключен к счетному входу счетчика, зыход которого подключен к S-входу RS-триггера, шина источника опорного напряжения соединена с входом первого ключа, выход которого подключен к первому входу первого фильтра нижних частот и входу второго ключа, выход которого объединен с вторым выходом первого фильтра нижних частот и соединен с общей шиной, прямой выход RS-триггера подключен к управляющему входу третьего ключа, отличающийся тем, что, с целью повышения надежности преобразователя устройства в работе, в него введены формирователь коротких импульсов, делитель частоты, второй фильтр нижних частот, фильтр верхних частот и сумматор, причем выход генератора импульсов через делитель частоты соединен с R-входом RS-триггера, прямой выход которого подключен к управляющему входу первого ключа, вход третьего ключа соединен с общей шиной, а выход объединен с выходом четвертого ключа и через последовательно соединенные второй фильтр нижних частот и фильтр § верхних частот соединен с первым входом сумматора, второй вход которого соединен с выходом первого фильтра нижних частот, а выход - с выходной шиной, при этом инверсный 2 выход RS-триггера соединен с управляющими входами второго и четвертого ключей и через формирователь коротких импульсов - стробирующим входом счетчика, вход записи которого подключен к шине входного кода, вход четвертого ключа подключен к шине источника опорного напряжения, а вторые выходы второго фильтра нижних частот и фильтра верхних частот объединены и соединены с общей шиной.VOLTAGE-CODE VOLTAGE CONVERTER WITH A PWM MODULE, containing four keys, a first low-pass filter, an RS-trigger, a pulse generator, the output of which is connected to the counter input of the counter, the output of which is connected to the S-input of the RS-trigger, the bus of the voltage reference source is connected with the input of the first key, the output of which is connected to the first input of the first low-pass filter and the input of the second key, the output of which is combined with the second output of the first low-pass filter and connected to the common bus, the direct output of the RS-trigger is connected to the control input of the third key, characterized in that, in order to increase the reliability of the device converter in operation, a short pulse shaper, a frequency divider, a second low-pass filter, a high-pass filter and an adder are introduced into it, and the output of the pulse generator through a frequency divider is connected to The R-input of the RS-flip-flop, the direct output of which is connected to the control input of the first key, the input of the third key is connected to the common bus, and the output is combined with the output of the fourth key and through series-connected W the lowpass filter and the highpass filter through a short-pulse shaper - by the strobe input of the counter, the recording input of which is connected to the input code bus, the fourth key input is connected to the bus of the reference voltage source, and the second outputs of the second low-pass filter and high-pass filter stot combined and connected to a common bus.
SU843709117A 1984-03-11 1984-03-11 Number-to-voltage converter with pulse-width modulation SU1181151A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843709117A SU1181151A1 (en) 1984-03-11 1984-03-11 Number-to-voltage converter with pulse-width modulation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843709117A SU1181151A1 (en) 1984-03-11 1984-03-11 Number-to-voltage converter with pulse-width modulation

Publications (1)

Publication Number Publication Date
SU1181151A1 true SU1181151A1 (en) 1985-09-23

Family

ID=21106739

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843709117A SU1181151A1 (en) 1984-03-11 1984-03-11 Number-to-voltage converter with pulse-width modulation

Country Status (1)

Country Link
SU (1) SU1181151A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 423237, кл. Н 03 К 13/02,21.07.72. Авторское свидетельство СССР № 790283, кл. Н 03 К 13/02,05.12.78. *

Similar Documents

Publication Publication Date Title
SU1181151A1 (en) Number-to-voltage converter with pulse-width modulation
US5323156A (en) Delta-sigma analog-to-digital converter
SU551662A1 (en) Device for reproducing time variable variables
SU1200195A1 (en) Phase meter shaper
SU1069125A1 (en) Non-stationary signal generator
SU677100A1 (en) Pulsed time-coding converter
SU902251A1 (en) Pulse-time converter of the ratio of values
SU1078353A1 (en) Phase calibrator
SU1117647A1 (en) Device for presenting functions
SU1150633A1 (en) Device for generating functions
SU1056208A1 (en) Pulse-width function generator
RU2089044C9 (en) Code-to-time-modulated-signal converter
SU1385228A1 (en) Frequency multiplier
SU881764A1 (en) Digital function generator
SU1646026A1 (en) Device for controlling transformer converting d.c.voltage into voltage of preset shape
JPS6324577B2 (en)
SU1677845A1 (en) Frequency-modulated signal generator
RU2022359C1 (en) Device for taking square root of difference of square of numbers of two numbers
SU645172A1 (en) Device for reproducing varying-in-time coefficients
SU1239831A1 (en) Converter of one-phase sine signal to pulses
SU1298831A1 (en) Pulse repetition frequency multiplier
SU1160522A1 (en) Infra-low frequency signal generator
SU1712893A2 (en) Converter of synphase and quadrature components of alternating current fundamental harmonic
SU1115048A1 (en) Frequency multiplier
RU1817232C (en) Digital frequency synthesizer