SU881764A1 - Digital function generator - Google Patents

Digital function generator Download PDF

Info

Publication number
SU881764A1
SU881764A1 SU792842512A SU2842512A SU881764A1 SU 881764 A1 SU881764 A1 SU 881764A1 SU 792842512 A SU792842512 A SU 792842512A SU 2842512 A SU2842512 A SU 2842512A SU 881764 A1 SU881764 A1 SU 881764A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
inputs
outputs
output
input
Prior art date
Application number
SU792842512A
Other languages
Russian (ru)
Inventor
Сергей Владимирович Зиловянский
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU792842512A priority Critical patent/SU881764A1/en
Application granted granted Critical
Publication of SU881764A1 publication Critical patent/SU881764A1/en

Links

Description

Изобретение относитс  к цифровой измерительной технике и автоматике и может быть использовано дл  формировани  цифровых сигналов, отображающи заданные функции методом кусочнолине ной аппроксимации, в частности дл  получени  функции обратной величины в устройстве дл  измерени  коэффициента ошибок. Известен цифровой аппроксиматор, содержащий сумматор текущего значени  выходной цифровой функции, дешифраторы номера участка аппроксимации , блок пам ти коэффициентов накло на, счетчики входной импульсной последов атель ности. В данном устройстве заданна  цифрова  функци  формируетс  за счет сум1 ровани  в сумматоре текущего значени  функции импульсной последовательности , поступающей с выхода счетчика, с импульсами, поступающими из блока пам ти коэффициентов наклона участков аппроксимации i . Однако болыиой аппаратурный объем Обусловлен необходимостью иметь емкость счетчика входных импульсов, равной наибольшему преобразуемому числу. Наиболее близким к предлагаемому  вл етс  цифровой функциональный преобразователь, содержащий реверсивный , счетчик, блок дешифратора, первый элемент ИЛИ и счетчик с переменным коэффициентом пересчета, причем выходы реверсивного счетчика подк.шочены к выходам блока дешифраторов , выходы которого соединены со входами первого элемента ИЛИС217. Недостатком известного устройства  вл етс  ограниченность функциональных возможностей, так как оно позвол ет формировать только такие функции , приращени  которых не превосход т приращений аргумента. Цель изобретени  - расширение функциональных возможностей устройства . Поставленна  цель достигаетс  тем, что в устройство, содержащее реверсивный счетчик, блок дешифратора, первый элемент ИЛИ и счетчик с переменным коэффициентом пересчета, причем выходы реверсивного счетчика подключены к входам блока дешифратора , выходы которого соединены со входами первого элемента ИЛИ. Дополнительно введены генератор импульсов, кольцевой счетчик, коммутатор, тригrep , элемент И- и второй элемент ИЛИ, причем выход генератора импульсов подключен к первому входу элемента И, второй вход которого соединен с выходом триггера, первый и второй входы которого подключены соответственно ко входу устройства и выходу счетчика с переменным коэффициентом пересчета , выход элемента И соединен с первым и третьим входами коммутатора, второй и четвертый входы которого соединены с входом устройства и-выходом счетчика с переменным коэффициентом пересчета соответственно, управл ющий вход коммутатора подключен к выходу второго элемента ИЛИ, первый и второй выходы коммутатора соединены со счетными входами реверсивного счетчика и счетчика с переменным коэффициентом пересчета, выход первого элемента ИЛИ соединен со счетным входом кольцевого счетчика, выходы которого соединены со входами второго элемента ИЛИ и счетчика с переменным коэффициентом пересчета, выходы реверсивного счетчика соединены с выходами преобразовател .The invention relates to digital measurement technology and automation and can be used to generate digital signals that represent specified functions using the piecewise-linear approximation method, in particular, to obtain the function of the reciprocal of the device for measuring the error rate. The digital approximator is known, which contains the adder of the current value of the output digital function, the decoders of the number of the section of the approximation, the memory of the coefficients of the slope, the counters of the input pulse sequence. In this device, a predetermined digital function is formed by summing in the adder the current value of the function of the pulse sequence coming from the output of the counter with the pulses coming from the block of memory of the slope coefficients of the approximation sections i. However, a large instrumental volume is due to the need to have the capacity of an input pulse counter equal to the largest convertible number. The closest to the present invention is a digital functional converter comprising a reversible counter, a decoder unit, the first OR element and a counter with a variable conversion factor, the outputs of the reversible counter being connected to the outputs of the decoder unit, the outputs of which are connected to the inputs of the first element ILIS217. A disadvantage of the known device is the limited functionality, since it only allows to form such functions, the increments of which do not exceed the increments of the argument. The purpose of the invention is to expand the functionality of the device. The goal is achieved in that a device containing a reversible counter, a decoder unit, the first OR element and a counter with a variable conversion factor, the outputs of the reversible counter connected to the inputs of the decoder unit, the outputs of which are connected to the inputs of the first OR element. Additionally, a pulse generator, a ring counter, a switch, a trigger, an AND element and a second OR element are entered, the output of the pulse generator is connected to the first input of the AND element, the second input of which is connected to the trigger output, the first and second inputs of which are connected respectively to the device input and the output of the counter with a variable conversion factor, the output element And is connected to the first and third inputs of the switch, the second and fourth inputs of which are connected to the input of the device and the output of the counter with a variable coefficient recalculation center, respectively, the control input of the switch is connected to the output of the second element OR, the first and second outputs of the switch are connected to the counting inputs of the reversible counter and the counter with a variable conversion factor, the output of the first OR element is connected to the counting input of the ring counter, the outputs of which are connected to the inputs of the second element OR and a counter with a variable conversion factor, the outputs of the reversible counter are connected to the outputs of the converter.

На чертеже приведена блок-схема устройства.The drawing shows a block diagram of the device.

Устройство содерлсит генератор 1 импульсов, триггер 2, элемент 3 И, ;коммутатор 4,реверсивный счетчик 5, блок б дешифраторов, элемент 7 ИЛИ, кольцевой счетчик 8, счетчик 9 с переменным коэффициентом пересчета,элемент 10 ИЛИ.The device contains a pulse generator 1, trigger 2, element 3 AND,; switch 4, reversible counter 5, decoder block b, element 7 OR, ring counter 8, counter 9 with a variable conversion factor, element 10 OR.

Устройство работает в двух режимах , определ емых положением коммутатора 4.The device operates in two modes, determined by the position of the switch 4.

В первом режиме при каждом импульсе сформированном генератором 1, на входы счетчиков подаетс  сери  импульсов , причем число Импульсов в серии определ етс  номером участка аппроксимации. Тем самым устройство аппроксимирует участки функций, на которых приращени  функций больше приращений аргумента. Во втором режиме импульсы генератора 1 непосредственно поступают на счетчик 9 с переменным коэффициентом пересчета, используемый в данном режиме в качестве делител , а с выхода его, поделенные в п раз в зависимости от номера участка аппроксимации, поступают на вход реверсивного счетчика 5. Таким образом, во втором режиме устройство аппроксимирует медленные участки функций, приращени  которых равны или меньше приращений аргумента.In the first mode, at each pulse generated by generator 1, a series of pulses is fed to the inputs of the counters, and the number of pulses in the series is determined by the number of the approximation area. Thus, the device approximates the parts of the functions where the increments of the functions are greater than the increments of the argument. In the second mode, the generator 1 pulses directly go to counter 9 with a variable conversion factor used in this mode as a divider, and from its output, divided n times depending on the number of the approximation area, are fed to the input of the reversing counter 5. Thus, in the second mode, the device approximates the slow portions of functions whose increments are equal to or less than the increments of the argument.

В зависимости от наклона аппроксимирующей функции f(х)коммутатор 4 может находитс  в одном из двух состо ний . Если приращени  uf(x) на данном участке аппроксимации больше единицы при каждом единичном приращении аргумента Лх, то коммутатор 4 скоммутирован таким образом, чтоDepending on the slope of the approximating function f (x), the switch 4 may be in one of two states. If the increments uf (x) in this section of the approximation are greater than one for each unit increment of the argument Lx, then the switch 4 is switched in such a way that

счетчики .5 и 9 параллельно подключены к выходу элемента И 3.Counters .5 and 9 are connected in parallel to the output of the And 3 element.

В этом режиме после по влени  каждого входного импульса (т.е. при каждом приращении б х) на выходы счетчиков от генератора 1 через элемент И 3 подаетс  сери  импульсов, частота следовани  которых выбираетс  значительно большей, чем максимально возможна  частота входных импульсов. На п импульсе серии, соответствующем установленному в счетчике 9 коэффициенту пересчета, на выходе этого счетчика по вл етс  импульс переноса, который устанавливает триггер 2 в исходное состо ние и тем самым прекращает дальнейшее п-рохождение импульсов на входы счетчиков . Таким образом,при каждом единином изменении аргумента х функци  f(x) получает приращение &f(x) п до тех пор, пока f(x) находитс  в пределах одного участка аппроксимации . При переходе f(x)Ha следуюидай участок аппроксимации граница участка фиксируетс  соответствующим де- шифратором 5, единица в кольцевом счетчике 8 сдвигаетс  на один разр д и в счетчике 9 устанавливаетс  следующий коэффициент пересчета, соответствующий заданному наклону f(x) следующего участка аппроксимации . Если аппроксимируема  функци  имеет участки с приращени ми uf(x) меньше единицы, то при-, прохождении этих участков коммутатор 4 коммутируетс  таким образом, что счетчики 9 и 5 включены последовательно, и входные импульсы подаютс  на вход счетчика 9.In this mode, after the occurrence of each input pulse (i.e., at each increment bx), a series of pulses is applied to the meter outputs from generator 1 through the element 3, the frequency of which is chosen much higher than the maximum possible frequency of the input pulses. On the n pulse of the series corresponding to the conversion factor set in the counter 9, a transfer pulse appears at the output of this counter, which sets the trigger 2 to its initial state and thereby stops further generation of the pulses to the inputs of the counters. Thus, at each single change in the argument x, the function f (x) is incremented by & f (x) n as long as f (x) is within the same approximation area. During the transition f (x) Ha, the next approximation area is fixed by the corresponding decoder 5, the unit in the ring counter 8 is shifted by one bit, and the next conversion factor is set in counter 9, corresponding to the specified slope f (x) of the next approximation section. If the approximated function has areas with increments of uf (x) less than one, then when these sections pass, switch 4 is switched in such a way that counters 9 and 5 are connected in series and input pulses are fed to the input of counter 9.

В этом режиме f(x) измен етс  на единицу при изменении аргумента на п, причем п определ етс  номером участка аппроксимации.In this mode, f (x) changes by one as the argument changes by n, with n being determined by the number of the approximation area.

Дл  аппроксимации возрастающих функций реверсивный счетчик 5 испол зуетс  в режиме сложени , а дл  ап проксимации убывающих функций - в режиме вычитани .To approximate the increasing functions, the reversible counter 5 is used in the addition mode, and to approximate the decreasing functions - in the subtraction mode.

Предлагаемое устройство  вл етс  универсальным преобразователем, позвол ющим имитировать широкий класс функциональных зависимостей, что отличает его от ранее известных, и может найти применение дл  формировани  цифровых сигналов, отображающих заданные функции методом кусочно-линейной аппроксимации.The proposed device is a universal converter that allows simulating a wide class of functional dependencies, which distinguishes it from the previously known ones, and can be used to generate digital signals that represent specified functions using the piecewise linear approximation method.

Claims (1)

Формула изобретени Invention Formula Цифровой функциональный преобразователь , содержащий реверсивный счетчик,.блок дешифраторов, первый элемент ИЛИ и счетчик с переменным коэффициентом пересчета, причем выходы реверсивного счетчика подключены к входам блока дешифраторов, выходы которого соединены со входами первого элемента ИЛИ, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет возможности воспроизведени  функций с приращени ми, превосход щими приращени  аргумента, в него введены генератор импульсов, кольцевой счетчик, коммутатор, триггер , элемент И и второй элемент ИЛИ причем выход генератора импульсов подключен к первому входу элемента И, второй вход которого соединен с выходов триггера, первый и второй входы которого подключены соответственно ко входу устройства и выходу счетчика с переменным коэффициентом пересчета, выход элемента И соединен с первым и третьим входами коммутато ра, второй и четвертый входы которог соединены с входом устройства и выходом счетчика с переменным коэффициентом пересчета соответственно, управл ющий вход коммутатора подключен к выходу второго элемента ИЛИ, первый и второй выходы коммутатора соединены со счетными входами реверсивного счетчика и счетчика с переменным коэффициентом пересчета, выход первого элемента ИЛИ соединен со счетным входом кольцевого счетчика, выходы которого соединены со входами второго элемента ИЛИ и счетчика с переменным коэффициентом пересчета, выходы реверсивного счетчика соединены с выходами преобразовател . I Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 427465, кл. Н-ОЗ К 13/02, 1972. 2, Авторское свидетельство СССР 415798, кл. Н 03 К 13/00, 1972.A digital function converter comprising a reversible counter, a decoder block, a first OR element and a counter with a variable conversion factor, wherein the outputs of the reversible counter are connected to the inputs of the decoder unit, the outputs of which are connected to the inputs of the first OR element, characterized in that, in order to expand the functional capabilities due to the possibility of reproducing functions with increments exceeding the increments of the argument, a pulse generator, a ring counter, a switch, a trigger p, the element And the second element OR and the output of the pulse generator is connected to the first input of the element And, the second input of which is connected to the trigger outputs, the first and second inputs of which are connected respectively to the input of the device and the output of the counter with a variable conversion factor, the output of the element And is connected to the first and third inputs of the switch, the second and fourth inputs of which are connected to the input of the device and the output of the counter with a variable conversion factor, respectively, the control input of the switch is connected to the output the second element OR, the first and second outputs of the switch are connected to the counting inputs of a reversible counter and a counter with a variable conversion factor; the output of the first OR element is connected to the counting input of a ring counter, the outputs of which are connected to the inputs of the second OR element and a counter with a variable conversion factor, outputs reversible counter connected to the outputs of the Converter. I Sources of information taken into account in the examination 1. USSR author's certificate 427465, cl. N-OZ K 13/02, 1972. 2, USSR Copyright Certificate 415798, cl. H 03 K 13/00, 1972. ВхоЗ управлени VhoZ management
SU792842512A 1979-11-21 1979-11-21 Digital function generator SU881764A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792842512A SU881764A1 (en) 1979-11-21 1979-11-21 Digital function generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792842512A SU881764A1 (en) 1979-11-21 1979-11-21 Digital function generator

Publications (1)

Publication Number Publication Date
SU881764A1 true SU881764A1 (en) 1981-11-15

Family

ID=20860433

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792842512A SU881764A1 (en) 1979-11-21 1979-11-21 Digital function generator

Country Status (1)

Country Link
SU (1) SU881764A1 (en)

Similar Documents

Publication Publication Date Title
KR930001296B1 (en) Filtering device
SU881764A1 (en) Digital function generator
SU746294A1 (en) Multifunction analogue-digital signal energy parameter converter
SU1120317A1 (en) Unit-counting function generator
SU1748085A1 (en) Digital tracking phase meter
SU894720A1 (en) Function computing device
SU552623A1 (en) Pulse frequency function converter
SU684561A1 (en) Functional voltage generator
SU1131028A1 (en) Synchronous filter
SU957184A1 (en) Three-phase circuit quality parameter calibrator
SU756305A1 (en) Low-frequency meter
SU1396083A1 (en) Follow-up digital phase meter
SU984038A1 (en) Frequency-to-code converter
JP2000029975A (en) Frequency multiplication or division method and device therefor
SU935969A1 (en) Digital polygonal approximator
SU815646A1 (en) Adaptive measiring device
SU1288726A2 (en) Device for restoring continuous functions from discrete readings
SU984042A1 (en) Measuring function generator
SU928353A1 (en) Digital frequency multiplier
SU982007A1 (en) Device for transducer characteristic linearization
SU577532A1 (en) Functional number-to-pulse converter
SU840994A1 (en) Shaft angular position- to-code converter
SU838598A1 (en) Universal digital integrating voltmeter
SU1061260A1 (en) Analog/digital converter
SU1053285A1 (en) A.c.-voltage-to-code converter