SU1174925A1 - Multichannel asynchronous priority device - Google Patents

Multichannel asynchronous priority device Download PDF

Info

Publication number
SU1174925A1
SU1174925A1 SU843709022A SU3709022A SU1174925A1 SU 1174925 A1 SU1174925 A1 SU 1174925A1 SU 843709022 A SU843709022 A SU 843709022A SU 3709022 A SU3709022 A SU 3709022A SU 1174925 A1 SU1174925 A1 SU 1174925A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
channel
elements
nand
Prior art date
Application number
SU843709022A
Other languages
Russian (ru)
Inventor
Наталья Ивановна Оболенская
Валерий Николаевич Иванов
Марина Сергеевна Кулешова
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU843709022A priority Critical patent/SU1174925A1/en
Application granted granted Critical
Publication of SU1174925A1 publication Critical patent/SU1174925A1/en

Links

Landscapes

  • Bus Control (AREA)

Abstract

МНОГОКАНАЛЬНОЕ АСИНХРОННОЕ УСТРОЙСТВО ПРИОРИТЕТА,.содержащее каналы, а в каждом канале - два элемента И-НЕ и триггер, единичный выход которого соединен с первым входом первого элемента И-НЕ, первый вход второго элемента И-НЕ соединен с сооч ветствующим входом запроса устройства , отличающеес  тем, что, с целью повышени  достоверности передаваемой информации, в него введено два элемента ИЛИ-НЕ, а в каждый канал дополнительно введены три элемента И-НЕ и элемент НЕ, причем второй вход первого элемента И-НЕ соединен с выходом третьего элемента И-НЕ, а выход первого элемента И-НЕ подключен к первому входу третьего элемента И-НЕ, к входу элемента НЕ своего канала, к первым входам первых элементов И-НЕ всех последуюир1х каналов и к соответствующему входу первого элемента ИЛИ-НЕ выход элемента НЕ в каждом канапе соединен с соответствующим входом второго элемента ИЛИ-НЕ, с соответствующим выходом устройства и с первым входом четвертого элемента И-НЕ, второй вход которого подключен к управл ющему входу устройства, а выход - к первому входу п того элемента И-НЕ, второй вход которого соединен с выходом а второго элемента И-НЕ, выход .п того (Л элемента И-НЕ соединен со счетным входом триггера, нулевой выход которого с: соединен с вторым входом второго элемента И-НЕ, выход первого элемента ИЛИ-НЕ подключен к вторым входам третьих элементов И-НЕ всех каналов, выход второго элемента ИиМ-НЕ  вл етс  выходом прерывани  устройства, установочный вход которого соединен 4; с входами сброса триггеров всех кана со Ьр СЯ лов.A MULTI-CHANNEL ASYNCHRONOUS DEVICE OF PRIORITY, containing channels, and in each channel there are two AND-NOT elements and a trigger, whose single output is connected to the first input of the first AND-NO element, the first input of the second AND-NOT element is connected to the corresponding device request input, characterized in that, in order to increase the reliability of the transmitted information, two OR-NOT elements are inserted into it, and three AND-NOT elements and an NO element are additionally added to each channel, the second input of the first AND-NOT element is connected to the output of the third ele And NAND, and the output of the first element AND is NOT connected to the first input of the third element NAND, to the input of the element NOT its channel, to the first inputs of the first AND elements NOT all subsequent channels and to the corresponding input of the first element OR NOT output element NOT in each canape is connected to the corresponding input of the second element OR-NOT, with the corresponding output of the device and with the first input of the fourth element AND-NOT, the second input of which is connected to the control input of the device, and the output to the first input of the fifth I- element NOT, second entrance It is expensively connected to the output a of the second NAND element, the output of that (L of the NAND element is connected to the counting input of the trigger, the zero output of which from: is connected to the second input of the second NAND element, the output of the first OR input is NOT connected to the second inputs of the third NAND units of all channels, the output of the second I & M element is NOT the interrupt output of the device, the setup input of which is connected 4; with reset inputs for all Kana triggers with Lp sya lov.

Description

Изобретение относитс  к области вычислительной техники и может быт использовано в системах обмена и о работки данных. Целью изобретени   вл етс  повы ние достоверности передаваемой инф мации за счет исключени  потери си нала запроса, длительность которог не превышает продолжительности обр ботки информации. На чертеже представлена блок-сх ма многоканального асинхронного ус ройства приоритета. : Многоканальное асинхронное, устр «ство приоритета содержит в каждом канапе элементы И-НЕ 1-5, злемент НЕ 6 и триггер 7, общие дл  всех к налов два элемента ИЛИ-НЕ 8 и 9, в 10,запроса, установочный вход 11, управл ющий вход 12, выход 13 устройства и выход 14 прерывани . Устройство работает следующим образом. Перед началом работы триггеры 7 приведены в исходное состо ние подачей сигнала логического нул  на вход 11J На единичных выходах триггеров устанавливаетс  напр жение логического нул , благодар  чему на ходах элементов И-НЕ 3 по вл етс  напр жение логическ ой единицы, обуславливающее на выходе первого элемента ИЛИ-НЕ 8 напр жение логического нул , поступающее на вторые входы всех элементов И-НЕ 4, В результате на выходах элемента И-НЕ устанавливаетс  напр жение логической едпницы, обеспечивающее прохождение информации от триггеров 7 Сигналы запросов на входах устройст ва 10 отсутствуют, что соответству-ет наличию напр жени  логической . единицы на входах -10. Управл ющий сигаал на входе 12 отсутствует, что соответствует наличию напр же ,ни  логического нул  на этом входе . На выходах устройства 13 устанавливаетс  напр жение логического нул , что соответствует отсутствию сигнала прерывани  на выходе 14, т.,е, напр жению логической единицы . Поступающий запрос на один из вх дов в виде напр жени  логического нул  через первый вход элемента И-НЕ 1 поступает на первый вход вто рого элемента И-НЕ 2, на втором входе которого присутствует напр жение логической единицы. На выходе элемента И-НЕ 2 напр жение измен етс  на напр жение логического, нул  и триггер 7 перебрасывае тс  в единичное состо ние, т,е, на нулевом выходе: триггера 7 по вл етс  напр жение логического нул , которое подаетс  на второй вход элемента И-НЕ 1 и блокирует вход 10 до- окончани  передачи информации этого канала , на единичном выходе триггера 7 по вл етс  напр жение логической единицы, на выходе элемен-г та И-НЕ 3 после этого устанавливаетс  напр жение логического нул , поступающее на вход элемента НЕ -6, на первый вход элемента И-НЕ ,4 своего канала, а также на вход элемента И-НЕ 3 следующих каналов, имеющих меньший приоритет по сравнению с рассматриваемым каналом, и на одиниз входов первого элемента ИЛИ-НЕ 8, С выхода элемента НЕ 6 напр жение логической единицы поступает на выход 13, на первый вход элемента И-НЕ 5 и на один из входов второго . элемента ИЛИ-НЕ 9. С выхода элемента ИЛИ-НЕ 8 напр жение логической единицы поступает на второй вход элемента И-НЕ -4 каждого канала, после чего во всех каналах, имеющих больший при оритет, на вькоде элемента И-НЕ 4 сформируетс  напр жение логического нул , поступающее на второй вход элемента И-НЕ Зи блокирующее прохождение через них запроса. Таким обра .зом, исключаетс  наложение на выходе запросов, по вившихс  в каналах с большим и меньшим приоритетом во временном интервале, в котором уже началась передача запроса одного из каналов. На выходе элемента ИЛИ-НЕ 9 по вл етс  напр жение логического нул , которое  вл етс  сигналом прерывани . Если возможна пе1редача запроса, то на вход 12 устройства поступает управл ющий сигнал напр жени  логи- ческой единицы, который проходит на второй вход элемента И-НЕ 5 всех каналов . На выходеэлемента И-НЕ 5 канала , с которого в этот момент передаетс  запрос, формируетс .сигнал напр жени  логического нул , который приходит на первый вход элемента И-НЕ 2 и блокирует счетный вход триггера 7 на вр.ем  передачи запроса 3П этого канала. Окончание управл ющего сигнала на входе 12 позвол ет начатьс  новому циклу работы устройства по передаче следующего запроса. При одновременном поступлении двух эапросов первым на обработку пройдет запрос с большим приоритетом. Работа предлагаемого устройства .не зависит от продолжительности запро 5 са, так как запросы обрабатьшаютс  независимо друг от друга (кроме прио-; ритетного соподчинени , присутствие уже переданного запроса не приводит к блокировке остальных запросов . Обработка одного из запросов также . не блокирует входы устройства по остальным каналам.The invention relates to the field of computer technology and can be used in data exchange and data processing systems. The aim of the invention is to increase the reliability of the transmitted information by eliminating the loss of the request signal, the duration of which does not exceed the duration of the information processing. The drawing shows a block diagram of a multichannel asynchronous priority device. : Multichannel asynchronous, the device of priority contains in each canape the elements AND-NOT 1-5, element 6 and trigger 7, common to all banks two elements OR-8 and 9, 10, request, setting input 11, control input 12, device output 13 and interrupt output 14. The device works as follows. Before starting, triggers 7 are reset to the initial state by applying a logic zero signal to input 11J A logical zero voltage is set at the single outputs of the flip-flops, which causes the logical unit voltage at the outputs of the NAND 3 elements to cause the output of the first element OR NONE 8 voltage logical zero, arriving at the second inputs of all elements AND NOT 4, As a result, the outputs of the element AND - NOT set voltage logical unit, providing the passage of information from the trigger 7 C There are no requests at the inputs of the device 10, which corresponds to the presence of a logical voltage. units at the inputs -10. There is no control signal at input 12, which corresponds to the presence of, for example, no logical zero at this input. The outputs of the device 13 are set to a logic zero voltage, which corresponds to the absence of an interrupt signal at the output 14, i.e., the voltage of the logical unit. An incoming request for one of the inputs in the form of a voltage of logical zero through the first input of the element AND-NOT 1 is fed to the first input of the second element AND-NOT 2, the second input of which contains the voltage of the logical unit. At the output of the element AND-NOT 2, the voltage changes to the logical voltage, zero and trigger 7 are transferred to the unit state, t, e, at the zero output: the trigger 7 appears voltage of the logical zero, which is fed to the second input the element AND-NOT 1 and blocks the input 10 of completing the transmission of information of this channel, the unit output of the trigger 7 is the voltage of the logical unit, the output of the element g and AND-NO 3 then sets the voltage of the logical zero, arriving at the input of the element is NOT -6, at the first input of the element NAND, 4 of its channel, as well as the input of the NAND element 3 of the following channels, which have a lower priority than the channel in question, and on the single inputs of the first element OR NONE 8, From the output of the NOT 6 element, the voltage of the logical unit goes to output 13, the first input element AND-NOT 5 and one of the inputs of the second. the element OR NOT 9. From the output of the element OR NOT 8, the voltage of the logical unit goes to the second input of the element AND-NOT-4 of each channel, after which, in all channels that have a higher priority, on the code of the element AND-NOT 4, live logical zero, arriving at the second input of the element AND-NOT Zi blocking the passage through them of the request. Thus, the imposition of requests on the output, which appeared on channels with higher and lower priority in the time interval in which the transmission of a request from one of the channels has already begun, is eliminated. At the output of the element OR-NOT 9, a voltage of logical zero appears, which is an interrupt signal. If a request transfer is possible, then a control signal of a logical unit voltage is sent to the input 12 of the device, which passes to the second input of the element IS-NOT 5 of all channels. At the output of the IS-NOT 5 channel, from which the request is transmitted at this moment, a signal voltage of logical zero is generated, which arrives at the first input of the AND-HE element 2 and blocks the count input of the trigger 7 on the request transmission time 3P of this channel. The end of the control signal at input 12 allows a new cycle of the device to start the next request. When two e-mail requests are received simultaneously, the first request to be processed will be with a higher priority. The operation of the proposed device does not depend on the duration of the request, since requests are processed independently of each other (except for priority; supervising, the presence of an already transmitted request does not block other requests. Processing one of the requests also does not block the inputs of the device the rest of the channels.

Claims (1)

МНОГОКАНАЛЬНОЕ АСИНХРОННОЕ УСТРОЙСТВО ПРИОРИТЕТА,.содержащее каналы, а в каждом канале - два элемента И-НЕ и триггер, единичный выход которого соединен с первым входом первого элемента И-НЕ, первый вход второго элемента И-НЕ соединен с соответствующим входом запроса устройства, отличающееся тем, что, с целью повышения достоверности передаваемой информации, в него введено два элемента ИЛИ-HE, а в каждый канал дополнительно введены три элемента И-НЕ и элемент НЕ, причем второй вход первого элемента И-НЕ соединен с выходом третьего элемента И-НЕ, а выход первого элемента И-НЕ подключен к первому входу третьего элемента И-НЕ,' к входу элемента НЕ своего канала, к первым входам первых элементов И-НЕ всех последующих каналов и к соответствующему входу первого элемента ИЛИ-HE выход элемента НЕ в каждом канале соединен с соответствующим входом второго элемента ИЛИ-HE, с соответствующим выходом устройства и с первым входом четвертого элемента И-НЕ, второй вход которого подключен к управляющему входу устройства, а выход - к первому входу пятого элемента И-НЕ, второй вход которого соединен с выходом второго элемента И-НЕ, выход пятого элемента И-НЕ соединен со счетным входом триггера, нулевой выход которого соединен с вторым входом второго элемента И-НЕ, выход первого элемента ИЛИ-HE подключен к вторым входам третьих элементов И-НЕ всех каналов, выход второго элемента ИЛИ-HE является выходом прерывания устройства, установочный вход которого соединен с входами сброса триггеров всех каналов.MULTI-CHANNEL ASYNCHRONOUS PRIORITY DEVICE, containing channels, and in each channel there are two AND-NOT elements and a trigger, the single output of which is connected to the first input of the first AND-NOT element, the first input of the second AND-NOT element is connected to the corresponding input of the device request, different the fact that, in order to increase the reliability of the transmitted information, two OR-HE elements are introduced into it, and three AND-NOT elements and an NOT element are additionally introduced into each channel, the second input of the first AND-NOT element being connected to the output of the third AND element N and the output of the first AND-NOT element is connected to the first input of the third AND-NOT element, 'to the input of the NOT element of its channel, to the first inputs of the first AND-elements of all subsequent channels and to the corresponding input of the first OR-HE element, the output of the NOT element each channel is connected to the corresponding input of the second element OR-HE, with the corresponding output of the device and to the first input of the fourth element AND, the second input of which is connected to the control input of the device, and the output to the first input of the fifth element AND, the second input of which connected to the output of the second AND-NOT element, the output of the fifth AND-NOT element is connected to the counting input of the trigger, the zero output of which is connected to the second input of the second AND-NOT element, the output of the first OR-HE element is connected to the second inputs of the third AND-NOT elements of all channels, the output of the second OR-HE element is the interrupt output of the device, the installation input of which is connected to the trigger reset inputs of all channels. J>J>
SU843709022A 1984-03-11 1984-03-11 Multichannel asynchronous priority device SU1174925A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843709022A SU1174925A1 (en) 1984-03-11 1984-03-11 Multichannel asynchronous priority device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843709022A SU1174925A1 (en) 1984-03-11 1984-03-11 Multichannel asynchronous priority device

Publications (1)

Publication Number Publication Date
SU1174925A1 true SU1174925A1 (en) 1985-08-23

Family

ID=21106710

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843709022A SU1174925A1 (en) 1984-03-11 1984-03-11 Multichannel asynchronous priority device

Country Status (1)

Country Link
SU (1) SU1174925A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2738963C1 (en) * 2019-12-25 2020-12-21 Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") Asynchronous input device

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 811260, кл. G 06 F 9/46, 1979. Авторское свидетельство СССР № 911529, кл. G 06 F 9/46, 1980. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2738963C1 (en) * 2019-12-25 2020-12-21 Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") Asynchronous input device

Similar Documents

Publication Publication Date Title
SU1174925A1 (en) Multichannel asynchronous priority device
SU1091161A2 (en) Device for control of servicing requests in arrival order
SU1355975A1 (en) Programmed device for priority service of requests
SU805310A1 (en) Multichannel priority device
SU1168942A1 (en) Device for priority connecting of information sources
SU1381523A2 (en) Multichannel device for interfacing data sources with computer
SU1119014A1 (en) Multichannel priority device
SU1388845A1 (en) Device for determining an extreme number
SU1183978A1 (en) Information input device
SU1226467A1 (en) Two-port priority device
SU1374225A1 (en) Multichannel priority device
SU1096645A1 (en) Multichannel device for priority pulse selection
SU1495794A1 (en) Multichannel priority unit for servicing requests
SU1277111A1 (en) Device for distributing jobs among processors
SU1334148A1 (en) Multichannel device for connecting users to common line
SU1656533A1 (en) Requests management system
SU1238088A1 (en) Interface for linking computer with using equipment
SU1278870A1 (en) Multichannel device for connecting the using equipment with group of common buses
SU1123033A1 (en) Multichannel priority device
SU1145343A1 (en) Multichannel priority device for servicing requests
SU1483454A1 (en) Request servicing unit
SU1290330A2 (en) Computer system
RU1803918C (en) Multichannel device for connecting subscribers to unibus
SU1282123A1 (en) Multichannel priority device
SU1083192A1 (en) Variable priority device