SU1170582A1 - Class d amplifier - Google Patents

Class d amplifier Download PDF

Info

Publication number
SU1170582A1
SU1170582A1 SU833642524A SU3642524A SU1170582A1 SU 1170582 A1 SU1170582 A1 SU 1170582A1 SU 833642524 A SU833642524 A SU 833642524A SU 3642524 A SU3642524 A SU 3642524A SU 1170582 A1 SU1170582 A1 SU 1170582A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
amplifier
class
integrator
adder
Prior art date
Application number
SU833642524A
Other languages
Russian (ru)
Inventor
Ашот Араратович Алексанян
Владимир Александрович Александров
Василий Александрович Галахов
Вадим Анатольевич Майоров
Original Assignee
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2962 filed Critical Предприятие П/Я В-2962
Priority to SU833642524A priority Critical patent/SU1170582A1/en
Application granted granted Critical
Publication of SU1170582A1 publication Critical patent/SU1170582A1/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

УСИЛИТЕЛЬ Ю1АССА Д, содержащий последовательно соединенные сумматор, первый вход которого  вл етс  входбм усилител  класса Д, релейный элемент, ключевой усилитель мощности и фильтр нижних частот, выход которого соединен с вторым входом сумматора, отличающийс   тем, что, с целью повьшгени  КПД, релейный элемент выполнен в виде последовательно соединенных предельного ограничител , интегратора, регенеративного компаратора, временного селектора , второй вход которого соединен с входом интегратора, а также RS-триггера, S и R входы которого соединены соответственно с первым и вторым выходами временного селектора СЛ СU1ASSA D amplifier, containing a series-connected adder, the first input of which is a Class D input amplifier, a relay element, a key power amplifier and a low-pass filter whose output is connected to a second adder input, characterized in that, in order to increase efficiency, the relay element made as a series-connected limit limiter, integrator, regenerative comparator, time selector, the second input of which is connected to the integrator input, as well as the RS flip-flop, the S and R inputs of which go connected respectively with the first and second outputs of the temporary selector SL With

Description

ной технике и может быть использован дл  усилени  напр жени  низких частот в устройствах усилени  звука, коллекторных модул торах передатчиков т. д, Цель изобретени  - повьт1ение КПД. На чертеже изображена структурна  электрическа  схема з-силител  класса Д. Усилитель класса Д содержит сум матор 1, предельный ограничитель 2, ключевой усилитель 3 мощности, фильтр 4 нижних частот, интегратор 5 регенеративный компаратор 6, временной селектор 7, RS-триггер 8. Усилитель класса Д работает следу1ацим образом. Входное напр жение поступает на первь5й вход сумматора 1, где вьгчитаетс  из выходного напр жени , постудающего на второй вход сумматора 1. Результат вычитани  воздействует на предель гый ограничитель 2, формирующий импульсы посто нной амплитуды. Однако вследствие низкочастотного ха рактера входного сигнала и наличи  ,Е нем высокочастотных составл ющих в началеи конце формируемых импульсов предельньрл ограничитель переключаетс  многократно. Вьгходные импульсы пр дельного ограничител  2 интегрируютс  интегратором 5., который сглаживае иногократгеэш переключени  предельног ньш компаратор 6 поступают на первый вход временного селектора 7, Вследствие высокой, но ограниченной скорости нарастани  выходных импульсов интегратора 5 регенеративный компаратор срабатывает однократно и формирует импульсы, передний фронт которых задержан во времени относительно заднего фронта выходных импульсов предельного ограничител  2. Временньй селектор 7, второй вход которого подключен к выходу предельного ограничител  2, формирует на первом своем выходе импульс, совпадающий с началом импульса на выходе предельного ограничител  2, а на втором своем выходе - импульс, совпадащщий с концом выходного импульса предельного ограничител  2. Таким образом, временной селектор 7 раздел ет выходные импульсы предельного ограничител  2 на две линии, что приводит к поочередному переключению RS-триггера 8, которьй переключаетс  однократно и формирует импульсы, длительность которых соответствует полной длительности выходных импульсов предельного ограничител  2. Однократное переключение RS-триггера 8 Обеспечивает однократное переключение ключевого усилител  3 мощности и повышает КПД устройства в целом.Technique and can be used to amplify the low frequency voltage in the devices amplifying the sound, collector modulators of transmitters, etc., The purpose of the invention is to improve the efficiency. The drawing shows a structured electrical diagram of a class D s-amplifier. A class D amplifier contains a summator 1, a limiter 2, a key power amplifier 3, a low-pass filter 4, an integrator 5 regenerative comparator 6, a time selector 7, an RS trigger 8. Amplifier Class D works in the following way. The input voltage is fed to the first input of adder 1, where it is calculated from the output voltage that hits the second input of adder 1. The result of the subtraction affects the limiter 2 that generates pulses of constant amplitude. However, due to the low-frequency nature of the input signal and the presence of high-frequency components at the beginning and end of the generated pulses, the limiter switches repeatedly. The start pulses of the direct limiter 2 are integrated by integrator 5., which smoothes or shifts switching limits limit comparator 6 is received at the first input of the time selector 7, due to the high, but limited rate of increase of output pulses of the integrator 5 in time relative to the falling edge of the output pulses of the limiter 2. Time selector 7, the second input of which is connected to the output at limit limiter 2, at its first output, generates a pulse that coincides with the beginning of the pulse at the output of limiter 2, and at its second output, a pulse that coincides with the end of the output pulse of limiter 2. Thus, the time selector 7 separates the output pulses of the limit limiter 2 on two lines, which leads to alternate switching of the RS flip-flop 8, which switches once and generates pulses, the duration of which corresponds to the full duration of the output pulses before ceiling elements 2. A single slicer RS-trigger switch 8 provides a single switching key amplifier 3 increases the power and efficiency of the device as a whole.

Claims (1)

УСИЛИТЕЛЬ КЛАССА Д, содержащий последовательно соединенные сумматор, первый вход которого является входом усилителя класса Д, ре лейный элемент, ключевой усилитель мощности и фильтр нижних частот, выход которого соединен с вторым входом сумматора, отличающийс я тем, что, с целью повышения КПД, релейный элемент выполнен в виде последовательно соединенных предельного ограничителя, интегратора, регенеративного компаратора, временного селектора, второй вход которого соединен с входом интегратора, а также RS-триггера, S и R входы которого соединены соответственно с первым и вторым выходами временного селектора,CLASS D AMPLIFIER containing a series-connected adder, the first input of which is an input of a class D amplifier, a relay element, a key power amplifier and a low-pass filter, the output of which is connected to the second input of the adder, characterized in that, in order to increase the efficiency, the relay the element is made in the form of series-connected limit limiter, integrator, regenerative comparator, temporary selector, the second input of which is connected to the input of the integrator, as well as RS-flip-flop, S and R inputs of which are connected Nena respectively with the first and second outputs of the temporary selector
SU833642524A 1983-09-15 1983-09-15 Class d amplifier SU1170582A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833642524A SU1170582A1 (en) 1983-09-15 1983-09-15 Class d amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833642524A SU1170582A1 (en) 1983-09-15 1983-09-15 Class d amplifier

Publications (1)

Publication Number Publication Date
SU1170582A1 true SU1170582A1 (en) 1985-07-30

Family

ID=21081861

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833642524A SU1170582A1 (en) 1983-09-15 1983-09-15 Class d amplifier

Country Status (1)

Country Link
SU (1) SU1170582A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE Transaction on Automatic Control AC-v-n, 1968, № 5, c. 526. Патент US № 4144502, кл. Н 03 F 3/38, 1979. *

Similar Documents

Publication Publication Date Title
GB596078A (en) Improvements in or relating to arrangements for demodulating time modulated electricpulses
ES8104680A1 (en) Low frequency power amplifier and its use in an amplitude modulated transmitter.
SU1170582A1 (en) Class d amplifier
KR870011751A (en) Noise Immune Circuit for Frequency Detectors
ES434260A1 (en) Audio frequency squelch system
JPS5749374A (en) Stabilized ac power source
SU1073878A1 (en) Class d amplifier
SU1108613A1 (en) R.f. pulse shaper
RU2030833C1 (en) Time/pulse-modulated signal transceiving system
RU2022449C1 (en) Peak detector
SU1125551A1 (en) Wide-band ac-to-dc voltage converter
SU652690A1 (en) Acoustic surface wave amplifier
SU853775A1 (en) Class "d" power amplifier
SU780148A1 (en) Frequency multiplier
SU1270872A1 (en) Switch-type power amplifier
SU1233261A1 (en) Gate-type power amplifier
RU2280324C1 (en) Method and device for signal decoding
SU658747A2 (en) Pulse noise protection system
SU900467A1 (en) Noise suppressor
SU1103346A1 (en) Amplifier
SU907851A1 (en) Device for receiving amplitude-mldulated telegraph signals
SU1128374A1 (en) Rectangular carrier signal conditioner
SU987787A1 (en) Frequency-modulated signal demodulator
SU1188761A1 (en) Square-law function generator
JPS5764127A (en) Loose parts monitor