SU1167528A1 - Digital phase meter with constant measurement time - Google Patents

Digital phase meter with constant measurement time Download PDF

Info

Publication number
SU1167528A1
SU1167528A1 SU843693262A SU3693262A SU1167528A1 SU 1167528 A1 SU1167528 A1 SU 1167528A1 SU 843693262 A SU843693262 A SU 843693262A SU 3693262 A SU3693262 A SU 3693262A SU 1167528 A1 SU1167528 A1 SU 1167528A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
counter
coincidence
Prior art date
Application number
SU843693262A
Other languages
Russian (ru)
Inventor
Зиновий Владимирович Маграчев
Виталий Иванович Назаренко
Михаил Николаевич Корсаков
Сергей Викторович Чепурных
Original Assignee
Предприятие П/Я А-1490
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1490 filed Critical Предприятие П/Я А-1490
Priority to SU843693262A priority Critical patent/SU1167528A1/en
Application granted granted Critical
Publication of SU1167528A1 publication Critical patent/SU1167528A1/en

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

ЦИФРОВОЙ ФАЗОМЕТР С ПОСТОЯННЫМ ИЗМЕРИТЕЛЬНЫМ ВРЕМЕНЕМ содержащий два формировател , триггер с раздельным запуском, первый и второй элементы совпадени ,врем задающий делитель,задающий генератор счетчик причем выходы формирователей соединены соответственно с входами раздельного запуска триггера,выход триггера соединен с первым входом первого элемента совпадени , второй вход которого соединен с выходом задающего генератора и входом врем задающего делител , выход которого соединен с входом второго элемента совпадени , второй вход которого соединен с выходом первого элемента совпадени , а счетный вход счетчика соединен с выходом второго элемента совпадени , отличающийс  тем, что, с целью повьшени  точности за счет исключени  погрешности измерени  из-за кратности частот сигнала задающего генератора и входного сигнала, в него введены запоминающий блок, блок сравнени  кодов, реверсивньй счетчик, триггер, блок синхронизации , причем выхода счетчика соединены с блоком сравнени  непосредственно и через запоминающий блок, вход управлени  которого подсоединен к одному выходу блока синхрони (Л зации, вход которого соединен с выходом вpeм зa тaющeгo делител , а другие выходы подключены соответственно к входу управлени  счетчика и счетному входу реверсивного счетчика , вход управлени  которого соединен с выходом блока сравнени  кодов , выход реверсивного счетчика, подключен 4ерез триггер к входу уп05 равлени  задающего генератора. ел ю 00A DIGITAL PHASOMETER WITH CONSTANT MEASURING TIME contains two formers, a trigger with separate start, the first and second elements of a match, a time setting divider, a setting generator counter and the output of the drivers are connected respectively to the inputs of the separate trigger trigger, the output of the trigger is connected to the first input of the trigger, the output of the drivers, connected to the separate start trigger inputs, trigger output connected to the first input of the drivers the input of which is connected to the output of the master oscillator and the input time of the master divider, the output of which is connected to the input of the second coincidence element, the second the input of which is connected to the output of the first element of coincidence, and the counting input of the counter is connected to the output of the second element of coincidence, characterized in that, in order to improve accuracy by eliminating measurement error due to the frequency multiplicity of the signal of the master oscillator and the input signal, a memory is entered into it block, code comparison block, reversible counter, trigger, synchronization block, the counter output being connected to the comparison block directly and through a memory block, the control input of which is connected n to one output of the synchronization unit (the customer, whose input is connected to the output of the tailing divider, and the other outputs are connected respectively to the control input of the counter and the counting input of the reversible counter, the control input of which is connected to the output of the code comparison unit, the output of the reversible counter, is connected 4 through the trigger to the input of the master-generator control board. ate you 00

Description

. Изобретение относитс  к радиоизмерительной технике и может быть использовано дл  повьтшени  точности цифровых фазометров при измерени х в широком диапазоне частот. Известен цифровой фазометр с пос то нным измерительным временем, который содержит преобразователь фазо вого сдвига во временные интервалы два элемента совпадени , счетчик импульсов, управл емый по частота генератор импульсов, делитель частоты , триггер, блок управлени  Л Недостаток известного устройства про вл етс  в возрастании погрешнос ти измерени  в случа х кратности частот входного сигнала и сигнала задающего генератора импульсов. Наиболее близким к предлагаемому  вл етс  фазомер с посто нным измерительным временем, содержащий два формировател , триггер с раздельным запуском, два элемента совпадени , задающий генератор, врем задающий делитель и счетное устройс во 2. Недостатком данного устройства  вл етс  возрастание погрешности квантовани  в случае кратности частот входного сигнала и квантующей импульсной последовательности, что про вл етс  в виде значительной нестабильности показаний фазометра дл  отдельных значений частоты вход ного сигнала в области верхних частот рабочего диапазона. Целью насто щего изобретени   вл етс  исключение погрешности измерени  из-за кратности частот сигнала задающего генератора и вход ного сигнала. Поставленна  цель достигаетс  тем, что в цифровой фазометр с посто нным измерительньм временем, содержащий два формировател , триггер с раздельным запуском, первый и второй элементы совпадени , врем  задающий делитель, задающий генератор , счетчик, причем выходы формиро вателей соединены соответственнно с входами раздельного запуска триггера , выход триггера соединен с первым входом первого элемента совпадени , второй вход которого соединен с выходом задающего генератора и входом врем задающего делител , выход которого соединен с входом второго элемента совпадени , второй 82 вход которого соединен с выходом первого элемента совпадени , а счетный вход счетчика соединен с выходом второго элемента совпадени , введены запоминающий блок, блок сравнени  кодов, реверсивный счетчик , триггер, блок синхронизации, причем вьгходы счетчика соединены с блоком сравнени  непосредственно и через запоминающий блок, вход управлени  которого подсоединен к одному выходу блока синхронизации, вход которого соединен с выходом .врем задающего делител , а другие выходы подключены соответственно к входу управлени  счетчика и счетному входу реверсивного счетчика, вход управлени  которого соединен с выходом блока сравнени  кодов, выход реверсивного счетчика подключен через триггер к входу управлени  задающего генератора. На чертеже приведена блок-схема цифрового фазометра с посто нным измерительным временем. Фазометр включает формирователи 1 и 2 коротких.импульсов,триггер 3 с раздельным запуском, элементы 4 и 5 совпадени , задающий генератор 6, врем задающий делитель 7 частоты, счетчик 8, блок 9 сравнени  кодов, запоминающий блок 10, реверсивный счетчик 115 счетный триггер 12 и блок 13 синхронизации. Выходы формирователей 1 и 2 соединены с входами триггера 3 с раздельным запуском, выход которого соединен с одним из входов элемента 4 совпадени , выход которого соединен с одним из входов второго элемента 5 совпадени . Вь1ход перестраиваемого по частоте задаю- , щего генератора 6 соединен с вторым входом элемента 4 совпадени  и с входом врем задающего делител  7, выход которого соединен с вторым входой второго элемента 5 совпадени , выход которого, в свою очередь, соединен со счетным входом счетчика 8. Выходы счетчика 8 соединены с входами блока 9 сравнени  кодов непосредственно и через запоминающий блок 10. Выход блока 9 сравнени  кодов соединен с входом управлени  реверсивного счетчика 11. Выход последнего соединен с входом счетного триггера 12, выходом соединенного с входом управлени  частотой задающего генератора 6. Вход 3 блока 13 синхронизации соединен с выходом врем задающего делител  7, а г.оответствующие выходы - с входами управлени  запоминающего блока и счетчика 8, а также со счетным входом реверсивного счетчика 11. Фазометр работает следующим образом . С выходов формирователей 1 и 2 короткие импульсы, соответствующие моментам перехода входных сигнашов через нулевое значение, поступают на входы триггера 3 с раздельным запуском. В результате на выходе последнего формируютс  импульсы, длительность которых пропорциональна величине измер емого фазового сдвига. Эти импульсы поступают на первый элемент 4 совпадени , где заполн ютс  импульсами высокой частоты , поступающими с задающего гене ратора 6. Одновременно импульсна  последовательность с выхода задающего генератора 6 поступает на вход врем задающего делител  7, на выходе которого формируютс  импульсы длительностью, равной измерительном времени фазометра. Эти импульсы, во первых, отпираю,т второй элемент 5 совпадени , в результате чего на вход счетчика 8 с выхода элемента 4 совпадени  начинает поступать импул сна  последовательность,несуща  информацию об измер емом фазовом сдви ге, во-вторых, подаютс  на блок 13 синхронизации, который в паузе между циклами измерени  вырабатывает серию из трех коротких импульсов. Первый импульс подаетс  на счетный вход реверсивного счетчика 11, второй осуществл ет запись информации Б запоминающий блок 10 и третий, по вл ющийс  непосредственно перед началом очередного цикла измерени , осуществл ет сброс счетчика 8, Так как входы запоминающего блок 10 соединены с выходами счетчика Ву после окончани  каждого цикла измерени  в запоминающем блоке 10 хранитс  двоичный код результата предыдущего цикла, и блок 9 сравнени  кодов сравнивает этот код с двоичным кодом на выходах счетчика 8. В случае кратности частот входного 55 тью . The invention relates to a radio measuring technique and can be used to improve the accuracy of digital phase meters when measuring over a wide frequency range. A digital phase meter with a measured measurement time is known, which contains a phase shift converter at time intervals of two coincidence elements, a pulse counter, a frequency controlled pulse generator, a frequency divider, a trigger, a control unit L. The disadvantage of the known device is an increase in error These measurements are in cases of frequency multiplicity of the input signal and the signal of the master pulse generator. The closest to the present invention is a phase meter with a constant measurement time, containing two formers, a trigger with separate start, two elements of coincidence, a master oscillator, a time master divider and a counting device in 2. The disadvantage of this device is an increase in quantization error in the case of frequency multiplicity input signal and a quantizing pulse sequence, which manifests itself in the form of a significant instability of the phase meter readings for individual values of the frequency of the input signal in the region high frequency working range. The purpose of the present invention is to eliminate the measurement error due to the frequency multiplicity of the signal of the master oscillator and the input signal. The goal is achieved by the fact that in a digital phase meter with a constant measuring time, containing two formers, a trigger with separate start, the first and second elements of coincidence, time is the master divider, the master oscillator, a counter, and the outputs of the formers are connected respectively to the inputs of the separate trigger trigger , the trigger output is connected to the first input of the first match element, the second input of which is connected to the output of the master oscillator and the input time of the master divider, the output of which is connected to The second match element, the second 82 input of which is connected to the output of the first match element, and the counting input of the counter is connected to the output of the second match element, a storage unit, a code comparison unit, a reversible counter, a trigger, a synchronization unit are entered, and the meter triggers are connected to the comparison unit directly and through a storage unit, the control input of which is connected to one output of the synchronization unit, the input of which is connected to the output. time of the master divider, and the other outputs are connected according to GOVERNMENTAL entry to the control input of the counter and the counting-down counter, whose control input connected to the output code comparing unit down counter output is connected via a trigger to the oscillator control input. The drawing shows a block diagram of a digital phase meter with a constant measurement time. Phase meter includes shapers 1 and 2 short pulses, trigger 3 with separate start, elements 4 and 5 coincidence, master oscillator 6, time master frequency divider 7, counter 8, code comparison block 9, memory block 10, reversible counter 115 counting trigger 12 and a synchronization unit 13. The outputs of the formers 1 and 2 are connected to the inputs of the trigger 3 with separate start, the output of which is connected to one of the inputs of the coincidence element 4, the output of which is connected to one of the inputs of the second coincidence element 5. The output of the frequency tunable oscillator 6 is connected to the second input of the coincidence element 4 and the input of the master divider 7, the output of which is connected to the second input of the second coincidence element 5, the output of which, in turn, is connected to the counting input of the counter 8. The outputs of the counter 8 are connected to the inputs of the code comparison block 9 directly and through the storage unit 10. The output of the code comparison block 9 is connected to the control input of the reversible counter 11. The output of the latter is connected to the input of the counting trigger 12, Inverter with the input of the frequency control of the master oscillator 6. The input 3 of the synchronization unit 13 is connected to the output of master clock 7, and the corresponding outputs to the control inputs of the memory block and counter 8, as well as to the counting input of the reversing counter 11. The phase meter works as follows . From the outputs of the formers 1 and 2 short pulses corresponding to the moments of the transition of the input signal through zero, arrive at the inputs of the trigger 3 with separate start. As a result, pulses are formed at the output of the latter, the duration of which is proportional to the magnitude of the measured phase shift. These pulses arrive at the first coincidence element 4, where they are filled with high-frequency pulses coming from the master oscillator 6. Simultaneously, the pulse sequence from the output of the master oscillator 6 enters the input time of the master divider 7, at the output of which pulses of a duration equal to the measurement time of the phase meter are generated . First, these pulses are unlocked, the second coinciding element 5, as a result of which an input pulse begins to arrive at the input of counter 8 from the output of element 4 coincidence, carrying information about the measured phase shift, and secondly, is fed to synchronization unit 13 which, in the pause between measurement cycles, produces a series of three short pulses. The first pulse is applied to the counting input of the reversible counter 11, the second records information B of the storage unit 10, and the third, appearing just before the next measurement cycle, resets the counter 8, Since the inputs of the storage unit 10 are connected to the outputs of the Wu counter after the end of each measurement cycle, the binary result code of the previous cycle is stored in the storage unit 10, and the code comparison unit 9 compares this code with the binary code at the outputs of counter 8. In the case of frequency multiples of the input 55 tyu

сигнала и сигнала задающего генератора имеет место значительна  нестабильность показаний фазометра, иthe signal and the signal of the master oscillator there is a significant instability of the phase meter readings, and

ни  из-за кратности частот сигнала задающего генератора и входного сигнала. В результате обеспечивает28 следовательно, сравниваемые коды существенно отличаютс . При этом на выходе блока 9 сравнени  кодов по вл етс  сигнал, переключающий реверсивный счетчик 11 в режим суммировани . Поскольку броски показаний фазометра от цикла к циклу повтор ютс , реверсивный счетчик 11 суммирует импульсы, поступающие из блока 13 синхронизации. При переполнении реверсивного счетчика 11 переключаетс  счетный триггер 12, каждому из двух состо ний которого соответствует определенное значение частоты задающегогенератора 6. После переключени  счетного триггера 12 частота задающего генератора 6 принимает новое значение, при котором нарушаетс  кратность ее отношени  к частоте входного сигнала, и, следовательно, устран етс  возникающа  из-за этой кратности погрешность фазометра. Если же кратности частот нет, то показани  фазометра стабильны, и отличие двоичных кодов результатов измерени  в последовательных циклах не превьш1ает допустимой величины . При этом на реверсивный счетчик 11 поступает сигнал, переключакнций его в режим вычитани , и в каком бы состо нии реверсивный счетчик 11 ни находилс , после некоторого числа циклов он об зательно установитс  в нулевое состо ние, в котором и останетс , так как работа реверсивного счетчика 11 в режиме вычитани  при этом исключаетс  При случайной нестабильности показаний, возникающей в течение ограниченного числа циклов измерени , реверсивный счетчик 11 не достигает переполнени  и об зательно возвращаетс  в нулевое состо ние. В этом случае.изменени  частоты задающего генератора 6 не происходит. Таким образом, исключаетс  случайный возврат к кратности частот входнрго сигнала и сигнала задающего генератора 6. В предлагаемом фазометре полносисключаетс  погрешность измере511675286nor because of the frequency multiplicity of the signal of the master oscillator and the input signal. As a result, it provides 28 therefore the compared codes are significantly different. At the same time, at the output of the code comparison unit 9, a signal appears that switches the reversible counter 11 into the summation mode. Since the readings of the phase meter from cycle to cycle are repeated, the reversible counter 11 sums the pulses coming from the synchronization unit 13. When the reversing counter 11 overflows, the counting trigger 12 switches, each of the two states of which corresponds to a certain value of the frequency of the master oscillator 6. After switching the counting trigger 12, the frequency of the master oscillator 6 takes on a new value at which the ratio of its input to the frequency of the input signal is violated, and therefore The error of the phase meter arising due to this multiplicity is eliminated. If there are no frequency multiplicities, then the phase meter readings are stable, and the difference between the binary codes of the measurement results in successive cycles does not exceed the permissible value. In this case, the reversible counter 11 receives a signal, switches it into the subtraction mode, and in whatever state the reversible counter 11 will not be found, after a certain number of cycles, it will necessarily be set to the zero state, in which it will remain 11 in the subtraction mode is eliminated. In the event of random instability of the readings occurring during a limited number of measurement cycles, the reversible counter 11 does not reach overflow and necessarily returns to the zero state. In this case, the frequency of the master oscillator 6 does not change. Thus, a random return to the frequency multiplicity of the input signal and the signal of the master oscillator 6 is excluded. In the proposed phase meter, the error of measurement is completely eliminated 511675286

с  высока  точность измерени , в рас- вплоть до частот, равных частоте ширенном рабочем диапазоне частот задающего генератора.with high measurement accuracy, up to frequencies equal to the frequency of the wide operating frequency range of the master oscillator.

Claims (1)

ЦИФРОВОЙ ФАЗОМЕТР С ПОСТОЯННЫМ ИЗМЕРИТЕЛЬНЫМ ВРЕМЕНЕМ; содержащий два формирователя, триггер с раздельным запуском, первый и второй элементы совпадения,времязадающий делитель,задающий генератор,счетчик, причем выходы формирователей соединены соответственно с входами раздельного запуска триггера,выход триггера соединен с первым входом первого элемента совладения, второй вход которого соединен с выходом задающего генератора и входом времязадающего делителя, выход которого соединен с входом второго элемента совпадения, второй вход которого соединен с выходом первого элемента совпадения, а счетный вход счетчика соединен с выходом второго элемента совпадения, отли чающийся тем, что, с целью повышения точности за счет исключе ния погрешности измерения из-за кратности частот сигнала задающего генератора и входного сигнала, в него введены запоминающий блок, блок сравнения кодов, реверсивный счетчик, триггер, блок синхронизации, причем выхода счетчика соединены с блоком сравнения непосредственно и через запоминающий блок, вход управления которого подсоединен к одному выходу блока синхронизации, вход которого соединен с выходом времязадающего делителя, а другие выходы подключены соответственно к входу управления счетчика и счетному входу реверсивного счетчика, вход управления которого соединен с выходом блока сравнения кодов, выход реверсивного счетчика, подключен 4ерез триггер к входу управления задающего генератора.DIGITAL PHASOMETER WITH CONSTANT MEASURING TIME; comprising two shapers, a trigger with separate start, the first and second coincidence elements, a timing divider, a master oscillator, a counter, the outputs of the shapers connected respectively to the inputs of the separate trigger trigger, the trigger output connected to the first input of the first coping element, the second input of which is connected to the output the master oscillator and the input of the time-divider, the output of which is connected to the input of the second coincidence element, the second input of which is connected to the output of the first coincidence element, and the counter input of the counter is connected to the output of the second coincidence element, characterized in that, in order to improve accuracy due to eliminating the measurement error due to the frequency multiplicity of the master oscillator signal and the input signal, a memory block, a code comparison block, a reverse a counter, a trigger, a synchronization unit, the output of the counter being connected to the comparison unit directly and through a storage unit, the control input of which is connected to one output of the synchronization unit, the input of which is connected to the output home of the timing divider, and the other outputs respectively connected to the control input of the counter and the counting input of down counter, whose control input is connected to the comparator output codes, yield reversible counter is connected to the input of flip-flop 4erez oscillator control.
SU843693262A 1984-01-13 1984-01-13 Digital phase meter with constant measurement time SU1167528A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843693262A SU1167528A1 (en) 1984-01-13 1984-01-13 Digital phase meter with constant measurement time

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843693262A SU1167528A1 (en) 1984-01-13 1984-01-13 Digital phase meter with constant measurement time

Publications (1)

Publication Number Publication Date
SU1167528A1 true SU1167528A1 (en) 1985-07-15

Family

ID=21100736

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843693262A SU1167528A1 (en) 1984-01-13 1984-01-13 Digital phase meter with constant measurement time

Country Status (1)

Country Link
SU (1) SU1167528A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 607164, кл. q 01 R 25/08, 1975. 2. Авторское свидетельство СССР № 123617, кл. Q 01 R 25/00, 1959 (прототип). « *

Similar Documents

Publication Publication Date Title
SU1167528A1 (en) Digital phase meter with constant measurement time
SU1270719A1 (en) Digital phasemeter with constant measurement time
SU1099288A1 (en) Device for checking period of oscillations
SU1278717A1 (en) Digital velocity meter
SU1318928A1 (en) Phase calibrator
SU789854A1 (en) Frequency meter
SU1396083A1 (en) Follow-up digital phase meter
SU1213436A1 (en) Digital phase-meter
SU1278733A1 (en) Digital phasemeter
RU1772890C (en) Generator-frequency meter
SU1420547A1 (en) Digital phase meter
SU760162A1 (en) Device for checking shaft angular position-to-code converters
SU1173340A1 (en) Phase difference meter
SU1219981A1 (en) Apparatus for determining standard deviation of pulse duration
SU1043677A1 (en) Exponential function index computing device
SU1188869A1 (en) Device for tolerance checking of frequency
SU402819A1 (en) ELECTRONIC PHASOMETER
SU433487A1 (en)
SU1211821A1 (en) Program time relay
SU1626248A1 (en) Device for measuring repetitive time intervals
SU1562893A2 (en) Time-coded converter
SU1118933A1 (en) Digital phase detector
SU902266A1 (en) Device for digital tracing of periodic signal phase
SU1406505A1 (en) Device for measuring deviation of signals of several frequencies from mean value
SU1128189A1 (en) Wide-limit digital phase meter