SU1161949A1 - Устройство дл управлени вводом информации - Google Patents

Устройство дл управлени вводом информации Download PDF

Info

Publication number
SU1161949A1
SU1161949A1 SU833683424A SU3683424A SU1161949A1 SU 1161949 A1 SU1161949 A1 SU 1161949A1 SU 833683424 A SU833683424 A SU 833683424A SU 3683424 A SU3683424 A SU 3683424A SU 1161949 A1 SU1161949 A1 SU 1161949A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
elements
trigger
Prior art date
Application number
SU833683424A
Other languages
English (en)
Inventor
Валерий Валентинович Веселовский
Юрий Васильевич Рябцов
Олег Григорьевич Светников
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU833683424A priority Critical patent/SU1161949A1/ru
Application granted granted Critical
Publication of SU1161949A1 publication Critical patent/SU1161949A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ВВОДОМ ИНФОРМАЦИИ, содержащее блок св зи, блок сопр жени , первый и второй регистры, первый элемент ИЛИ и первый триггер, первые вход и выход блока св зи  вл ютс  первым входом и выходом устройства, выходы группы блока св зи соединены с входами группы.первого регистра, второй выход блока св зи соединен с входом первого регистра, выходы которого соединены с входами первой группы второго регистра, выходы которого соединены с входами группы блока сопр жени , выходы которого  вл ютс  выходами группы устройства, первьй выход блока сопр жени  соединен с входом сброса первого триггера, а второй вькод - с первым входом первого элемента ИЛИ, выход которого соединен с входом установки первого триггера, вькод которого соединен с вторым входом блока св зи, второй вход первого элемента ИЖ Явл етс  вторым входом устройства. отличающеес  тем, что, с целью повышени  быстродействи , в него введены блок формировани  данных, логический блок, дешифратор , второй и третий триггеры, элемент задержки, второй и третий элементы ИЛИ, с первого по третий элементы И, входы группы логического блока и входы дешифратора соединены с выходами первого регистра , а выходы логического блока - с входами второй группы второго регистра, первый выход блока формировани  данных соединен с входом управлени  логического блока, второй выход блока формировани  данных соединен с первым входом (Л второго регистра, а третий выход с вторыми входами второго регистра и третьего элемента И, вход первого элемента задержки соединен с вторым выходом блока св зи, а выход - с п тым входом блока формировани  данных и с первыми входами первого и второго элементов И, перО ) вый и второй выходы дешифратора соединены с первым и вторым входами бло- ка формировани  данных соответственсо но, третий выход дешифратора соеди4ik нен с третьим входом блока формирова- СО ни  данных и с первым входом второго элемента ШЙ, четвертый выход дешифратора соединен с четвертым входом блока формировани  данных, с вторым входом первого элемента И с вторым входом второго элемента ИЛИ, выход которого соединен с вторым входом второго элемента И, выход которого соединен с входом установки второго триггера, выход первого элемента И соединен с первым входом третьего

Description

элемента ИЛИ, второй вход которого соединен с вторым выходом блока . сопр жени , а выход - с входом установки третьего триггера, вход сброса которого соединен с первым выходом блока сопр жени , а выход с третьим входом третьего элемента И, вход сброса второго триггера соединен с третьим выходом блока сопр жени , пр мой выход соединен с вторым входом блока сопр жени , а инверстый - с первым входом третьего элемента И, выход которого соединен с первым входом блока сопр жени .
2. Устройство по п. 1, о т л ич ающее с   тем, что блок формировани  данных содержит второй элемент задержки, четвертый и п тый триггеры, с четвертого по девЪ- тый элементы И, с четвертого по шестой элементы ИЛИ, элемент ИЛИ-НЕ, первый вход элемента ИЛИ-НЕ и второй вход п того элемента И  вл ютс  первым входом блока, второй вход элемента ИЛИ-НЕ и первый вход шестого элемента ИЛИ  вл ютс  вторым входом блока, второй и третий входы шестого элемента ИЛИ  вл ютс  третьим и четвертым входами блока соответственно, вход второго элемента задержки и первые входы с четвертого по шестой элементов И  вл ютс  п тым входом блока, выход второго элемента задержки соединен с первыми входами с седьмого по дев тый элементов И, выход элемента ИЛИ-НЕ соединен с вторыми входами четвертого,седьмого, восьмого и дев того элементов И, выход шестого элемента ИЛИ соединен с вторым входом шестого элемента И, выход которого соединен с входом сброса п того триггера,выход п того элемента И соединен с входами установки и сброса п того и четвертого триггеров соответстпенно выход четвертого элемента И соединен с входом установки четвертого триггера , пр мой выход которого соединен с третьим входом седьмого элемента И, а инверсный - с третьим входом восьмого элемента И, пр мой выход п того триггера соединен с четвертыми входам седьмого и восьмого элементов И и  влетс  первым выходом блока, а инверсны выход соединен с третьим входом дев того элемента И, выход которого соединен с вторыми входами четвертого и п того элементов ИЛИ, выходы восьмого и седьмого элементов И соединены с первыми входами п того и четвертого элементов ИЛИ соответственно, выходы четвертого и п того элемен ,тов ИЛИ  вл ютс  вторым и третьим входами блока соответственно.
Изобретение относитс  к вычислительной технике и может быть использовано дл  управлени  обменом информацией между каналами ввода-вьгоода цифровой вычислительной машины и устройствами ввода.
Цель изобретени  - повышение быстродействи  вычислительных систем при вводе информации.
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 - схема блока формировани  данных; на фиг. 3 - схема блока сопр жени ; на фиг. 4 - схема логического блока.
Устройство дл  управлени  вводом (фиг. 1) содержит блок 1 св зи, первый элемент 2 задержки, дешифратор 3, первьй 5 и второй 7 регистры , логический блок 6, блок 8 формировани  данных, первьй 4, второй 9, третий 13 элементы ИЛИ, первьй 10, второй 12 и третий 16 элементы И, первьй 11, второй 14 и Третий 15 триггеры, блок 17 сопр жени , шины 18 и 19 св зи с устройством ввода (не показано), шину 20 пуска, шины 21-39 передачи управл ющих и
информационных сигналов между блоками устройства, шины 40 сопр жени  с каналом вычислительной системы (не показана).
Блок 1 св зи представл ет собой
группу усилителей приемников и усилителей передатчиков, осуществл ющих согласование по уровню сигналов , которыми обмениваютс  устройство дл  управлени  вводом и устройство ввода. Конкретное исполнение усилителей определ етс  типом устройства ввода и элементной базой устройства дл  управлени  вводом. Дешифратор 3 осуществл ет вьщеление символов типа кода двоично-шестнадцатиричного (тип 2-16) и алфавитно-цифрового (тип А-Ц), символов начала заголовка (НЗ) и начала текста (НТ) и представл ет собой четыре восьмивходовых схемы совпадени  и группу инверторов, число которых определ етс  количеством нулей в вьщел емых кодовых комбинаци х. Сиг налы с разр дов регистра 5, на которых в данной кодовой комбинации долж ны быть единицы, подаютс  на входы 1 схемы совпадени  непосредственно, а с разр дов, на которых должны быть нули - через инверторы. Регистр 7 представл ет собой восьми- разр дный регистр с раздельной записью информации в старшую и младшую тетрады (шины 32 и 33). Триггеры IT 14, 15 - R5 -триггеры. Блок 8 формировани  данных (фиг.2 содержит элемент ИЛИ-НЕ 41, четвертый 52, п тый 53 и шестой 42 элементы ИЛИ, второй элемент 43 зaдepжкиi четвертый 44, п тый 45, шестой 46, седьмой 49, восьмой 50 и дев тый 51 элементы И, четвертьш 47 и п тый 48 триггеры. Триггер 47 - счет-ный триггер с установочным входом. Триггер 48 - R5 - триггер. Блок 17 сопр жени  (фиг. 3) содер жит третий регист. 34, схему 55 срав нени , второй дешифратор 56, дес тый 57, одиннадцатый 58, двенадцатый 61, тринадцатый 65, четырнадцатый 65 и п тнадцатый 66 элементы И, седьмой:.элемент ИЖ 59, шестой 60 и седьмой 69 триггеры, первый 62 и второй 63 элементы НЕ,мультиплексор 67, третий элемент 68 задержки, согласующие усилители 70, шины 71-94 передачи управл ющих и информационных сигналов. Триггеры 60,69 - RS триггеры . Регистр 54 предназначен дл  хранени  адреса устройства ввода Цепи установки адреса не показаны. В качестве регистра 54 может использоватьс  наборное поле. Дешифратор 56 команд.выполнен с входом считьгеани , на который подаетс  сигнал сопровождени  команды, поступающей из канала . Работа мультплексора 67 описываетс  в таблице. Логический блок 6 (фиг. 4) содержит третий элемент НЕ 95, первую 96 и вторую 97 группы элементов И и группу 98 элементов ИЛИ. На вход группы блока 6 поступает по шинам 24 восьмиразр дный код. 4-7-й разр ды (младша  тетрада) регистра 7 подключены к шинам 24, а 0-3-й разр ды (старша  т.етрада) - к шинам 25. 0-3-й разр ды на шинах 25 формируютс  либо из старшей, либо из младшей входных тетрад в зависимости от уровн  сигнала на шине 31. Если на шине 31 находитс  нулевой уровень, то сигнал с вькода элемента НЕ 95 разблокирует элементы И 97 и на 0-3-й разр ды подаетс  старша  тетрада (0-3-й разр ды ) . Если на шине 31 единичный уровень, то через элементы И 96 на 0-3-й разр ды передаетс  младша  входна  тетрада (4-7-й разр ды). Устройство работает следующим образом. Возможны несколько вариантов ввода данных: по инициативе канала.; начальна  загрузка, ввод по инициативе абонента. Ввод по инициативе канала осуществл етс  по команде от канала. Ввод инициируетс  командой Прочитать, поступающей из канала в устройство дл  управлени  вводом, по которой организу тс  запуск устройства ввода. . Начальна  загрузка иницируетс  нажатием кнопки пуска (не показана). Кнопка может располагатьс  на панели управлени  устройства дл  управлени  вводом или входить в состав органов управлени  устройства ввода . В данном режиме информаци  от устройства ввода должна поступать в следующем пор дке: символ НТ символ типа кода - управл ющее слово дл  ввода данных - данные. Символ НТ пересылаетс  в канал вводавьгеода . Канал, получив символ НТ, настраиваетс  на режим начальной загрузки и управл ет вводом информации , поступающей от устройства дл  управлени  вводом в оперативную пам ть ЦВМ. Ввод информации осуществл етс  без участи  процессора (не показан). Ввод по инициативе абонента начинаетс  также после нажати  кнопки Пуск. В этом режиме информаци  от внешнего устройства должна поступать в следующем пор дке: - символ НЗ - символ типа кода - заголовок, в котором даетс  характеристика вводимых данных данные . Ввод заголовка и данных осуществл етс  в соответствии с управл ющими словами, сформированными операционной системой, причем управл ющие слова дл  ввода массива данных формируютс  с учетом заголовка . В режиме ввода по инициативе канала устройство работает следующим образом. Канал устанавливает св зь с устройством ввода, дл  чего передает по информационным шинам 87 его адpec и с задержкой необходимой дл  дешифрации адреса, выдает сигнал идентификации адреса по шине 88 Код адреса с выхода согласующих , усилителей 70 поступает по шинам 72 на первьй вход группы схемы 55 срав нени , на второй вход группы которо подаетс  код адреса устройства с регистра 54. В случае совпадени  ад ресов сигнал с выхода схемы 55 срав нени  разрешает прохождение сигнала Адрес (шина 78) через элемент И 58. Этим сигналом триггер 60 устанавливаетс  в единичное состо ние , разблокиру  элементы И 61, 64 и 65. Единичное состо ние триггера 60 означает, что устройство логически подключено к сопр жению 40 и находи с  в состо нии св зи с канапо. Сигнал с шины 78 проходит через элементы ИЛИ 59 и И 64 и поступает по шине 75 на элемент 68 задержки и на вход считывани  мультиплексора 67, разреша  передачу информации на выходы мультиплексора 67. На шинах 73 и 74 в это врем  нулевые уровни, что соответствует выбору адреса устройства, поступающего по шинам 71. Таким образом, на информационные шины 77 абонента выдаетс  ответный адрес устройства. G задержкой, определ емой элементом 68, выдаетс  по шине 81 сигнал сопровождени  Ответ. Адрес и сигнал Ответ поступают в канал, соответственно , по шинам 8би 91 . Канал анализирует адрес устройст ва и, если св зь установлена правил но, опрашивает устройство, дл  .чего передает ему код команды опроса сое то ни  и с задержкой - сигнал идентификации команды по ишне 89. Код команды поступает с выхода согласующих усилителей по шинам 72 на дешифратор 56. С приходом по шине 79 сигнала Управление, поступающего на вход опроса дешифратора 56, на шине 76 по вл етс  единичный уровень, который проходит через элемент И 57 . на шину 73. На шине 74. в это врем  находитс  нулевой уровень, что соответствует выбору выхода мультиплексора , по которому передаетс  байт состо ни  (не показан, показано формирование только одного сигнала состо ни  - шина 36). Таким образом, на информационные шины 77 абонента вьщаетс  байт состо ни  устройства. Сигнал Управление проходит через элементы ИЛИ 59, И 64, 68 задержки, и на шине 81 формируетс  сигнал сопровождени  Ответ, который выдаетс  через соответствующие усилители 70 в канал по шине 91. Канал анализирует прин тый байт состо ни , и если устройство не зан то , выдает по шинам 87 каманду Прочитать и идентификатор по шине 89. Код команды по шинам 72 поступает на вход дешифратора 56. Сигнал с шины 89 транслируетс  на шину 79. С приходом по шине 79 сигнала Управление на шине 39 формируетс  сигнал включени , который проходит через элементы ИЛИ 4 и 13 и утанавливает триггеры 11 и 15 в единичное состо ние. Сигнал Управление с шины 79 проходит через элемент ИЛИ 59 или элемент И 64, элемент 68 задержки на иину 81, и в канал выдаетс  по шИне 91 сигнал ответа , свидетельствующий о приеме команды устройством. Канал разрывает св зь с устройством, посыпа  по шине 93 сигнал Конец св зи, которьй по шине 83 сбрасьгоает триггер 60 в нулевое состо ние. Единичный уровень с выхода триггера 1 1 проходит через блок 1 св зи на шины 18, разреша  устройству ввода передачу данных. Единичньй уровень с выхода триггера 1$ поступает на элемент И 16, разреша  вьщачу запросов на ввод данных в канал. Устройство ввода вьщает на шины 19 байт данных и сигнал синхронизации , которые через блок 1 св зи по шинам 23 и 24 поступают соответственно на вход группы и вход записи регистра . С выхода регистра 5 байт данных подаетс  по шинам 24 дешифратор 3, блок 6 и регистр 7 В исходном состо нии триггеры 47 и 48 наход тс  в нулевом состо нии На вход блока 6 по шине 31 поступае нулевой уровень. Единичный уровень с инверсного выхода триггера 48 поступает на эле мент И 51, поэтому, если байт данны не  вл етс  символом типа кода, сиг нал синхронизации проходит через элемент 2 и 43 задержки, И 51, ИЛИ и 53, и таким образом одновременно формируютс  сигналы записи старшей и младшей тетрад.в регистр 7 на шинах 32 и 33 соответственно. Одновременно сигналзаписи младшей тетрады проходит через элемент И 16 и устанавливает триггер 6 в единичное состо ние. Сигнал с пр  мого выхода триггера 69 выдаётс  через согласующие усилители 70 на шину 92 запроса на ввод и поступает в канал. . Канал, отрабатьгоа  запрос на ввод, устанавливает св зь с устрой .ством в описанном пор дке и переда:ет сигнал Данные по шине 90. Сиг1нал Данные с шин 90 поступает на шины 80 через согласующие усилители 70 и затем на элемент И 65 и устанавливает триггер 69 в нулевое состо ние, сбрасыва  тем самым зап рос. абонента. е«гнал Данные, прой д  через элементы ШШ 59 и И 64, поступает на элемент 68 задержки и вход считывани  мультиплексора 67 На шинах 73 и 74 в это врем  наход тс  соответственно нулевой и единичный уровни, что соответствует выбору байта данных, поступающих по. шинам 34. Таким образом, на информа дионныё шины 86 абонента через-.согл сующие усилители 70 выдаетс  байт данных.. . С задержкой, определ емой элемен том 68, посылаетс  сигнал Ответ, по koTOpOKly канал осуществл ет при:ем информации. Прин в байт данных, 1канал посылает по шине 93 сигнал К нец св зи, который сбрасывает триггер 60 в нулевое состо ние. Последук цие байты данных ввод тс  аналогичным образом. После приема последнего байта вводимого массива информации канал посылает по шинам 87 команду Выключить и идентификатор команды по шине 89. Код команды поступает по . шинам 72 на дешифратор 56, не приходом по шине 79 сигнала Управление на выходе дешифратора 56 по вл етс  сигнал выключени , который по шине 38 поступает на триггеры 11 и 15 и сбрасывает их в нулевое состо ние. Тем самым снимаетс  сигнал разрешени  передачи данных дл  устройства ввода и блокируетс  прохождение информационных запросов через элемент И 16. Если в процессе работы от устройства ввода поступает символ типа кода 2-16, то дешифратор 3 формирует на шине 27 сигнал, который поступает на элементы ИЛИ-НЕ 41 и И 45. Задержанный элементом 2 сигнал синхронизации символа типа кода 2-16 проходит через элемент И 45, устанавлива  триггер 47 в нулевое, а триггер 48 в единичное состо ние. На счетный вход триггера 47 этот сигнал не проходит так как элемент И 44 заблокирован сигналом с выхода элемента ИЛИ-НЕ 41. Этот же сигнал поступает на элементы И 49, 50 и 51, запреща  формирование сигналов записи на шинах 32 и 33..Таким образом, символ типа кода в ре гистр 7 не заноситс , и информационный запрос в канал не выдаетс . С поступлением в устройство следующих двух байтов от устройства ввода осуществл етс  формирование байта данных в коде 2-16. На блок 6 по шине 31 поступает единичный уровень, поэтому на оба входа регистра 7 поступает младша  тетрада регистра 5. Сигнал синхронизации по шине 26 поступает через элемент И 44 на счетный вход триггера 47 и устанавливает его в единичное состо ние. Задержанный элементом 43 сигнал синхронизации проходит только через элемент И 49 и поступает через элемент ШШ 52 по шине 32 на вход записи старшей тетрады регистра 7. Таким образом, в первом такте младша  тетрада байта , поступившего от устройства ввода , записьшаетс  на место старшей тетрады в регистра 7..Информационный запрос в канал не вьодаетс . Сигнал синхронизации следующего байта данных устанавливает счетньй триггер 47 в нулевое состо ние, и сигнал записи формируетс  уже на шине 33. Таким образом, во втором ; такте осуществл етс  запись младшей тетрады в регистр 7. Формирование байта данньпс завершаетс . Сигнал
91
записи младшей тетрады проходит через элемент И 16 в блок 17, где формируетс  информационный запрос,
Обратный переход в режим формиовани  кода А-Ц осуществл етс  при обнаружении дешифратором 3 символа типа кода А-И. Сигнал с шины 28 проходит через элемент ИЛИ 42 на элемент И 46, и сигнал синхронизации устанавливает триггер 48 в нулевое исходное состо ние.
В режиме начальной загрузки устройство работает следующим образом.
По шине 22 от кнопки пуска поступает сигнал пуска, по которому триггер 11 уста навливаетс  в единичное состо ние, и на шины 18 через блок 1 вьщаетс  сигнал, разрешающий устройству ввода передачу данных.
Первым от устройства ввода поступает и заноситс  в регистр 5 символ НТ. Дешифратор 3 вьщелени  символа НТ формирует на шине 30 сигнал, который поступает на элемент И 10 и проходит через элемент ИЛИ 9 на элемент И 12, а через элемент ИЛИ 42на элемент И 46. Задержанньй элементом 2 сигнал синхронизации устанавливает триггеры 14 и 15 в единичное положение, а триггер 48 - в нулевое , соответствзтощее формирование кода А-Ц. При этом формируютс  сигналы записи обеих тетрад на шинах 32 и 33, и символ НТ переписываетс  в регистр 7, но информационньй запрос не формируетс , так как элемент И 16 заблокирован сигналом с инверсного выхода триггера 14.
Сигнал требовани  на. ввод данных с пр мого выхода триггера 14 поступает по шине 36 на мультиплексор 67. По этому же сигналу формируетс  сигнал прерьшани , который вьщаетс  через согласующие усилители 70 на шину 85 запроса на прерывание дл  передачи в канал.
Канал обслуживае т запрос на пре .рывание от устройства дл  чего .устанавливает с ним св зь и опрашивает устройство, описанным образом. Прин в байт состо ни , канал посылает устройству по шине 94 сигнал сброса запроса на прерывани , которьм с выхода согласующих усилителей 70 по шине 84 проходит через эле- мент И 61 на шину 37 и устанавливает триггер 14 в нулевое состо ние, сбрасыва  тем самым запрос на прерывание . Канал анализирует байт
6194910
состо ни  устройства и, обнаружив в нем указатель требовани  на ввод данных, посылает устройству сигнал по шине 89, по которому блок 17 5 сопр жени  с каналом вьщает на информационные шины 86 символ НТ, наход щийс  в регистре 7 (на шинах 73 и 74 соответственно нулевой и единичный уровни), и формирует сигнал
0 ответа на шине 91. Прин в символ НТ, канал разрывает св зь, посыла  сигнал Конец св зи по шине 94.
По символу НТ канал настраивает )с  на режим начальной загрузки, дл 
5 чего формирует фиксированное управл ющее слово, которое управл ет вводом нового управл ющего слова из устройства ввода.
После приема управл ющего слова в
JJ канале осуществл етс  переход по
цепи управл ющих слов, и загрузка пам ти производитс  под зшравлением последнего.
Устройство дл  управлени  вводом, начина  с байта, следующего за символом НТ, работает как в режиме ввода по инициативе канала после приема команды Прочитать. После ввода всего мас-сива канал посылает команду выключени , по которой триггер 11 и 5 сбрасываютс  в нулевое состо ние , и снимаетс  сигнал разрешени  на передачу данных на шинах 18.
Функционирование устройства в режиме ввода по инициативе абонента отливаетс  от режима начальной загрузки только тем, что по символу НЗ не устанавливаетс  в единичное состо ние триггер 15.
Канал, получив символ НЗ, сообщает процессору о требовании ввода
0 по инициативе абонента. В ЦВМ формируютс  управл ющие слова дл  ввода заголовка, после -чего канал посылает устройству команду Прочитать. Ввод заголовка в дальнейшем производитс  как в режиме по инициативе канала . После ввода заголовка в ЦВМ формируютс  с учетом заголовка управл ющие слова дл  ввода массива данных . При вводе данных устройство функционирует так же, как и в режиме по инициативе карала.
Таким образом, предлагаемое устройство обеспечивает большее удобство эксплуатации за счет автоматической начальной загрузки ЦВМ и повьш1ение производительности вычислительных систем за счет активного ввода информации в ЦВМ.

Claims (2)

1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ВВОДОМ ИНФОРМАЦИИ, содержащее блок связи, блок сопряжения, первый и второй регистры, первый элемент ИЛИ и первый триггер, первые вход и выход блока связи являются первым входом и выходом устройства, выходы группы блока связи соединены с входами группы первого регистра, второй выход блока связи соединен с входом первого регистра, выходы которого соединены с входами первой группы второго регистра, выходы которого соединены с входами группы блока сопряжения, выходы которого являются выходами группы устройства, первый выход блока сопряжения соединен с входом сброса первого триггера, а второй выход - с первым входом первого элемента ИЛИ, выход которого соединен с входом установки первого триггера, выход которого соединен с вторым входом блока связи, второй вход первого элемента ИЛИ Является вторым входом устройства, отличающееся тем, что, с целью повышения быстродействия, в него введены блок формирования данных, логический блок, дешифратор, второй и третий триггеры, элемент задержки, второй и третий элементы ИЛИ, с первого по третий элементы И, входы группы логического блока и входы дешифратора соединены с выходами первого регистра, а выходы логического блока — с входами второй группы второго регистра, первый выход блока формирования данных соединен с входом управления логического блока, второй выход блока формирования данных соединен с первым входом второго регистра, а третий выход с вторыми входами второго регистра и третьего элемента И, вход первого элемента задержки соединен с вторым выходом блока связи, а выход — с пятым входом блока формирования данных и с первыми входами первого и второго элементов И, пер(Л вый и второй выходы дешифратора соединены с первым и вторым входами бло- < ка формирования данных соответственно, третий выход дешифратора соединен с третьим входом блока формирования данных и с первым входом второго элемента ИЛЙ, четвертый выход дешифратора соединен с четвертым входом блока формирования данных, с вторым входом первого элемента И с вторым входом второго элемента ИЛИ, выход которого соединен с вторым входом второго элемента И, выход которого соединен с входом установки второго триггера, выход первого элемента И соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с вторым выходом блока сопряжения, а выход - с входом установки третьего триггера, вход сброса которого соединен с первым выходом блока сопряжения, а выход с третьим входом третьего элемента И, вход сброса второго триггера соединен с третьим выходом блока сопряжения, прямой выход соединен с вторым входом блока сопряжения, а инверстый - с первым входом третьего элемента И, выход которого соединен с первым входом блока сопряжения.
2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок формирования данных содержит второй элемент задержки, четвертый и пятый триггеры, с четвертого по девятый элементы И, с четвертого по шестой элементы ИЛИ, элемент ИЛИ-НЕ, первый вход элемента ИЛИ-HE и второй вход пятого элемента И являются первым входом блока, второй вход элемента ИЛИ-HE и первый вход шестого элемента ИЛИ являются вторым входом блока, второй и третий входы шестого элемента ИЛИ являются третьим и четвертым входами блока соответственно, вход второго элемента задержки и первые входы с четвертого по шестой эле ментов И являются пятым входом блока,' выход второго элемента задержки соединен с первыми входами с седьмого по девятый элементов И, выход элемента ИЛИ-HE соединен с вторыми входами четвертого(седьмого, восьмого и девятого элементов И, выход шестого элемента ИЛИ соединен с вторым входом шестого элемента И, выход которого соединен с входом сброса пятого триггера,выход пятого элемента И соединен с входами установки и сброса пятого и четвертого триггеров соответственно, выход четвертого элемента И соединен с входом установки четвертого триггера, прямой выход которого соединен с третьим входом седьмого элемента И, а инверсный - с третьим входом восьмого элемента И, прямой выход пятого триггера соединен с четвертыми входами седьмого и восьмого элементов И и является первым выходом блока, а инверсный выход соединен с третьим входом девятого элемента И, выход которого соединен с вторыми входами четвертого и пятого элементов ИЛИ, выходы восьмого и седьмого элементов И соединены с первыми входами пятого и четвертого элементов ИЛИ соответственно, выходы четвертого и пятого элементов ИЛИ являются вторым и третьим входами блока соответственно.
SU833683424A 1983-12-30 1983-12-30 Устройство дл управлени вводом информации SU1161949A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833683424A SU1161949A1 (ru) 1983-12-30 1983-12-30 Устройство дл управлени вводом информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833683424A SU1161949A1 (ru) 1983-12-30 1983-12-30 Устройство дл управлени вводом информации

Publications (1)

Publication Number Publication Date
SU1161949A1 true SU1161949A1 (ru) 1985-06-15

Family

ID=21097014

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833683424A SU1161949A1 (ru) 1983-12-30 1983-12-30 Устройство дл управлени вводом информации

Country Status (1)

Country Link
SU (1) SU1161949A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Процессор СМ 2103.62. Инструкци по эксплуатации. 2Б3.055.00501ИЭ. Электронна вычислительна машина ЕС-1050. Под ред. А.М.Ларионова. М., Статистика, 1976. ЕС-6022. Е13.041.011.Т02. Блок управлени фотовводом. Техническое описание. *

Similar Documents

Publication Publication Date Title
US4149238A (en) Computer interface
US4755937A (en) Method and apparatus for high bandwidth shared memory
US4213176A (en) System and method for increasing the output data throughput of a computer
US4156277A (en) Access request mechanism for a serial data input/output system
US4604682A (en) Buffer system for interfacing an intermittently accessing data processor to an independently clocked communications system
US5572684A (en) IEEE 488 interface and message handling method
KR900015008A (ko) 데이터 프로세서
EP0525736B1 (en) Data storing system for a communication control circuit
US3766531A (en) Communication line multiplexing apparatus having a main memory and an input/output memory
US5068820A (en) Data transfer system having transfer discrimination circuit
US4032898A (en) Interface control unit for transferring sets of characters between a peripheral unit and a computer memory
SU1161949A1 (ru) Устройство дл управлени вводом информации
US4225917A (en) Error driven interrupt for polled MPU systems
US4754274A (en) Microprocessor interface device for use in a telecommunications system
EP0227311A1 (en) Data processing system in which modules logically &#34;OR&#34; number sequences onto control lines to obtain the use of a time shared bus
JPH1027485A (ja) 不揮発性メモリ装置および不揮発性メモリ装置のためのデータ伝送方法
SU1278872A1 (ru) Устройство дл обмена информацией
SU1478222A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1272337A1 (ru) Устройство дл сопр жени электронно-вычислительной машины (ЭВМ) с внешним устройством
SU1129600A1 (ru) Устройство дл сопр жени датчиков с ЭВМ
SU1411744A1 (ru) Приоритетное устройство
SU1305697A2 (ru) Адаптер канал-канал
SU1608677A2 (ru) Адаптер канал - канал
SU1658159A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1388880A2 (ru) Устройство дл сопр жени электронно-вычислительной машины с внешним устройством