SU1151967A1 - Имитатор абонента - Google Patents
Имитатор абонента Download PDFInfo
- Publication number
- SU1151967A1 SU1151967A1 SU823515317A SU3515317A SU1151967A1 SU 1151967 A1 SU1151967 A1 SU 1151967A1 SU 823515317 A SU823515317 A SU 823515317A SU 3515317 A SU3515317 A SU 3515317A SU 1151967 A1 SU1151967 A1 SU 1151967A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- trigger
- elements
- outputs
- Prior art date
Links
Landscapes
- Exchange Systems With Centralized Control (AREA)
Abstract
ИМИТАТОР АВОНВНТА, содержащий блок коммутации, перва и втора группы входов которого вл ютс соответственно первой и второй группами информационных входов имитатора , регистр информации, группа выходов которого вл етс цервой группой выходов имитатора, а группа информационных входов соединена с первой группой коммутации, И блок управлени записью, состо 1 1й из четырех элементов И, четырех элементов НЕ, триггера готовности и триггера управлени , причем в блоке управлени записью выход первого элемента И соединен с первым входом триггера готовности, выход которого подключен к первьм входам второго и третьего элементов И, а второй вход через элемент НЕ подключен к первому входу первого элемента И и второму входу третьего элемента И, третьим входом соединенного с первьм входом четвертого элемента И и входом триггера управлени , первый вkoд которого соединен с выходом второго элемента И, вторым и третьим входами подключенного соответственно к выходам второго и третьего элементов НЕ, вход которого соединен с вторым входим триггера управлени , второй вход четвертого элемента И соединен с выходом четвертого элемента НЕ, входы с первого по четвертый элементов НЕ блока управлени записью соединены с соответствухлдими разр дными шинами второй группы выходов блока коммутации , а -выходы триггера готовности, триггера управлени и четвертого элемента И блока управлени записью образуют вторую группу выходов имитатора , отличающийс тем, что, с целью повышени достоверности работы, в имитатор йведен (Л блок контрол , состо щий из триггес ра ошибки, двух элементов И, элемен-. та ИЛИ, двух элементов НЕ и сумматора по модулю два, причем в блоке контрр-. л выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, перел вые входы элементов И объединены и через первый элемент НЕ соединены :о с первым входом триггера ошибки, второй вход которого подключен к Эд выходу элемента ИЛИ, второй и третий sj входы первого элемента И подключены / соответственно к выходам второго элемента НЕ и сумматора по модулю два,, группа входов которого соединена с первой группой выходов блока коммутации , выход триггера ошибки соединен с, третьим входом четвертого элемента И блока управлени записью, вторые входы второго элемента И блока контрол и первого элемента И блока управлени записью вл ютс соответ
Description
ственно первым и вторым входами задани режима имитатора, первый и четвертый входы первого элемента И и вход второго элемента НЕ блока контрол подключены к соответствующим 1151 967 разр дным шинам второй группъ выходов блока коммутации, выход третьего элемента И блока управлени записью J соединен с управл ющим входом регистра информации.
Изобретение относитс к цифровой вычислительной технике и может быть использовано дл оперативной проверк работоспособности и правильности формировани контрольной информации в трактах обмена между ЭВМ и абонентом .
Цель изобретени - повьвиение достоверности работы,
На фиг. 1 представлена блок-схема предлагаемого имитатора абонента; на фиг. 2-4 - функциональные схемы блоков контрол и управлени записью и блока коммутации; на фиг. 5 -структура включени имитатора в систему; на фиг. 6 - блок-схема проверки устройства.
Устройство (фиг. 1) содержит блок 1 контрол , блок 2 коммутации, регистр 3 информации, блок 4 управлени записью, шину 5 первого входа, шины 6 и 7 первой и второй групп входов имитатора, шину 8 второго входа имитатора , шины 9 второй группы выходов имитатора,
Блок 1 контрол служит дл контрол правильности воспринимаемой информации и управлени алгоритмом св зи внешнего устройства с устройством сопр жени в случае имитации сбойных ситуаций. Блок 2 коммутации служит дл коммутации режимов проверки работоспособности устройства сопр жени и самопроверки. Регистр 3 информации служит дл хранени воспринимаемой информации в процессе контрол и выдачи ее на индикатор (не показан), Блок 4 управлени записью служит дл выполнени алгоритма св зи внешнего устройства с устройством сопр жени ,
Блок 1 контрол .(фиг, 2) состоит из сумматора 10 по модулю два, элементов И и 12, второго и первого элементов НЕ 13 и 14, элемента ИЛИ
15, триггера 16 ошибки, шин 17 группы входов сумматора Ю, шин 18 входо элементов И 11 и НЕ 13 и шины 19 выхода триггера 16.
Сумматор 10 по модулю два служит дл контрол воспринимаемой устройством информации на четность. Элемент И 11 служит дл установлени триггера 16 ошибки в случае неправильной по четности информации. Элемент И 12 позвол ет имитировать нарушение четности в воспринимаемой информации . Триггер 16 ошибки фиксирует наличие нарушени четности в воспринимаемой информации.
Блок 4 управлени записью (фиг, 3 состоит из элементов И 20-23, элементов НЕ 24-27, тригера 28 готовности , триггера 29 управлени , группы входов 18, выходов 8 и 19, шины 30 выхода имитатора.
Элемент И 20 служит дл установки триггера 28 готовности в случае отсутстви сигнала имитации блокировки установлени триггера 28. Элемент И 21 служит дл установлени триггера 29 в соответствии с услови ми алгоритма св зи внешнего устройства с блоком сопр жени . Элемент И 22 дл формировани сигнала записи информации в регистр 3 информации. Элемент И 23 служит дл выдачи сигнала ошибки в соответствии с алгоритмом св зи внешнего устройства.
Триггер 28 готовности служит дл указани о готовности устройства к работе с блоком сопр жени . Триггер 29 управлени служит дл указани о готовности устройства воспринимать
/
информацию от блока сопр жени ,
функциональна схема блока коммутации (фиг, 4) состоит из группы элементов И-ИЛИ 31, элемента НЕ 32,
Элементы И-ИЖ 31 служат дл коммутации шин 6 и 7 в зависимости от сигнала на первой шине 6 и сигнала с выхода элемента НЕ 32, которы устанавливают режим работы устройства . Имитатор 33 подключаетс шинами 7 и 9 к устройству 34 сопр жени , св занному с каналом 35 ввода-вывода ЭВМ шинами 36 и 37, а также шинами 38 первой группы выходов к индикатору 39 и шинами 5,6 и 8 к клавиатур 40, устанавливакмцей режимы имитации. Имитатор 33 абонента выступает перед ЭВМ в качестве внешнего устрой ства, обеспечива имитацию сигналов управлени в интерфейсе св зи между устройством сопр жени и внешним устройством. Контроль устройства сопр жени происходит в составе системы (фиг. 5 в тестовом режиме. Контроль осуществ л етс по команде Записать. Блоксхема проверки устройства сопр жени по команде Записать отражает формирование байта состо ни в устройстве сопр жени (фиг. 6). Формирование байта состо ни происходит следующим образом. Канал 35 выдает по шине 37 интерфейса ввода-вывода сопр жени команду Записать. Устройство 34 сопр жени контроли рует ее на правильность и четность (блок А 3 фиг. 6) в случае, если команда правильна , вьщает сигнал Готовность источника (ГИ), который устанавливает триггеры 28 и 29 в имитаторе абонента. Устройство 34 проводит анализ на окончание операци ( блок А 7), наличие сигналов от имитатора Готовность приемника (ГП) и Управление приемника (УП) (блоки А11 и А13). Далее устройство 34 вьщает информацию (блок А14) и сигнал Управление источника (УИ) (блок А15), по которому в имитаторе происходит запись информации в регистр 3 и высвечивание ее на поле индикатора 39. В случае контрол формировани в байте состо ни указател Сбой в устройстве с клавиатуры 40 по входу 5 путем включени соответству ющего тумблера осуществл етс установка триггера 16, а устройство 34 обеспечивает проверку наличи сигна ла ошибки (СШ) (блок А16). Проверку нарушени временного алгоритма св з устройство 34 осуществл ет в блоках А18 и А19 (фиг. 6). Провильность окончани операции провер етс в блоке А8 (фиг, 6). Все указанные проверки осуществл ют установку соответствующих указателей в байте состо ни , который вьщаетс на шину 36 по окончании выполнени команды. Имитатор работает следпощим образом. Имитатор имеет два режима работы: режим ручного тестировани , задаваемого с клавиатуры 40, и режим контрол при помощи канальных тестов. В режиме ручного тестировани оператор, использу клавиатуру 40, обеспечивает контроль функционировани узлов устройства 34, Дл зтого переключателем Режим оператор по шине 6j подает сигнал, который разрешает прохождение сигналов на шинах б..., 6, через элементы И-ИЛИ 31 коммутатора. Режим контрол устройства 34 задаетс изменением сигнала на шине 6{, что обеспечивает подключение шин 7 через И-ИЛИ 31 к блокам 1,4 и регистру 3. По шинам 7 и 9 осуществл етс интерфейс св зи между устройством 34 и имитатором 33. При работе с имитатором 33 из устройства 34 по шине 7|0 поступает сигнал Готовность источника (ГИ), который при наличии на шине 7 сигнала Блокировка готовности приемника, устанавливает триггер 28, При отсутствии на шине 7 сигнала Управление источника , а на шине - Конец передачи устанавливаетс триггер 29, Установка триггеров 28, 29 и выдача на шины 9 и 9j сигналов Готовность приемника и Управление приемника указьтает на готовность имитатора 33 к работе с устройством 34, Далее на шинах устанавливаютс информацнойные сигналы, которые по шинам 17 поступают в регистр 3 и на сумматор 10 дл контрол на четность. На шине 7 устанавливаетс сигнал, которьй указывает на наличие информации на шинах 6, По сигналу на шине 7ц осуществл етс установка триггера 16 и запись информации в регистр 3, В случае если информаци имеет правильную четность, то путем подачи на шину 5 сигнала Имитаци ошибки устанавливаетс триггер 16, По сигналу на шине , проход щему по шинам 18, осуществл етс 4 также сброс триггера 29 и выдача (при отсутствии на шине 7, сигнал Признак контрол ) на шину 9 сигнала Ошибка. Сброс триггера 29 указывает на отсутствие на шине 9j сигнала Управление приемника, чт ведет к сбросу сигнала на шине 7, Отсутствие сигнала на шине 7,,, чер элемент НЕ 26 и элемент И 21 устанавливает вновь триггер 29. Таким образом, осуществл етс повторна запись и контроль передаваемой информации . Этот процесс продолжаетс до тех пор, пока на шине 7 не по витс сигнал, указьгеающий на окончание передачи информации. Сигнал на шине через шину 18 и элемент И 25 поступает на элемент И 2t, что обеспечивает блокировку установки триггера 29 после сброса сигнала на шине 7 . Далее происход сброс сигнала на шине 7, и сброс через элемент НЕ 24 триггера 28, чт указывает на отсутстйие сигнала на шине 9| и окончание передачи данных Таким образом, в случае нормального завершени обмена передачи инi 5 V
17
Ш
38
/ч Г
50
f
т
Фи1.1 676 формации можно заключить, что тракт передачи информации функционирует исправно. Дл контрол правильности реагировани устройства 34 на сбойные ситуации оператор, во врем передачи данных, с клавиатуры 40 может установить сигнал Имитаци ошибки на шине 5 устройства, сбросить сигнал Блокировка готовности приемника на шине 8. Перед контролем устройства 34 Имитатор 33 должен находитьс в сброшенном состо нии, т.е. на шинах 9 должны быть сигналы низкого уровн . Использу режим ручного тестировани , оператор может задать исходную сбойную ситуацию. Например, с помощью клавиатуры 40 установить один из триггеров ,16, 28, 29, не перевод устройство 34 в режим контрол . Таким образом, предлагаемое устройство обеспечивает возможность проверки большего, по сравнению с известным числа сбойных ситуаций, Причем с возможностью оперативного создани такой ситуации, что и позвол ет повысить контроль.
Claims (1)
- ИМИТАТОР АБОНЕНТА, содержащий блок коммутации, первая и вторая группы входов которого являются соответственно первой и второй группами информационных входов имитатора, регистр информации, группа выходов которого является цервой группой выходов имитатора, а группа информационных входов соединена с первой группой коммутации, й блок управления записью, состоящий из четырех элементов И, четырех элементов НЕ, триггера готовности и триггера управления, причем в блоке управления записью выход первого элемента И соединен с первым входом триггера готовности, выход которого подключен к первьм входам второго и третьего элементов И, а второй вход через элемент НЕ подключен к первому входу первого элемента И и второму входу третьего элемента И, третьим входом соединенного с первьм входом четвертого элемента И и входом триггера управления, первый вкод которого соединен с выходом второго элемента И, вторым и третьим входами подключен ного соответственно к выходам второго и третьего элементов НЕ, вход которого соединен с вторым входбм триггера управления, второй вход •четвертого элемента И соединен с выходом четвертого элемента НЕ, входы с первого по четвертый элементов НЕ блока управления записью соединены с соответствующими разрядными шинами второй группы выходов блока коммутации, а -выходы триггера готовности, триггера управления и четвертого элемента И блока управления записью образуют вторую группу выходов имитатора, отличающийся тем, что, с целью повышения достоверности работы, в имитатор Введен блок контроля, состоящий из триггера ошибки, двух элементов И, элемента ИЛИ, двух элементов НЕ и сумматора по модулю два, причем в блоке контро- “ ля выходы первого и второго элементов ~ И соединены соответственно с первым и вторым входами элемента ИЛИ, первые входы элементов И объединены и через первый элемент НЕ соединены с первым входом триггера ошибки, второй вход которого подключен к выходу элемента ИЛИ, второй и третий входы первого элемента И подключены соответственно к выходам второго элемента НЕ и сумматора по модулю два,, группа входов которого соединена с первой группой выходов блока коммутации, выход триггера ошибки соединен с. третьим входом четвертого элемента И блока управления записью, вторые входы второго элемента И блока контроля и первого элемента И блока управления записью являются соответI ственно первым и вторым входами задания режима имитатора, первый и четвертый входы первого элемента И и вход второго элемента НЕ блока контроля подключены к соответствующим разрядным шинам второй группы выходов блока коммутации, выход третьего элемента И блока управления записью }соединен с управляющим входом регистра информации.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823515317A SU1151967A1 (ru) | 1982-11-26 | 1982-11-26 | Имитатор абонента |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823515317A SU1151967A1 (ru) | 1982-11-26 | 1982-11-26 | Имитатор абонента |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1151967A1 true SU1151967A1 (ru) | 1985-04-23 |
Family
ID=21037000
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823515317A SU1151967A1 (ru) | 1982-11-26 | 1982-11-26 | Имитатор абонента |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1151967A1 (ru) |
-
1982
- 1982-11-26 SU SU823515317A patent/SU1151967A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 693365, кл. G 06 F 3/04, t977. Алфавитно-ци овое йечатакицее устройство. Техническое описание ПТЗ.043.165, схема электрическа структурна ПТ3.043.165 31, 1976. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1307850C (en) | Data integrity checking with fault tolerance | |
US4167041A (en) | Status reporting | |
US4873685A (en) | Self-checking voting logic for fault tolerant computing applications | |
US7210065B2 (en) | Methods and structure for testing responses from SAS device controllers or expanders | |
GB1515163A (en) | Computer interface system with fault detection | |
CA1233256A (en) | Diagnostic system for a digital computer | |
KR870000114B1 (ko) | 데이타 처리 시스템 | |
SU1151967A1 (ru) | Имитатор абонента | |
US3531631A (en) | Parity checking system | |
US3573445A (en) | Device for programmed check of digital computers | |
SU669501A1 (ru) | Многоканальное резервированное устройство с перестраиваемой структурой | |
SU780020A1 (ru) | Устройство дл передачи информации | |
SU1072050A1 (ru) | Устройство дл контрол блоков обнаружени и коррекции ошибок,работающих с кодом Хэмминга | |
SU470810A1 (ru) | Устройство дл обнаружени ошибок в контрольном оборудовании | |
SU1509902A2 (ru) | Устройство дл обнаружени ошибок при передаче кодов | |
SU744577A1 (ru) | Устройство дл тестовой проверки пам ти | |
SU1298733A1 (ru) | Устройство дл ввода информации | |
SU907539A1 (ru) | Устройство дл обмена | |
SU526876A1 (ru) | Устройство дл управлени диагностикой каналов | |
SU1548792A1 (ru) | Устройство диагностики многопроцессорного вычислительного комплекса | |
JPS63271526A (ja) | 算術論理装置 | |
SU913614A1 (ru) | Резервированное устройство 1 | |
SU930318A2 (ru) | Трехканальный резервированный распределитель импульсов | |
SU1465836A1 (ru) | Устройство дл функционального контрол цифровых узлов | |
JPS61228366A (ja) | Lsiの誤動作チエツク方式 |