SU1145294A1 - Peak detector - Google Patents

Peak detector Download PDF

Info

Publication number
SU1145294A1
SU1145294A1 SU833666227A SU3666227A SU1145294A1 SU 1145294 A1 SU1145294 A1 SU 1145294A1 SU 833666227 A SU833666227 A SU 833666227A SU 3666227 A SU3666227 A SU 3666227A SU 1145294 A1 SU1145294 A1 SU 1145294A1
Authority
SU
USSR - Soviet Union
Prior art keywords
diode
operational amplifier
output
inverting input
resistor
Prior art date
Application number
SU833666227A
Other languages
Russian (ru)
Inventor
Владимир Фроимович Герман
Иосиф Борисович Малинский
Владимир Николаевич Потапов
Original Assignee
Рижский Краснознаменный Институт Инженеров Гражданской Авиации Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский Краснознаменный Институт Инженеров Гражданской Авиации Им.Ленинского Комсомола filed Critical Рижский Краснознаменный Институт Инженеров Гражданской Авиации Им.Ленинского Комсомола
Priority to SU833666227A priority Critical patent/SU1145294A1/en
Application granted granted Critical
Publication of SU1145294A1 publication Critical patent/SU1145294A1/en

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

ПИКОВЫЙ ДЕТЕКТОР, содержащий первый операциоиньй усилитель, неинвертирующий вход которогр соединен с входной шиной, а инвертирующий вход поключен к первому вьшоду первого резистора и аноду первого диода, катод которого подключен к выходу первого операционного усилител  и аноду второго диода, второй операционный усилитель, инвертирующий вход которого соединен со свободным вьгеодом первого резистора, выходом второго операционного усилител  и выходной шиной, неинвертирующий вход второго операционного усилител  соединен с катодом второго диода и через параллельно соединенные запоминающий конденса тор и ключ сброса - с общей шиной, отличающийс  TeNi, что, с целью повьшзени  точности, в него дополнительно введены последовательно соединенные третий диод и второй резистор, свободными вьгоодами подключенные параллельно первому диоду, причем пол рность включени  третьего диода обратна по отношению к пол рности первого диода.A PEAK DETECTOR containing the first operational amplifier, a non-inverting input of which is connected to the input bus, and an inverting input is connected to the first output of the first resistor and the anode of the first diode, the cathode of which is connected to the output of the first operational amplifier and the anode of the second diode, the second operational amplifier whose inverting input connected to the free voltage of the first resistor, the output of the second operational amplifier and the output bus, the non-inverting input of the second operational amplifier is connected to the cathode m of the second diode and through parallel connected memory capacitor and reset switch - with a common bus, different TeNi, that, in order to improve accuracy, a third diode and a second resistor connected in series are additionally connected free of voltages connected in parallel to the first diode, and polarity the inclusion of the third diode is inverse to the polarity of the first diode.

Description

Изобретение относитс  к области электроизмзрений и может быть исполь зовано в измерительных преобразовател х переменного напр жени  в посто нное по уровню амплитудного значени . , Известен пиковый детектор, содержащий дифференциальньй усилитель, неинвертирующий вход которого соеди нен с входной шиной, а выход через диодно-конденсаторнзто запоминающую  чейку - с входом повторител , выход которого подключен к выходной шинеfij. Недостаток известного пикового детектора - его сравнительно.узкий частотный диапазон. Наиболее близким по технической сходности к изобретению  вл етс  пиковый детектор, содержащий первьй операционньй усилитель, неинвертирующий вход которого соединен с входной шиной, а инвертирующий подключен к первому вьтоду лервого резистора и аноду первого диода, катод которого подключен к выходу первого операционного усилител  и аноду второго диода, второй операдионньй усилитель инвертирующий вход которого соединен со свободным вьшодом резистора, выходом второго операционного усилител  и выходной шиной, неинвертирующий вход второго операционного усилител  соединен с катодом второго диода и через параллельно соединенные запоминающий конденсатор и ключ сброса - с общей шиной 2. Недостаток данного устройства заключаетс  в невысокой точности преобразовани  при увеличении быстродействи . Это объ сн етс  тем, что при использовании быстродействукмцих one рационных усилителей и запоминающего конденсатора большой емкости, обеспечиван цего стабильность во времени напр жени  зар да, скорость возраста ни  напр жени  на выходе первого операционного усилител  больше скорости возрастани  напр жени  на запоминающем конденсаторе. К моменту достижени  зар дньм напр жением на запоминающем конденсаторе величины, равной амплитуде входного сигнала, выходное напр жение первого операционного усилител  превышает зту величину. После указанного момента выходное напр жение первого операционного усилител . начинает уменьшатьс , однако до тех пор, пока открыт второй диод, запоминающий конденсатор продолжает 1 зар жатьс . Таким образом происходит перерегулирование, а величина зар д .ного напр жени  запоминающего конденсатора оказываетс  большей, ,чем амплитуда входного сигнала, на величину напр жени  перерегулировани . Цель изобретени  - повьшгение точности. Поставленна  цель достигаетс  тем, что в пиковый детектор, содержащий первый операционньй усилитель, неинвертирующий вход которого соединен с входной шиной, а инвертирующий подключен к первому выводу первого резистора и аноду первого диода, катод которого подключен к выходу первого операционного усилител  и аноду второго диода, второй операционньй усилитель, инвертирующий вход которого соединен со свободным выводом первого резистора, выходом второго операционного усилител  и выходной шиной, неинвертирующий вход второго операционного усилител  соединен с катодом второго диода и через параллельно соединенные запоминающий конденсатор и ключ сброса - с общей шиной, дополнительно введены последовательно соединенные третий диод и второй резистор, свободными выводами подключенные параллельно первому диоду, причем пол рность включени  третьего диода обратна по отношению к пол рности первого диода. На фиг. 1 приведена электрическа  схема пикового детектора; .на фиг. 2 - временные диаграммы его работы. Пиковый детектор содержит первьй операционньй усилитель 1, неинвертирующий вход которого соединен с входной шиной, а инвертирунмций с первым вьшодом первого резистора 2 и анодом первого диоДа 3, катод которого подключен к выходу первогс операционного усилител  1 и аноду второго диода 4, второй операционный усилитель 5, инвертирующий вход которого соединен со свободным вьшодом первого резистора 2, выходом второго операционного усилител  5 и выходной шиной, неинвертируниций вход второго операционного усилител  5 соединен с катодом второго диода 4 и через параллельно соединенные запоминающий крнденсатор 6 и ключ сброса 7 - с общей шиной. В пиковый детектор дополнительно введены последовательно соединенные третий дио 8 и второй резистор 9,-. свободными | выводами подключенные параллельно первому диоду 3, причем пол рность включени  третьего диода 8 обратна по отношению к пол рности rfepBoro диода 3.. Пиковый детектор работает следующим образом. . Перед начапЪм преобразовани  запоминающий конденсатор 6 разр  аетс  до нул  при помощи ключа сброса 7. При-поступлении на вход детектора в момент t, например, поло жительного импульса (фиг. 2а) на . выходе операционного усилител  1 начинает расти напр жение положительной пол рности (фиг. 26), запоминающий конденсатор 6 зар жаетс  через второй диод 4, напр жение зар да, передаваемого на выход детектора через второй операционный усилитель 5, по скорости возрастани  отстает от выходного напр жений первого операционного усилител  1. Диод 3 при этом закрыт,, а диод 8 открыт. На1пр жение на инвертирующеь входе первого операционного усилите 1 определ етс  параметрами делител  напр жени , оёразованного первым резистором 2, вторым резистором 9 и диодом 8. Величина этого напр жени  зависит от соотношени  параметров элементов . Выходное напр жение первого операционного усилител  1 в момент равенства напр жений -на его входах начинает уменьщатьс , причем его уменьшение ускор етс  благодар  наличию диода 8 и резистора 9. В момент времени tj диод 8 закрываетс  (фиг. 26), но выходное напр жение первого операционного усилител  1 ухе спадает к этому моменту до такого уровн , при котором оно мало вли ет на избыточный зар д запоминающего конденсатора 6 (фиг. 2в). Таким образом, введение последовательно соединенных диода и резистора и подключение их параллельно первому диоду с пол рностью, обратной пол рности первого диода, позвол ет при достаточно высоком быстродействии повысить точность П1реобразовани  путем значительного уменьшени  напр жени  перерегулировани . Оптимальное соогношение точности и быстродействи  определ етс  подбором сопротивлени  резистора 9. UuH Sf.Oyi инеииВ. Bx, ОУ1 t.MKC iMKc i мнеThe invention relates to the field of electrical measurements and can be used in alternating voltage measuring transducers to a constant level of amplitude value. The peak detector is known, which contains a differential amplifier, the non-inverting input of which is connected to the input bus and the output through a diode-capacitor storage cell to the input of the repeater, the output of which is connected to the output bus. A disadvantage of the known peak detector is its comparatively narrow frequency range. The closest in technical similarity to the invention is a peak detector containing a first operational amplifier, the non-inverting input of which is connected to the input bus, and the inverting one is connected to the first pin of the first resistor and the anode of the first diode, the cathode of which is connected to the output of the first operational amplifier and the anode of the second diode The second operadion amplifier whose inverting input is connected to the free output of the resistor, the output of the second operational amplifier and the output bus, is a non-inverting input of volts cerned operational amplifier connected to the cathode of the second diode and through the parallel-connected storage capacitor and reset switch - a common bus 2. The disadvantage of this device consists in low accuracy of conversion by increasing the operating speed. This is due to the fact that when using fast-acting one-way amplifiers and a high-capacity storage capacitor, the stability of the charging voltage time is ensured, the age rate or voltage at the output of the first operational amplifier is higher than the rate of increase of the voltage on the storage capacitor. By the time the charge voltage reaches a storage capacitor of a magnitude equal to the amplitude of the input signal, the output voltage of the first operational amplifier exceeds this value. After this point, the output voltage of the first op amp. begins to decrease, however, as long as the second diode is open, the storage capacitor continues to charge 1. Thus, an overshoot occurs, and the magnitude of the charge of the storage capacitor is greater than the amplitude of the input signal by an overshoot voltage. The purpose of the invention is to increase accuracy. The goal is achieved by the fact that a peak detector containing a first operational amplifier, the non-inverting input of which is connected to the input bus and the inverting one is connected to the first output of the first resistor and the anode of the first diode, the cathode of which is connected to the output of the first operational amplifier and the anode of the second diode, the second an operational amplifier, the inverting input of which is connected to the free output of the first resistor, the output of the second operational amplifier and the output bus, the non-inverting input of the second operating theater A power amplifier is connected to the cathode of the second diode and, through a parallel-connected memory capacitor and reset switch, with a common bus, a third diode and a second resistor connected in series are added, the free leads connected in parallel to the first diode, and the polarity of the third diode is reversed with respect to polarity first diode. FIG. 1 is an electrical diagram of a peak detector; .on FIG. 2 - time diagrams of his work. The peak detector contains the first operational amplifier 1, the non-inverting input of which is connected to the input bus, and the inverter connects to the first pin of the first resistor 2 and the anode of the first diode 3, the cathode of which is connected to the output of the first diode of the operational amplifier 1 and the anode of the second diode 4, second operational amplifier 5, the inverting input of which is connected to the free output of the first resistor 2, the output of the second operational amplifier 5 and the output bus, non-inverted input of the second operational amplifier 5 connected to the cathode second 4 and diode connected in parallel across the storage krndensator reset key 6 and 7 - with the common bus. Into the peak detector the third diode 8 and the second resistor 9, - are additionally connected in series. free | terminals connected in parallel to the first diode 3, and the polarity of the inclusion of the third diode 8 is inverse to the polarity of the rfepBoro diode 3. The peak detector works as follows. . Before the conversion start, the storage capacitor 6 is discharged to zero with a reset key 7. Upon arrival at the detector input at time t, for example, a positive pulse (Fig. 2a) on. the output of the operational amplifier 1 begins to increase the voltage of positive polarity (Fig. 26), the storage capacitor 6 is charged through the second diode 4, the charge voltage transmitted to the output of the detector through the second operational amplifier 5 lags behind the output voltage the first operational amplifier 1. The diode 3 is closed, while, and the diode 8 is open. The voltage across the inverting input of the first operational amplifier 1 is determined by the parameters of the voltage divider used by the first resistor 2, the second resistor 9 and the diode 8. The magnitude of this voltage depends on the ratio of the parameters of the elements. The output voltage of the first operational amplifier 1 at the time of equality of the voltages begins to decrease at its inputs, and its decrease is accelerated due to the presence of a diode 8 and a resistor 9. At time tj, the diode 8 closes (Fig. 26), but the output voltage of the first The operational amplifier 1 ear drops to this point to a level at which it has little effect on the excess charge of the storage capacitor 6 (Fig. 2c). Thus, the introduction of a series-connected diode and resistor and connecting them parallel to the first diode with polarity opposite to the polarity of the first diode allows, at a sufficiently high speed, to increase the accuracy of the P1 conversion by significantly reducing the overshoot voltage. The optimal relationship between accuracy and speed is determined by selecting the resistance of the resistor 9. UuH Sf.Oyi and IneI. Bx, OU1 t.MKC iMKc i to me

Claims (1)

ПИКОВЫЙ ДЕТЕКТОР, содержащий первый операционный усилитель, неинвертирующий вход которого соединен с входной шиной, а инвертирующий вход поключен к первому^выводу пер-’’ вого резистора и аноду первого диода, катод которого подключен к выходу первого операционного усилителя и аноду второго диода, второй операционный усилитель, инвертирующий вход которого соединен со свободным выводом первого резистора, выходом второго операционного усилителя и выходной шиной, неинвертирующий вход второго операционного усилителя соединен с катодом второго диода и через параллельно соединенные запоминающий конденса тор и ключ сброса - с общей шиной, отличающийся тем, что, с целью повышения точности, в него дополнительно введены последовательно соединенные третий диод и второй резистор, свободными выводами подключенные параллельно первому диоду, причем полярность включения третьего диода обратна по отношению к полярности первого диода.PEAK DETECTOR, containing the first operational amplifier, the non-inverting input of which is connected to the input bus, and the inverting input is connected to the first ^ output of the first resistor and the anode of the first diode, the cathode of which is connected to the output of the first operational amplifier and the anode of the second diode, the second operational an amplifier whose inverting input is connected to the free terminal of the first resistor, the output of the second operational amplifier and the output bus, the non-inverting input of the second operational amplifier is connected to the cathode in of the diode and through a parallel connected storage capacitor and reset key - with a common bus, characterized in that, in order to improve accuracy, a third diode and a second resistor are additionally introduced into it, with free leads connected parallel to the first diode, and the third the diode is inverse with respect to the polarity of the first diode.
SU833666227A 1983-11-24 1983-11-24 Peak detector SU1145294A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833666227A SU1145294A1 (en) 1983-11-24 1983-11-24 Peak detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833666227A SU1145294A1 (en) 1983-11-24 1983-11-24 Peak detector

Publications (1)

Publication Number Publication Date
SU1145294A1 true SU1145294A1 (en) 1985-03-15

Family

ID=21090466

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833666227A SU1145294A1 (en) 1983-11-24 1983-11-24 Peak detector

Country Status (1)

Country Link
SU (1) SU1145294A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107561049A (en) * 2017-09-05 2018-01-09 重庆民泰香料化工有限责任公司 A kind of AFS peak sample circuit and control method
RU2646371C2 (en) * 2016-08-03 2018-03-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Asynchronous peak detector

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Нетребенко К.А. Компенсационные схемы амплитудных вольтметров и указателей экстремума. М., Энерги , 1967, с. 19, рис. 1-86. 2, Алексеенко А.Г., Коломбет Е.А. Стародуб Г.И. Применение прецизионных аналоговых ИС. М., Радио и св зь, 1980, с. 186, рис. 7.166 (прототип). *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2646371C2 (en) * 2016-08-03 2018-03-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Asynchronous peak detector
CN107561049A (en) * 2017-09-05 2018-01-09 重庆民泰香料化工有限责任公司 A kind of AFS peak sample circuit and control method

Similar Documents

Publication Publication Date Title
SU1145294A1 (en) Peak detector
US3783379A (en) Full wave peak respond meter
SU684713A1 (en) Amplifier overload protecting arrangement
GB1123485A (en) Superregenerative null detector
SU832700A1 (en) Peak detecting device
JPH079459B2 (en) Charged particle dosimeter
SU1472835A1 (en) Peak detector
SU366572A1 (en) ALL-UNIQUE • PZTE;: 7..s -.-. '; Ь :: ^ 1Е1ГА ;; ; bkbsho7e; cha, IBA ^ _ ^
SU849083A2 (en) Peak detector
SU757994A1 (en) Device for measuring parameters of single shock pulses
JPS55163917A (en) Inverter circuit
SU523418A1 (en) Device for determining increments in areas with a derivative greater than a predetermined level
SU1229859A1 (en) Device for automatic checking of n storage batteries having galvanic coupling
SU597080A1 (en) Peak detector
SU1166146A1 (en) Logarithmic function generator
SU901929A1 (en) Measuring converter for watt-meter
SU864152A1 (en) Pear detector
JPS56155861A (en) Battery checker
SU900217A1 (en) Digital resistance meter
SU522546A1 (en) Device for extracting a signal affected by interference
SU1150563A1 (en) Amplitude detector
RU1822989C (en) X-ray and gamma-radiation dose power meter
SU968893A2 (en) Time-to-amplitude converter
SU1538138A1 (en) Amplitude detector
SU693115A1 (en) Weak signal detector