SU1140267A1 - Устройство дл компенсации неравномерности видеосигнала - Google Patents

Устройство дл компенсации неравномерности видеосигнала Download PDF

Info

Publication number
SU1140267A1
SU1140267A1 SU823496748A SU3496748A SU1140267A1 SU 1140267 A1 SU1140267 A1 SU 1140267A1 SU 823496748 A SU823496748 A SU 823496748A SU 3496748 A SU3496748 A SU 3496748A SU 1140267 A1 SU1140267 A1 SU 1140267A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
address
output
signal
counter
Prior art date
Application number
SU823496748A
Other languages
English (en)
Inventor
Валерий Михайлович Корбаков
Original Assignee
Научно-Исследовательский Институт Электронной Интроскопии При Томском Ордена Октябрьской Революции И Ордена Трудового Красного Знамени Политехническом Институте Им.С.М.Кирова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Электронной Интроскопии При Томском Ордена Октябрьской Революции И Ордена Трудового Красного Знамени Политехническом Институте Им.С.М.Кирова filed Critical Научно-Исследовательский Институт Электронной Интроскопии При Томском Ордена Октябрьской Революции И Ордена Трудового Красного Знамени Политехническом Институте Им.С.М.Кирова
Priority to SU823496748A priority Critical patent/SU1140267A1/ru
Application granted granted Critical
Publication of SU1140267A1 publication Critical patent/SU1140267A1/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОМПЕНСАЦИИ . НЕРАВНОМЕРНОСТИ ВИДЕОСИГНАЛА, содержащее аналого-цифровой преобразователь (АЦП), первый вход которого  вл етс  входом видеосигнала, блок цифровой пам ти, информационный вход которого соединен с первым выходом АЦП, а вход записи данных - со вторым выходом АЦП, строчньй счетчик адреса, счетный вход которого сйединен с входом запуска АЦП.и входом записи адреса блока цифровой пам ти и  вл етс  входом тактового сигнала. а выход строчного счетчика, адреса подключен к адресному входу строк блока цифровой пам ти, причем вход сброса строчного счетчика адреса  вл етс  входом строчного гас щего сигнала, кадровый счетчик адреса, счетный вход которого соединен с выходом старщего разр да строчного счетчика адреса, а выход подключен к адресному входу столбцов блока цифровой пам ти, при этом вход сбро:&а кадрового счетчика адреса  вл етс  входом кадрового гас щего сигнала, а, вход управлени  блока цифровой пам ти  вл етс  входом сигнала управS лени , и цифроаналоговый .преобразователь (ЦАП), вход которого соединен с выходом блока цифровой пам ти, о тличающеес  тем, что, с целью уменьшени  погрешности компенсации мультипликативной составл ющей неравномерности видеосигнала, аналоговый выход ЦАП через введенный коммутатор соединен с опорным входом АЦП, причем второй вход коммутатора  вл етс  входом эталонного сигнала, а его управл кмций вход соеК9 динен с входом управлени  блока цифО ) ровой пам ти. sl

Description

1 Изобретение относитс  к телеви ,зионной технике и может быть исполь зовано в телевизионных передающих номерах и других системах считыва . ки  оптических изображений. Известно устройство дл  коррекци неравномерности видеосигнала, содер жащее вычнтатель, вход i croporo  вл етс  входом устройства, а выход соединен с входом аналого-цифрового преобразовател , выход которого сое динен с входом блока цифровой пам ти , тактовые входы которого соедине ны с выходами строчного и кадрового счетчиков адреса, а выход блока цифровой пам ти через цифроаналоговьй преобразователь соединен со вто рым входом вычитател , выход которо го  вл етс  выходом корректированно го сигнала р. Недостатком этого устройства  вл етс  значительна  погрешность компенсации, обусловленна  тем, что аппроксимаци  функции неравноме ности производитс  с помощью ступен чатой функции. Наиболее близким к предлагаемому  вл етс  устройство дл  компенсации неравномерности видеосигнала, содер жащее аналого-цифровой преобразователь (АЦП), первый вход которого  в л етс  входом видеосигнала, блок Циф ровой пам ти, информационный вход которого соединен с первым выходом АЦП, а вход зайиси данных - со вторым выходом АЦП, строчный счетчик адреса- -счетный вхйд которого соединен с запуска АЦП и входом за писи адреса блока цифровойпам ти и  вл етс  входом тактового сигнала а выход строчного счетчика адреса подключен к адресному входу строк блока цифровой пам ти, причем вход сброса строчного счетчика адреса  вл етс  входом строчного гас щего сигнала, кадровый счетчик адреса, счетный вход которого соединен с выходом старшего разр да строчного счетчика адреса, а выход подключен к адресному входу столбцов блока цифровой пам ти, при этом вход сброса кадрового счетчика адреса  вл етс  входом кадрового гас щего сигнала , а вход управлени  блока цифровой пам ти  вл етс  входом сигнала управ лени , и цифроаналоговый преобразователь (ЦАП), вход которого соединен с выходом блока цифровой пам ти 2J 672 Однако с помощью данного устройства устран етс  только аддитивна  составл юща  неравномерности сигнала . ГТоставленна  цель достигаетс  тем, что в устройство дл  компенсации неравномерности видеосигнала, содержащее аналого-цифровой преобразователь (АЦП), первьй вход которого  вл етс  входом видеосигнала, блок цифровой пам ти,.информационный вход которого соединен с первым выходом АЦП, а вход записи данных со вторым вьгкодом АЦП, строчный счетчик адреса, счетный вход которого соединен с входом запуска АЦП и входом записи адреса блока цифровой пам ти и  вл етс  входом тактового сигнала, а выход строчного счетчика адреса подключен к адресному входу строк блока цифровой пам ти , причем вход сброса строчного счетчика адреса  вл етс  входом строчного гас щего сигнала, кадровьй счетчик адреса, счетчный вход которого соединен с выходом старшего разр да строчного счетчика адреса , а выход подключен к адресному входу столбцов блока цифровой пам ти , при этом вход сброса кадрового счетчика адреса  вл етс  входом кадрового гас щего сигнала, а вход управлени  блока цифровой пам ти  вл етс  входом сигнала управлени  и цифроаналоговый преобразователь ( ЦАП), вход которого соединен с выходом блока цифровой пам ти, аналоговьй выход ЦАП через введенный коммутатор соединен с опорным входом АЦП, причем второй вход коммутатора  вл етс  входом эталонного сигнала, а его управл ющий вход соединен с входом управлени  блока цифровой пам ти. На чертеже изображена структурна  электрическа  схема устройства дл  компенсации неравномерности видеосигнала . Устройство дл  компенсации неравномерности видеосигнала содержит аналого-цифровой преобразователь (АЦП) 1, блок 2 цифровой пам ти, строчный счетчик 3 адреса, кадровьй счетчик 4 адреса, цифроаналоговый преобразователь (ЦАП) 5, коммутатор 6, Устройство дл  компенсации неравномерности видеосигнала работает следующим образом. 3 Во врем  первого цикла видеосигнал поступает на первый вход АЦП 1. При этом на управл ющие входы блока и коммутатор 6 подаетс  сигнал, разрешающий запись данных в. блок 2 и подключение эталонного сигнала через коммутатор 6 к опорному входу АЦП 1. В это же врем  на вход запуска АЦП 1, счетный вход строчного . счетчика 3 и вход записи адреса блока 2 подаетс  тактовый сигнал (напри мер от синхрогенератора камеры). При поступлении первого тактового импульса сигнала выходной код строчного счетчика 3 и выходной код кадрового счетчика 4 записываетс  в блок и запускаетс  АЦП 1, вырабатывающий цифровой код, пропорциональный сигна лу неравномерности, присутствующему .в данный момент на его входе. Этот код поступает на информационньй вход блока 2. По окончании цифрового кода АЦП 1 вырабатывает сигнал готовности , который поступает на вход записи данных блока 2. По этому сигналу цифровой код записываетс  в одну из  чее.к блока 2, адрес которой определ етс  выходными кодами строчного и кадрового счетчиков 3 и 4. С приходом каждого последующего импульса сигнала выходной код строчного счетчика 3 увеличиваетс  на еди ницу и записываетс  в адресную часть блока 2, а АЦП 1 вновь формирует цифровой код. Этот код, пропорциональные сигналу неравномерности В следующей точке растра, записываетс  в следующую  чейку блока 2. Так продолжаетс  до тех пор, пока на вход сброса строчного счетчика 3 не поступит импульс строчного гас щего сигнала.. На этом запись первой строки заканчиваетс , строчный счетчик 3 сбрасываетс , на выходе старшего разр да по вл етс  сигнал, увеличивающий состо ние кадрового счетчика 4 на единицу, и запись сле дующей строки производитс  в следую щий столбец блока 2. Запись данных в блок 2 производитс  до тех пор, пока не считаетс  7 полностью кадр телевизионного изображени , о чем сигнализирует импульс кадрового гас щего сигнала, который сбрасывает кадровый счетчик 4. Но врем  второго цикла на трубку телевизионной камеры проецируетс  изображение сцены и производитс  ее сканирование. При этом на управл ющие входы блока 2 и коммутатора 6 подаетс  сигнал, перевод щий блок 2 в режим считывани  и подключающий опорный вход АЦП 1 через коммутатор 6 к выходу ЦАП 5, причем эталонный сигнал отключаетс  от опорного входа АЦП 1. С приходом первого импульса тактового сигнала строчный счетчик 3 и кадровый счетчик 4 устанавливаютс  в:состо ни , соответствующие первому элементу растра, В этот же момент на выходе блока 2 по вл етс  цифровой код, соответствующий записанному во врем  первого цикла сигналу неравномерности в этой же точке растра. Цифровой код поступает на вход ЦАП 5, с выхода которого аналоговый сигнал через коммутатор 6 подаетс  на опорный вход АЦП 1. Этим же трактовым импульсом запускаетс  АЦП 1, вырабатыва1Й1ций цифровой код, пропорциональный отношению величины видеосигнала телевизионной сцены к величине сигнала неравномерности. При по влении следующего тактового импульса производитс  считывание кода неравномерности из следующей  чейки блока 2. Этот процесс производитс  до тех пор, пока не считываетс  весь кадр телевизионного изображени  . Таким образом, одновременно со считыванием информации с фоточувствительностью входа телевизионной камеры производитс  считывание из блока 2 записанного ранее сигнала неравномерности и коррекции полученного видеосигнала. Полученный на выходе АЦП 1 цифровой код не содержит мультипликативной составл ющей сигнала неравномерности.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОМПЕНСАЦИИ НЕРАВНОМЕРНОСТИ ВИДЕОСИГНАЛА, содержащее аналого-цифровой преобразователь (АЦП), первый вход которого является входом видеосигнала, блок цифровой памяти, информационный вход которого соединен с первым выходом АЦП, а вход записи данных - со вторым выходом АЦП, строчный счетчик адреса, счетный вход которого соединен с входом запуска АЦП.и входом записи адреса блока цифровой памяти и является входом тактового сигнала, а выход строчного счетчика адреса подключен к адресному входу строк блока цифровой памяти, причем вход сброса строчного счетчика адреса является входом строчного гасящего сигнала, кадровый счетчик адреса, счетный вход которого соединен с выходом старшего разряда строчного счетчика адреса, а выход подключен к адресному входу столбцов блока цифровой памяти, при этом вход сброса кадрового счетчика адреса является входом кадрового гасящего сигнала, аг вход управления блока цифровой памяти является входом сигнала управ- q ления, и цифроаналоговый преобразователь (ЦАП), вход которого соединен с выходом блока цифровой памяти, о тличающееся тем, что, с целью уменьшения погрешности компенсации мультипликативной составляющей неравномерности видеосигнала, аналоговый выход ЦАП через введенный коммутатор соединен с опорным входом АЦП, причем второй вход коммутатора является входом эталонного сигнала, а его управляющий вход соединен с входом управления блока цифровой памяти.
SU823496748A 1982-10-01 1982-10-01 Устройство дл компенсации неравномерности видеосигнала SU1140267A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823496748A SU1140267A1 (ru) 1982-10-01 1982-10-01 Устройство дл компенсации неравномерности видеосигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823496748A SU1140267A1 (ru) 1982-10-01 1982-10-01 Устройство дл компенсации неравномерности видеосигнала

Publications (1)

Publication Number Publication Date
SU1140267A1 true SU1140267A1 (ru) 1985-02-15

Family

ID=21030927

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823496748A SU1140267A1 (ru) 1982-10-01 1982-10-01 Устройство дл компенсации неравномерности видеосигнала

Country Status (1)

Country Link
SU (1) SU1140267A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент CQJA № 3800078, кл. Н 04 N 3/14, опублик. 1974. 2. Патент US № 3919473, кл. Н 04 N 5/14, опублик. (прототип). *

Similar Documents

Publication Publication Date Title
US4569079A (en) Image data masking apparatus
US4354243A (en) Two dimensional interpolation circuit for spatial and shading error corrector systems
US4150397A (en) Repetition reduced digital data record and playback system
EP0223436B1 (en) Picture-in-picture television receivers
US3976831A (en) Method for transmitting pictures at a picture telephone transmission having limited bandwidth
US4101939A (en) Video synchronizer with velocity compensation
US4551752A (en) Method and apparatus for correcting distortion in an image which is recorded electronically and built up along lines
JPH0249594B2 (ru)
SU1140267A1 (ru) Устройство дл компенсации неравномерности видеосигнала
US4558362A (en) Digital video signal transmitting apparatus
JPS6243393B2 (ru)
JP3374418B2 (ja) Ccdカメラの欠陥補正装置
RU1829045C (ru) Устройство дл ввода и вывода изображений объектов
IL110918A (en) Simplified image reconstruction interface
EP0218748A1 (en) Image storage device
SU1385327A1 (ru) Устройство управлени замещением дефектных элементов изображени
SU1571793A1 (ru) Устройство дл компенсации различий в чувствительности элементов матрицы фотоприемников
SU813813A1 (ru) Устройство дл преобразовани теле-ВизиОННОгО СТАНдАРТА
SU1529280A1 (ru) Устройство дл отображени информации на экране цветного видеоконтрольного блока
KR100227105B1 (ko) 프로젝터의 화상보정데이터 로딩장치
RU2065204C1 (ru) Устройство для ввода и вывода изображений объектов
SU1494778A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
KR100203582B1 (ko) 플라이백펄스 생성회로를 갖춘 프로젝터
KR100203589B1 (ko) 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치
KR100203587B1 (ko) 프로젝터의 화상보정장치