SU1118991A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1118991A1
SU1118991A1 SU833603656A SU3603656A SU1118991A1 SU 1118991 A1 SU1118991 A1 SU 1118991A1 SU 833603656 A SU833603656 A SU 833603656A SU 3603656 A SU3603656 A SU 3603656A SU 1118991 A1 SU1118991 A1 SU 1118991A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
counter
distributor
Prior art date
Application number
SU833603656A
Other languages
English (en)
Inventor
Михаил Владимирович Кононов
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU833603656A priority Critical patent/SU1118991A1/ru
Application granted granted Critical
Publication of SU1118991A1 publication Critical patent/SU1118991A1/ru

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее клавиатуру, мультиплексор, распределитель сигналов, регистр, генератор импульсов, первый счетчик и блок пам ти, причем клавиатура подключена к информационным входам мультиплексора , выход которого подключен к пер-вому входу распределител  сигналов, первый выход которого подключен к входу записи блока пам ти, отличающеес  тем, что, с целью упрощени  устройства, оно содержит элемент совпадени , второй счетчик, первый и второй элементы И, инвертор. Выход генератора импульсов соединен с входом первого счетчика, одни входы элемента совпадени  подключены к выходам первого счетчика и к информационным входам блока пам ти, другие входы элемента совпадени  соединены с соответствующими информационными входами регистра и выходами блока пам ти, выход элемента совпадени  подключен к первым входам первого и второго элементов И, выходы которых соединены с счетным и установочным входами второго счетчика соответственно, выход второго элемента И соединен с вторым входом распределител  сигналов, выход второго счетчика подключен к стробирующему входу регистра, второй выход распределител  сигналов подключен к второму входу первого элемента И и через инвертор - к второму входу второго элемента И. 00 Г)

Description

2. Устройство no п. 1, отличающеес  тем, что распределитель сигналов содержит третий и четвертый элементы И и триггер, входы установки в нуль и единицу которого  вл ютс  первым и вторым входами распределител  соответственно, пр мой и инвертирующий выходы триггера подключены соответственно к первым входам третьего и четвертого элементов И, вторые входы которых соединены с входом установки в нуль триггера, а выходы  вл ютс  первым и вторым выходами распределител .
Изобретение относитс  к области вычислительной техники и может быть использовано при ручном клавишном вводе данных .
Известно устройство дл  ввода информации , в котором содержатс  две группы последовательно соединенных контактов, причем одна из групп включена между двум  последовательно соединенными контактами другой группы 1.
Недостатком известного устройства  вл етс  мала  помехозащищенность.
Наиболее близким к предлагаемому  вл етс  устройство дл  ввода информации, содержащее клавиатуру, мультиплексор, состо щий из двух дещифраторов и компаратора , распределитель сигналов, выходной регистр, генератор импульсов, элемент задержки , счетчик адреса и блокпам ти. При этом выход счетчика адреса подключен к адресному входу блока пам ти, входу выходного регистр а и к входам дешифраторов. Выходы распределител  сигналов соединены с входами выходного регистра, блока пам ти, элемента задержки и счетчика адреса . Входы распределител  сигналов подключены к выходам генератора импульсов, блока пам ти, компаратора и элемента задержки . Вход клавиатуры соединен с выходами дешифраторов, а выход - с входом компаратора. Это устройство прин то за прототип 2.
Недостатком устройства-прототипа  вл етс  его сложность, обусловленна  наличием сложных блока пам ти большой информационной емкости и распределител  сигналов. Сложность распределител  сигналов обусловлена необходимостью считывани  информации из блока пам ти, ее логической обработки и переписывани  обратно в блок пам ти.
Цель изобретени  - упрощение устройства .
Поставленна  цель достигаетс  тем, что устройство дл  ввода информации, содержащее клавиатуру, мультиплексор, распределитель сигналов, регистр, генератор импульсов , первый счетчик и блок пам ти, причем клавиатура подключена к информационным входам мультиплексора, выход которого подключен к первому входу распределител  сигналов, первый выход которого подключен к входу записи блока пам ти, содержит элемент совпадени , второй счетчик , первый и второй элементы И, инвертор. Выход генератора импульсов соединен с входом первого счетчика, одни входы элемента совпадени  подключены к выходам первого счетчика и к информационным входам блока пам ти, другие входы элемента совпадени  соединены с соответствующими информационными входами регистра и выходами блока пам ти, выход элемента совпадени  подключен к первым входам первого и второго элементов И, выходы которых соединены с счетным и установочным входами второго счет5 чика соответственно, выход второго элемента И соединен с вторым входом распределител  сигналов, выход второго счетчика подключен к стробирующему входу регистра , второй выход распределител  сигналов подключен к второму входу первого элемен0 та И и через инвертор - к второму входу второго элемента И.
Распределитель сигналов содержит третий и четвертый элементы И и триггер, входы установки в нуль и единицу которого
 вл ютс  первым и вторым входами распределител  соответственно, пр мой и инвертирующий выходы триггера подключены соответственно к первым входам третьего и четвертого элементов И, вторые входы которых соединены с входом установки в нуль
триггера, а выходы  вл ютс  первым и вторым выходами распределител .
На фиг. 1 изображена схема устройства; на фиг. 2 - схема распределител  сигналов. Устройство содержит клавиатуру, 1, мультиплексор 2, распределитель 3 сигналов, регистр 4, генератор 5 импульсов, первый счетчик 6, блок 7 пам ти, элемент совпадени  8, второй счетчик 9, первый и второй элементы И 10 и 11, инвертор 12, третий и четвертый элементы И 13 и 14, триггер 15. Устройство работает следующим образом. Генератор 5 импульсов вырабатывает импульсы , которые поступают на вход счетчика 6 и последовательно циклически измен ют код на его выходах. Код с выходов счетчика 6 поступает на адресные входы
мультиплексора 2, который циклически последовательно подключает к первому входу
распределител  3 сигналов все клавиши клавиатуры 1. Если одна из клавиш окажетс  нажатой, то единичный сигнал с выхода мультиплексора 2 через распределитель 3 сигналов поступает на вход записи блока 7 пам ти. В блок 7 пам ти при этом записываетс  с выхода счетчика 6 код, соответствующий нажатой клавише. Если в следуюш,ем цикле опроса эта же клави111а окажетс  нажатой, то сигнал об этом с выхода мультиплексора 2 через распределитель 3 сигналов поступает на второй вход первого элемента И 10 и через инвертор 12 - на второй вход второго элемента И 11.
Распределитель 3 сигналов работает таким образом, что первый сигнал, поступивший на его первый вход, проходит на первый выход, а все последуюш,ие сигналы с первого входа поступают на второй выход. Второй, вход  вл етс  входом начальной установки и первым сигналом на первом входе считаетс  первый сигнал после по влени  сигнала на втором входе.
В исходном положении триггер 15 распределител  3 сигналов (фиг. 2) находитс  в состо нии «О. Сигнал, приход ш,ий на первый вход распределител  3 сигналов, через элемент И 13 поступает на первый выход, соединенный с входом блока 7 пам ти . Своим задним фронтом этот сигнал переключает триггер 12 в состо ние «1, тем самым запреш,а  прохождение сигнала с первого входа распределител  3 сигналов на первый выход и разреша  прохождение этого сигнала через элемент И 14 и на второй выход распределител  3 сигналов. В исходное положение распределитель 3 устанавливаетс  сигналом, поданным на второй вход.
Совпадение адреса клавиши на выходе счетчика 6 (фиг. 1) с адресом, хран щимс  в блоке 7 пам ти, приводит к по влению ед11ничного сигнала на выходе элемента совпадени  8. Этот сигнал с выхода элемента совпадени  8 поступает на первые входы первого и второго элементов И 10 и 11, и позвол ет сигналу с второго выхода распределител  3 сигналов пройти через первый элемент И 10 на счетный вход счетчика 9. Счетчик 9 при по влении п-ого (например второго) сигнала на счетном входе
генерирует сигнал на выходе, который поступает на вход записи регистра 4. Отсчет сигналов на счетном входе начинаетс  с момента начальной установки. Начальной установкой  вл етс  наличие сигнала на входе начальной установки.
Таким образом, в предлагаемом устройстве по сравнению с прототипом вместо запоминани  п состо ний клавиш требуетс  запомнить номер одной клавиши. Вместо
0 бж)ка пам ти с информационной емкостью
п X m (бит) в качестве блока пам ти
используетс  .обычный регистр с информац ионной емкостью: , - + l (т. е.
Л, C/L , при п 2; гп 1), ко . торый значительно проще, чем матрица пам ти, используема  в прототипе.
Введение в устройство несложных элементов И 10 и 11, инвертора 12, элемента совпадени  8 и счетчика б значительно упростило функции распределител  3 сигна0 лов, что позволило реализовать его на одном триггере и двух элементах И (можно использовать микросхемы К155ТМ2 и К155ЛАЗ).
В устройстве-прототипе в качестве распределител  сигналов используетс  программно-логическое устройство, выполн ющее функции записи в блок пам ти и чтени  из блока пам ти по различным адресам , а также логической обработки сигналов , поступающих из блока пам ти, клавиQ атуры и элемента задержки с выдачей соответствующих сигналов в блок пам ти, элемент задержки и счетчик адреса. Реализаци  устройства-прототипа предполагает , по крайней мере, наличие счетчика и дешифратора дл  тактировани  программного устройства, двух триггеров - дл  запоминани  предыдущих состо ний, считанных из блока пам ти, четырех элементов И в двух цеп х оценки и нескольких элементов И-ИЛИ дл  формировани  управл ющих сигналов.
Кроме того, в предлагаемом устройстве значительно снизились ложные срабатывани  (из-за дребезга контактов, дрожани  руки оператора и вибрации клавиатуры ), так как устройство срабатывает толь5 ко в том случае, если клавища длительно нажата на прот жении нескольких циклов опроса.
28x.
(риг. 2
1дых.
&
b2Sbix.
/

Claims (2)

1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее клавиатуру, мультиплексор, распределитель сигналов, регистр, генератор импульсов, первый счетчик и блок памяти, причем клавиатура подключена к информационным входам мультиплексора, выход которого подключен к первому входу распределителя сигналов, первый выход которого подключен к входу записи блока памяти, отличающееся тем, что, с целью упрощения устройства, оно содер- жит элемент совпадения, второй счетчик, первый и второй элементы И, инвертор. Выход генератора импульсов соединен с входом первого счетчика, одни входы элемента совпадения подключены к выходам первого счетчика и к информационным входам блока памяти, другие входы элемента совпадения соединены с соответствующими информационными входами регистра и выходами блока памяти, выход элемента совпадения подключен к первым входам первого и второго элементов И, выходы которых соединены с счетным и установочным входами второго счетчика соответственно, выход второго элемента И соединен с вторым входом распределителя сигналов, выход второго счетчика подключен к стробирующему входу регистра, второй выход распределителя сигналов подключен к второму входу первого элемента И и через инвертор — к второму входу второго элемента И.
Фиг.1
2. Устройство по π. 1, отличающееся тем, что распределитель сигналов содержит третий и четвертый элементы И и триггер, входы установки в нуль и единицу которого являются первым и вторым входами распределителя соответственно, прямой и инверти рующий выходы триггера подключены соответственно к первым входам третьего и четвертого элементов И, вторые входы которых соединены с входом установки в нуль триггера, а выходы являются первым и вторым выходами распределителя.
SU833603656A 1983-06-09 1983-06-09 Устройство дл ввода информации SU1118991A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833603656A SU1118991A1 (ru) 1983-06-09 1983-06-09 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833603656A SU1118991A1 (ru) 1983-06-09 1983-06-09 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1118991A1 true SU1118991A1 (ru) 1984-10-15

Family

ID=21067832

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833603656A SU1118991A1 (ru) 1983-06-09 1983-06-09 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1118991A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент DE № 2252775, кл. G 06 F 3/02, опублик. 1974. 2. Патент, DE № 2756327, кл. G 06 F 3/02, опублик. 1979 (прототип). *

Similar Documents

Publication Publication Date Title
SU1118991A1 (ru) Устройство дл ввода информации
SU1275436A1 (ru) Генератор случайных чисел
SU1606972A1 (ru) Устройство дл сортировки информации
RU1786483C (ru) Устройство дл ввода информации
SU1170513A1 (ru) Устройство дл контрол полупроводниковой пам ти
RU2015538C1 (ru) Генератор порядковых статистик
SU978197A1 (ru) Ассоциативное оперативное запоминающее устройство
SU1167660A1 (ru) Устройство дл контрол пам ти
SU1660025A1 (ru) Устройство для формирования команд телеуправления
SU1161944A1 (ru) Устройство дл модификации адреса зон пам ти при отладке программ
SU383055A1 (ru) ФОНД енепЕРТОВ
SU494745A1 (ru) Устройство дл синтеза многотактной схемы
SU1656517A1 (ru) Устройство дл ввода информации
SU1149241A1 (ru) Устройство дл ввода информации от датчиков
SU1550525A1 (ru) Устройство дл сопр жени канала св зи с ЭВМ
SU1319017A1 (ru) Устройство дл ввода информации
SU559415A2 (ru) Устройство дл защиты от импульсных помех
SU1585790A1 (ru) Устройство дл ввода информации
SU1267402A1 (ru) Устройство дл выбора заданного числа повторений двоичных чисел
SU1179325A1 (ru) Генератор последовательностей случайных чисел
SU934553A2 (ru) Устройство дл контрол пам ти
SU1241239A1 (ru) Стохастический преобразователь
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
SU807219A1 (ru) Устройство дл программногоупРАВлЕНи Об'ЕКТАМи
SU1599858A1 (ru) Устройство дл циклического опроса инициативных сигналов