SU1116492A1 - Устройство дл защиты автономного инвертора напр жени - Google Patents

Устройство дл защиты автономного инвертора напр жени Download PDF

Info

Publication number
SU1116492A1
SU1116492A1 SU833559106A SU3559106A SU1116492A1 SU 1116492 A1 SU1116492 A1 SU 1116492A1 SU 833559106 A SU833559106 A SU 833559106A SU 3559106 A SU3559106 A SU 3559106A SU 1116492 A1 SU1116492 A1 SU 1116492A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
outputs
protection
inputs
phase control
Prior art date
Application number
SU833559106A
Other languages
English (en)
Inventor
Сергей Сергеевич Чернов
Юрий Борисович Смирнов
Михаил Васильевич Яковлев
Игорь Марианович Ляус
Original Assignee
Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Акад.В.Н.Образцова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Акад.В.Н.Образцова filed Critical Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Акад.В.Н.Образцова
Priority to SU833559106A priority Critical patent/SU1116492A1/ru
Application granted granted Critical
Publication of SU1116492A1 publication Critical patent/SU1116492A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ЗАЩИТЫ АВТОНОМНОГО ИНВЕРТОРА НАПРЯЖЕНИЯ, снабженного системой импульсно-фазового управлени , содержащее элемент И-ИЛИ, отличающеес  тем, что, с целью ликвидации ложных срабатьшаний и упрощени , оно снабжено трем  датчиками минимального напр жени  и узлом блокировки защиты, причем вход каждого датчика минимального напр жени  подсоединен параллельно главным тиристорам анодного и катодного плеч каждой фазы инвертора, входы узла блокировки защиты предназначены дл  подключени  к выходам системы импульсно-фазового управлени , вы-, ходы датчиков и выходы узла блокировки защиты подсоединены к входам элемента И-ИЛИ, выход которого предназначен дл  подключени  к входу системы импульсно-фазового управлени . 2. Устройство по п. 1, отличающеес  тем, что узел блокировки защиты содержит шесть формирователей импульсов и три эле- мента ШШ-НЕ, причем входы формирователей импульсов предназначены дл  подключени  к выходам системы импульсно-фазового управлени , а выходы подключены попарно к входам элементов ШШ-НЕ.

Description

1
Изобретение относитс  к области защиты полупроводниковых преобразователей и предназначено дл  защиты автономных инверторов напр жени  от некоммутации тиристоров и других видов коротких замыканий в инверторе , в частности дл  защиты асинхронных т говых приводов локомотивов .
Известны устройства защиты преобразовател , содержащие систему импульсно-фазового управлени  инвертором , датчики состо ни  тиристоров , блок обработки сигналов, блок селекции, исполнительные органы СШОднако известные устройства сложны и недостаточно надежны. Кроме того, эти устройства защиты предполагают наличие специальных исполнительных органов дл  ликвидации коротких замыканий в инверторе.
Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  защиты преобразовател , .содержащее датчики включенного состо ни  тиристоров по числу плеч инвертора, блоки селекции, выдел ющие зоны возможной неуспещной коммутации тиристоров, элемент ИЛИ, элемент И, датчик входного напр жени  и исполнительный орган защиты С2.
Недостаток данного устройства заключаетс  в возможности ложных срабатываний. Кроме того, наличие большого количества датчиков состо ни  тиристоров, датчика входного напр жени , блоков селекции, а также специального исполнительного органа защиты усложн ет устройство защиты.
Цель изобретени  - ликвидаци  ложных срабатываний и упрощение.
Поставленна  цель достигаетс  тем, что устройство дл  защиты автономного инвертора, снабженного системой импульсно-фазового управлени , содержащее элемент И-ИЛИ, снабжено трем  датчиками минимального напр жени  и узлом блокировки защиты, причем вход каждого датчика минимального напр жени  подсоединен параллельно главным тиристор анодного и катодного плеч каждой фазы инвертора, входы узла блокироки защиты предназначены дл  подключени  к выходам системы импульс но-фазового управлени , выходы дат4922
чиков и выходы узла блокировки защиты подсоединены к входам элемента И-ИЛИ, выход которого предназначен дд  подключени  к входу систе5 мы импульсно-фазового управлени .
Кроме того, узел блокировки защиты содержит щесть формирователей импульсов и три элемента ИЛИ-НЕ, причем входы формирователей импуль0 сов предназначены дл  подключени  к выходам системы импульсно-фазового управлени , а выходы подключены попарно к входам элементов ИЛИ-НЕ. На фиг. 1 изображена функциональ5 на  схема устройства дл  защиты автономного инвертора напр жени ; на фиг. 2 - схема одной инвертора с подключенным датчиком минимального напр жени i на фиг. 3 - функциональ0 на  схема узла блокировки защиты.
Устройство содержит систему импульсно-фазового управлени  1, узел 2 блокировки защиты, датчики минимального напр жени  3-5, элемент
5 И-ИЛИ 6, главные тиристоры 7-12 (главные тиристоры анодной группы автономного инвертора напр жени  7, 9 и 11, главные тиристоры катодной группы .автономного инвертора
Q напр жени  8, 10 и 12), коммутируют пще конденсаторы 13 и 14, коммутирующий тиристор 15, вызывающий коммутацию тиристора 8, коммутирующий тиристор 16, вызывак ций коммутацию тиристора 7, обратный диод 17 анодного плеча, обратный диод 18 катодного плеча, формирователи импульсов 19-24, элементы ИЛИ-НЕ 25-27.
Схема датчика минимального напр жени  состоит из оптоэлектронной пары и усилител  тока фотодиода.
Устройство работает следующим образом.
Дл  того чтобы закрылс  тиристор 7, необходимо открыть коммутиРУЮ1ЦИЙ тиристор 16. в результате перезар да конденсаторов 13 и ,14 происходит вытеснение тока тиристора 7, т.е. к его катоду приложено положительное падение напр жени  на диоде 17. Чтобы затем можно было закоммутировать тиристор 8, надо дозар дить конденсаторы 13
5 и 14, что осуществл етс  открытием тиристора 8 в конце процесса перезар да этих емкостей, пока открыты коммутирующий тиристор 15 и обрат3 ный диод 17. В результате одновременного открыти  диода 17 и тиристора 8 происходит технологическое KopoTkoe замыкание в тече,ние времени восстановлени  запирающих свойств диода 17. При этом ме зду, анодом тиристора 7 и катодом тирис тора 8 (см фиг. 2) падение напр жени  составл ет единицы вольт. Устройство защиты реагирует на уменьшение напр жени  между анодом тиристора анодной группы и катодом тиристора катодной группы ниже установки датчика минимального напр  :жени . Устройство запщты реагирует не только на некоммутацию тиристоров но также на перекрытие изол ции и металлическое короткое замыкание между шинами питани  инвертора. В рабочем режиме система управлени  инвертором 1 вырабатывает сигналы управлени  тиристорами. Узел 2 блокировки защиты, использу сигналы системы управлени  формир 24 ет сигналы блокировки защиты по фазам от технологических коротких замыканий . При коротком замыкании в любой из фаз инвертора происходит снижение напр жени  между анодом и катодом тиристоров фазы, которое фиксируетс  одним из датчиком 3-5. Сигнал датчика поступает на вход элемента И-ИЛИ 6, В случае, если длиг тедьность сигнала о коротком заь&жании в фазе инвертора превышает длительность блокирующего сигнала узла 2 блокировки защиты, на выходе элемента 6 И-ИЛИ по вл етс  сигнал о коротком замыкании в инверторе который воздействует на систему управлени  инвертором t. Система управлени  формирует алгоритм аварийного выключени .тиристоров , в результате чего все они выключаютс . Таким образом, ликвидируютс  лож ные срабатывани  защиты и упрощаетс  устройство.
5i;
И Т l
../VX
1
cr
l r
Т
CO
л A / A A A
7 52 Ж7
5Г 2S
фа. 2
/
гз

Claims (2)

1. УСТРОЙСТВО ДЛЯ ЗАЩИТЫ
АВТОНОМНОГО ИНВЕРТОРА НАПРЯЖЕНИЯ, снабженного системой импульсно-фазового управления, содержащее элемент И-ИЛИ, отличающееся тем, что, с целью ликвидации ложных срабатываний и упрощения, оно снабжено тремя датчиками минимального напряжения и узлом блокиров ки защиты, причем вход каждого датчика минимального напряжения подсоединен параллельно главным тиристорам анодного и катодного плеч [ каждой фазы инвертора, входь. узла блокировки защиты предназначены для подключения к выходам системы импульсно-фазового управления, выходы датчиков и выходы узла блокировки защиты подсоединены к входам элемента И-ИЛИ, выход которого предназначен для подключения к входу системы импульсно-фазового управления .
2. Устройство по π. 1, отличающееся тем, что узел блокировки защиты содержит шесть формирователей импульсов и три эле- ; мента ИЛИ-HE, причем входы формирователей импульсов предназначены для подключения к выходам системы 2 импульсно-фазового управления, а выхода подключены попарно к входам элементов ИЛИ-HE.
SU833559106A 1983-03-04 1983-03-04 Устройство дл защиты автономного инвертора напр жени SU1116492A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833559106A SU1116492A1 (ru) 1983-03-04 1983-03-04 Устройство дл защиты автономного инвертора напр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833559106A SU1116492A1 (ru) 1983-03-04 1983-03-04 Устройство дл защиты автономного инвертора напр жени

Publications (1)

Publication Number Publication Date
SU1116492A1 true SU1116492A1 (ru) 1984-09-30

Family

ID=21051955

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833559106A SU1116492A1 (ru) 1983-03-04 1983-03-04 Устройство дл защиты автономного инвертора напр жени

Country Status (1)

Country Link
SU (1) SU1116492A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 738040, кл. Н 02 Н 7/10, 1977. 2. Авторское свидетельство СССР № 855842, кл. Н 02 Н. 7/10, 1979. *

Similar Documents

Publication Publication Date Title
US20030112640A1 (en) Method for controlling freewheeling paths in a matrix converter
KR930008838B1 (ko) 인버어터 장치의 보호시스템
SU1116492A1 (ru) Устройство дл защиты автономного инвертора напр жени
CA1053327A (en) Holding circuit for static converter valves
SU1220049A1 (ru) Устройство дл контрол состо ни встречно-параллельно включенных тиристоров
SU1098062A1 (ru) Устройство дл защиты мостового преобразовател от перенапр жений
SU1032559A1 (ru) Устройство дл контрол состо ни последовательно соединенных тиристоров в преобразователе
JP3402938B2 (ja) 電力変換装置
SU1300598A2 (ru) Устройство дл защиты инвертора
SU1350743A1 (ru) Способ защиты тиристорного преобразовател
SU1249644A2 (ru) Устройство дл защиты автономного инвертора напр жени
SU1328877A1 (ru) Устройство дл защиты преобразовател
SU1203630A1 (ru) Устройство дл защиты автономного инвертора напр жени
SU1534620A1 (ru) Способ защиты тиристорного преобразовател
SU736288A1 (ru) Формирователь пр моугольных импульсов
SU1262621A1 (ru) Схема защиты дл реверсивного вентильного преобразовател ,включающего выпр мительные мосты противоположных направлений проводимости на управл емых вентил х и систему импульсно-фазового управлени
SU502467A1 (ru) Резервированный преобразователь
SU1474785A1 (ru) Устройство контрол чередовани и обрыва фаз трехфазной сети
SU1086517A1 (ru) Устройство дл контрол работы тиристорного регул тора напр жени
SU1239814A1 (ru) Автономный мостовой инвертор
SU1436178A1 (ru) Устройство дл защиты трехфазного диодного выпр мител
SU1277279A1 (ru) Устройство дл токовой защиты трехфазных цепей с зависимой выдержкой времени
SU1690072A1 (ru) Устройство дл функционального диагностировани и защиты тиристорного преобразовател
SU1229894A1 (ru) Датчик срыва коммутации тиристорного ключа
SU1310946A1 (ru) Устройство дл защиты мостового вентильного преобразовател