SU1113810A1 - Перемножитель сигналов - Google Patents

Перемножитель сигналов Download PDF

Info

Publication number
SU1113810A1
SU1113810A1 SU833606328A SU3606328A SU1113810A1 SU 1113810 A1 SU1113810 A1 SU 1113810A1 SU 833606328 A SU833606328 A SU 833606328A SU 3606328 A SU3606328 A SU 3606328A SU 1113810 A1 SU1113810 A1 SU 1113810A1
Authority
SU
USSR - Soviet Union
Prior art keywords
effect transistors
multiplier
gate field
terminals
resistors
Prior art date
Application number
SU833606328A
Other languages
English (en)
Inventor
Сергей Васильевич Гущин
Загир Фазылович Юсупов
Original Assignee
Харьковское Высшее Военное Командно-Инженерное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командно-Инженерное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командно-Инженерное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU833606328A priority Critical patent/SU1113810A1/ru
Application granted granted Critical
Publication of SU1113810A1 publication Critical patent/SU1113810A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

ПЕРЕМНОЖИТЕЛЬ СИГНАЛОВ, содержащий первый и второй генераторы тока, первый и второй балансировоч- . ные резисторы, первые выводы которых соединены с первым выводом первого генератора тока, второй вывод которого подключен к первой шине питани , первый и второй нагрузочные резисторы , первые выводы которых  вл ютс  первой и второй выходными шинами перенножител , а вторые выводы подключены к второй шине питани , о т л ичающийс  тем, что, с целью расширени  диапазона величин входных сигналов, в него введены первый, второй , третий и четвертьм усилительные Двухзатворные полевые транзисторы и первый и второй дополнительные балансировочные резисторы, причем стоки первого и второго усилительных двухзатворных полевых транзисторов подключены к первым выводам соответственно первого и второго нагрузочных резисторов и к стокам соответственно третьего и четвертого усилительных двухзатворных полевых транзисторов, истоки первого и второго усилительных двухзатворных полевых транзисторов соединены с вторыми выводами соответственно первого и второго балансировочных резисторов, истоки третьего и четвертого усилительных двухзатворных полевых транзисторов соответственно через первый и второй дополнительные балансировочные резисторы 8 подключены к первому выводу второго генератора тока, второй вывод которого соединен с первой шиной питани , первые затворы первого и четвертого усилительных двухзатворных полевых § транзисторов соединены и  вл ютс  первой входной шиной перемножител , первые затворы второго и третьего усилительных двухзатворных полевых транзисторов соединены и  вл ютс  со второй входной шиной перемножител , 00 вторые затворы первого и четвертого усилительных двухзатворных полевых транзисторов соединены и  вл ютс  третьей входной шиной перемножител , вторые затворы второго и третьего усилительных двухзатворных полевых транзисторов соединены и  вл ютс  четвертой входной шиной перемножител .

Description

Изобретение относитс  к электрическим 8ьгчислитёльнь(м устройствам и может быть использовано в аналоговьк вычислительных машинах.
Известен перемножитель сигналов, содержащий усилительный дифференциальный каскад и операционные усилители ClI.
Этот перемножитель характеризуетс  малым диапазоном величин входньк сигналов.
Наиболее близким к предложенному  вл етс  перемножитель сигналов, содержащий первый и второй транзисторные генераторы тока, этчиттеры которых через соответствующие первый и второй балансировочные резисторы подключены к первому выводу источника тока, второй вывод которого соединен с первой шиной питани , коллектор первого транзисторного генератора тока подключен к эмиттерам первого и второго усилительных транзисторов, коллектор второго транзисторного генератора тока подключен к эмиттерам третьего и четвертого усилительных транзисторов, коллекторы первого и Третьего усилительньЕХ транзисторов подключены к первому выводу первого нагрузочного резистора, коллекторы второго и четвертого усилительных транзисторов подключены к первому выводу второго нагрузочного резистора, вторые выводы первого и второго нагрузочных резисторов соединены с второй шиной питани , базы первого .и четвертого усилительных транзисторов соединены и  вл ютс  первой входной шиной перемножител , базы второго и третьего усилительных транзисторов соединены и  вл ютс  второй входной шиной, базы первого и второго транзисторных генераторов тока  вл ютс  третьей и четвертой входными шинами f2j.
Данный перемножитель также характеризуетс  узким диапазоном величин входных сигналов.
Цель изобретени  - расширение диапазона величин входных сигналов.
С этой целью в перемножитель сигналов , содержащий первый и второй генераторы тока, первый и второй балансировочные резисторы, первые выводы которых соединены с первым выводом первого генератора тока, второй вывод которого подключен к первой шине питани . первый и второй нагрузочные
резисторы, первые выводы которых  вл ютс  первой и второй выходными шинами перемножители, а вторые выводы подключены к второй шине питани , введены первый, второй, третий и четвертый усилительные двухзатворные полевые транзисторы и первый и вФорой дополнительные балансировочные резисторы , причем стоки первого и второго усилительных двухзатворных полевых транзисторов подключены к первым выводам соответственно первого и второго нагрузочных резисторов и к стокам соответственно третьего и четвертого усилительных двухзатворных полевьж Транзисторов, истоки первого и второго усилительных двухзатворных полевых транзисторов соединены с вторь ми выводами соответственно первого и второго балансировочньсх резисторов, истоки третьего и четвертого усилительных двухзатворных полевых транзисторов соответственно через первый и второй дополнительные балансировочные резисторы подключены к первому выводу второго генератора тока, второй вывод которого соединен с первой шиной питани , первые -затворы первого и четвертого усилительньос двухзатворных полевьк транзисторов соединены и  вл ютс  первой входной шиной перемножител , первые затворы второго и третьего усилительных двухзатворных полевых транзисторов соединены и  вл ютс  второй входной шиной перемножител , вторые затворы перво го и четвертого усилительных двухзат.ворных полевых транзисторов соединены и  вл ютс  третьей входной шиной перемножител , вторые затворы второго и третьего усилительньгх двухзатворных полевых транзисторов соединены и  вл ютс  четвертой входной шиной перемножител . I
На чертеже изображена функциональна  схема предложенного перемножител  сигналов.
Схема содержит первый, второй, третий и четвертый усилительные двухзатворные полевые транзисторы 1-4, первьй и второй балансировочные резисторы 5 и 6, первый и второй нагрузочные резисторы 7 и 8, первый и второй дополнительные балансировчные резисторы 9 и 10 первый и второй генераторы 11 и 12 тока, первую и вторую шины 13 и 14 питани , первую, вторую, третью и четвертую входные
шины 15-18, первую и вторую выходные шины 19 и 20.
Перемножитель сигналов работает следующим образом.
. В отсутствии входных сигналов с помощью первого и второго балансировочных резисторов 5 и 6 и первого и второго дополнительных балансирочных резисторов 9 и 10 добиватьс  баланса при котором токи первого и второго генераторов 11 и 12 тока равны и равны токи стоков первого, второго, третьего и четвертого усилительных двухзатворных полевых .транзисторов 1-4.,
При равных сопротивлени х первого и второго нагрузочных резисторов 7 и 8 напр жение на первой и второй выходных шинах 19 и 20 равно
R,(I,-b)Rr(4-bK
и
вых
R J - сопротивление первого нагрузочного резистора 7 . 1ч fОКИ стоков соответ- 25 ственно первого, второго, третьего и четвертого усилительных двухзатворных полевых транзисторов 1-А.
этом30
I.-I. 25,,и,, (2)
5 - крутизна передаточной характеристики дифференциального каскада, образованного первым и вторым усилительными двухзатворными полевыми транзисторами 1 и 2, IJ 4 - напр жение на первой и второй входных шинах 15 и 16, Q
а также
(3)
Ii- -2S3,U, ,,
крутизна передаточной харак3
теристики дифференциального 45 каскада, образованного третьим и четвертым усилительными двухзатворными полевыми транзисторами 3 и 4.
Значени  и S,
завис т от напр жени  Uj, подаваемого на третью и четвертую входные шины 17 и 18. Зависимости имеют вид
S, S,Jo)K,4U4 ; (41 ,{о1-к„и5 , (5-)
где 5(0) и $3(0) - значени  крутизны при нулевом напр жении Uj п S посто нные коэффициенты , имеюпще размерность мА/В и определ емые графически из зависимостей крутизны от напр жени  и 2.
При балансе дифференциальных каскадов значени  крутизны при нулевом значении напр жени  U равны между собой, поэтому вьсходное напр жение равно
. ,.-U-i() - (Ь)
Из выражени  (6) следует, что выходное напр жение пропорционально произведению перемножаемых входных напр жений. Так как коэффицие1гты К и К не завис т от U и оста- . ютс  практически неизменными при изменени х Uj, то в пределах изменени  и 2 ОТ О ДО 5В перемножитель сигналов остаетс  линейным перемножителем . При зтом диапазон линейного перемножени  не менее 1,5В.
По сравнению с устройством-прототипом , диапазон линейного перемножени  которого составл ет 10МВ, предложенный перемножитель сигналов имеет диапазон линейного перемножител  около 1,5В. Таким образом, предло-. женньй перемножитель сигналов характеризуетс  новым качеством - более широким диапазоном в изменении входных сигналов.

Claims (1)

  1. ПЕРЕМНОЖИТЕЛЬ СИГНАЛОВ, содержащий первый и второй генераторы тока, первый и второй балансировоч- . ные резисторы, первые выводы которых соединены с первым выводом первого генератора тока, второй вывод которого подключен к первой шине питания, первый и второй нагрузочные резисторы, первые выводы которых являются первой и второй выходными шинами перёмножителя, а вторые выводы подключены к второй шине питания, о т л ичающийся тем, что, с целью расширения диапазона величин входных сигналов, в него введены первый, второй, третий и четвертый усилительные Двухзатворные полевые транзисторы и первый и второй дополнительные балансировочные резисторы, причем стоки первого и второго усилительных двух затворных полевых транзисторов подключены к первым выводам соответственно первого и второго нагрузочных резисторов и к стокам соответственно третьего и четвертого усилительных двухзатворных полевых транзисторов, истоки первого и второго усилительных двухзатворных полевых транзисторов соединены с вторыми выводами соответственно первого и второго балансиро вочных резисторов, истоки третьего и четвертого усилительных двухзатвор ных полевых транзисторов соответст венно через первый и второй дополни тельные балансировочные резисторы подключены к первому выводу второго генератора тока, второй вывод которого соединен с первой шиной питания, первые затворы первого и четвертого усилительных двухзатворных полевых транзисторов соединены и являются первой входной шиной перемножителя, первые затворы второго и третьего усилительных двухзатворных полевых транзисторов соединены и являются второй входной шиной перемножителя, вторые затворы первого и четвертого усилительных двухзатворных полевых транзисторов соединены и являются третьей входной шиной перемножителя,
    1П3810 вторые затворы второго и третьего усилительных двухзатворных полевых транзисторов соединены и являются четвертой входной шиной перемножителя.
    >
    » 1113810
SU833606328A 1983-06-13 1983-06-13 Перемножитель сигналов SU1113810A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833606328A SU1113810A1 (ru) 1983-06-13 1983-06-13 Перемножитель сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833606328A SU1113810A1 (ru) 1983-06-13 1983-06-13 Перемножитель сигналов

Publications (1)

Publication Number Publication Date
SU1113810A1 true SU1113810A1 (ru) 1984-09-15

Family

ID=21068788

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833606328A SU1113810A1 (ru) 1983-06-13 1983-06-13 Перемножитель сигналов

Country Status (1)

Country Link
SU (1) SU1113810A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0598385A1 (en) * 1992-11-18 1994-05-25 Nec Corporation Analog multiplier

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.. Шило В.Л. Линейные интегральные схемы в радиоэлектронной аппаратуре. М., Советское радио, 1979, с. 178-180, рис. 4.21а.. 2. Гребен А.Б. Проектирование аналоговых интегральных схем. М., Энерги , 1976, с. 144-145, рис.7-3 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0598385A1 (en) * 1992-11-18 1994-05-25 Nec Corporation Analog multiplier

Similar Documents

Publication Publication Date Title
US5043652A (en) Differential voltage to differential current conversion circuit having linear output
US4068184A (en) Current mirror amplifier
SU1113810A1 (ru) Перемножитель сигналов
KR970010285B1 (en) Current mirror amplifier of insulated gate field effect transistor with nest cascode input/output stage
KR920008587A (ko) 트랜스콘덕터-캐패시터 적분기
KR970077970A (ko) 차동 증폭기
JPH0247623Y2 (ru)
SU1168971A1 (ru) Перемножающее устройство
JPS58145206A (ja) 差動増幅器
EP0499645A4 (en) Differential amplifying circuit of operational amplifier
SU1478228A1 (ru) Аналоговый четырехквадрантный умножитель
SU1319005A1 (ru) Бипол рный источник тока
SU886207A1 (ru) Устройство регулировани
SU684717A1 (ru) Усилитель
SU1042156A1 (ru) Двухтактный усилитель мощности
KR900015452A (ko) 전계 효과 트랜지스터 제한 회로
RU1830181C (ru) Усилитель напр жени
SU1676065A1 (ru) Операционный усилитель на КМОП транзисторах
SU896636A1 (ru) Логарифмический усилитель
SU1327273A1 (ru) Усилитель
JP2806654B2 (ja) バイアス回路
SU708492A1 (ru) Усилитель посто нного тока
JPH0136069B2 (ru)
SU1218447A1 (ru) Повторитель напр жени
SU1200376A1 (ru) Усилительное устройство