Изобретение относитс к автоматике и вычислительной технике и предназначено дл ввода информации с помощью клавиатуры. Известно устройство дл 1ввода информации, содержащее клавиатуру, преобразователь кодов, блок сопр жени , блок формирователей импульсов , два триггера и элемент задерж ки 1 J. Однако устройство имеет низкую помехозащищенность, так как при воз никновении импульсной помехи на вхо триггера, сравнимой по длительности с временем еГо переключени , происходит переключение триггера и запускаетс элемент задержки, после по влени сигнала на выходе которогв ложна информаци вводитс в блок сопр жени . Таким образом импу сна помеха, действующа на входе преобразовател кодов, воспринимает с указанным устройством как включение информационной клавиши клавиатуры , что понижает надежность ввода информации. Наиболее близким к изобретению по технической сущности вл етс устройство дл ввода информации, содержащее клавиатуру, преобразователь кодов, с первого по третий элементы ИЛИ, элемент задержки, пер вый и второй регистры, блок сравнени и триггер, клавиатура через преобразователь кодов подключена к первому входу первого элемента ИЛИ, к информационному входу первого регистра и к первому информационному входу блока сравнени , выход первого регистра соединен с входом второ го элемента ИЛИ, с информационным входом второго регистра и с вторым информационным входом блока сравнени , стробирующий вход которого под ключен к выходу элемента задержки, а выход - к стробирующему входу второго регистра, выход триггера соединен с вторым входом второго эл мента ШШ. В известном устройстве кодова комбинаци , по вл юща с на выходе преобразовател кодов при включении клавиши клавиатуры, зйписываетс в регистр и по истечении заданного времени задержки блоком сравнени производитс сравнение кодовых комбинаций - записанной в регистре и присутствующей на вькоде преобразовател кодов. При равенстве указанных кодовьк комбинаций считаетс , что кодова комбинаци в регистре вл етс информатдионной, так как включена только одна информационна клавиша, которую однозначно идентифицирует кодова комбинаци . На выходе блока сравнени при этом возникает сигнал, по которому кодова комбинаци из регистра вводитс в блок сопр жени . После включени информационной клавиши одновибратором производитс обнуление регистра и ввод информации может быть продолжен. При отсутствии равенства указанных кодовых комбинаций определ етс , что произошло включение одновременно двух или более клавиш i клавиатуры и кодова комбинаци в регистре вл етс ложной. Сигнал на j выходе блока сравнени в этом случае отсутствует, и ложна к.одова комбинаци в блок сопр жени не вводитс . Запись последующей информации в регистр и ввод ее в блок сопр жени блокируетс и возможен только после включени специтгьной клавиши клавиатуры 2. Однако в известном устройстве при по влении импульсной помехи на выходе элемента ИЛИ происходит ложное включение одновибратора. При зтом на выходе одновибратора формируетс импульс, обнул ющий регистр. При включении информационной клавиши клавиатуры в момент ложного включени одновибратора кодова композици , однозначно идентифицирующа включенную клавишу, в регистр не записываетс . и в блок сопр жени не вводитс , так как длительность импульсов на выходе одновибратора выбрана больше дребезга механических контактов клавиши с учетом того, что длительность дребезга увеличиваетс в процессе эксплуатации. Таким образом, в известном устройстве импульсные помехи могут нарушать алгоритм работы, когда при включенной одной информационной клавише клавиатуры информаци в блок сопр жени не вводитс , что снижает надежность. Цель изобретени - повышение надежности путем учета временной последовательности срабатывани элементов . Поставленна цель достигаетс тем, что в устройство дл ввода информадни , содержащее клавиатуру, преобразователь кодов, с первого по третий элементы ИЛИ, элемент задержки первый и второй регистры, блок срав нени и триггер, клавиатура через преобразователь кодов подключена к первому входу первого элемента ИЛИ к информационному входу первого регистра и к первому информационному входу блока сравнени , выход первого регистра соединен с входом вто рого элемента ИЖ, с информационным входом второго регистра и вторым информационным входом блока сравнени , стробирующий вход которого под ключен к выходу элемента задержки, /а выход - к стробирующему входу второго регистра, выход триггера соединен с вторым входом второго элемента ИЛИ, введены селектор длительности импульсов и элемент совпадени , клавиатура подключена к первому входу элемента совпадени , выход преобразовател кодов соедине с первым входом третьего элемента ИЛИ, выход которого подключен к вто рому входу элемента совпадени , тре тий вход которого соединен с выходо второго элемента ИЛИ, выход первого элемента ИЖ соединен с входом порогового элемента, выход которого подключен к четвертому входу элемен совпадени и входу установки в 1 триггера, вход установки в О которого соединен с выходом блока сра нени , выход элемента совпадени по ключен к входам третьего элемента ИЖ, элемента задержки и к стробирующему входу первого регистра. Структурна схема устройства дл ввода информации представлена на чертеже. Устройство дл ввода информации содержит клавиатуру 1, преобразователь 2 кодов, с первого по третий элементы ШШ 3-5, первый регистр 6, блок 7 сравнени , второй регистр 8, триггер 9, элемент 10 задержки, селектор 11 длительности импульсов, элемент 12 совпадени . Элемент 10 задержки вл етс эле ментом задержки переднего фронта входного сигнала. Устройство дл ввода информации работает следующим образом. В исходном состо нии, когда ни одна из клавиш клавиатуры не включена , на всех входах и выходах регистра 6, на первом входе и на выходе блока 7 сравнени и на выходе элемента 10 задержки, а такжена выходе триггера 9 присутствует нулевой логический уровень, а на входе и на выходе селектора 11 и на втором выходе клавиатуры 1 присутствует единичный логический уровень. В случае возникновени на одном или нескольких выходах преобразовател 2 кодов импульсной помехи единичного логического уровн , длительность которой достаточна дл переключени регистра 6, в регистр 6 записываетс ложна информаци , так как на тактовом входе регистра 6 присутствует низкий потенциал, поступающий с.выхода элемента 12 совпадени и разрешающий запись информации в регистр 6. Однако элемент задержки не включаетс , так как длительность импульсной помехи меньше суммарного времени переключени элемента ИЛИ 5 регистра 6, элемента ИЛИ 4 и элемента 12 совпадени . При окончаний импульсной помехи низким потенциалом с выхода элемента ИЖ 5 запрещаетс переключение элемента 12 совпадени , на выходе которого по-прежнему присутствует нулевой логический уровень. При окончании импульсной помехи в регистр 6 записываетс нулевой логический уровень , поступающий с выхода преобразовател 2 кодов, и устройство оказываетс в исходном состо нии. Таким образом, импульсна помеха , возникающа на выходе преобразовател 2 кодов и меньша по длительности времени суммарного времени переключени элемента ИЛИ 5, регистра 6, элемента ИЛИ 4 и элемента 12 совпадени , не оказывает вли ни на работу устройства, т.е. подавл етс . При вклочении любой информационной клавиши клавиатуры 1, на выходах преобразовател 2 кодов по вл етс кодова комбинаци , идентифицирующа клавишу в виде единичных логических уровней на соответствующих выходах преобразовател 2 кодов. Вследствие дребезга контактов переключателей клавиатуры 1 эти уровни имеют вид пачек импульсов в моменты переключени контактов. Кодова комбинаци с 1выходов преобразовател 2 кодов поступает на информационные 5 входы регистра 6 и, так как на тактовом входе регистра 6 присутствует низкий потенциал, записываетс в регистр 6. По вление кодовой комбинации на выходах регистра 6 вызывает по вление единичного логическо го уровн на выходе элемента ИЛИ 4. А по вление единичного логическо го уровн на выходе элемента ИЛИ 4 вызывает по вление единичного логического уровн на выходе элемента 1 совпадени . Этот единичный логическ уровень запрещает запись информации в регистр 6 и изменение состо ни элемента ИЖ 5 при изменении логиче ких уровней на выходах преобразовател 2 кодов. При по влении единичного логического уровн на выходе элемента 12 совпадени включаетс элемент 10 задержки. Элемент задерж ки задерживает передний фронт сигна ла на выходе элемента 12 совпадени на врем fp, которое выбираетс исход из инерционности клавиатуры. Через врем V на выходе элемента 1 задержки формируетс импульс, который стробирует блок 7 сравнени . Пусть в течение времени Ug не про изошло включение двух или нескольки клавиш клавиатуры 1. Тогда кодова комбинаци , присутствующа в это врем на выходе преобразовател 2 кодов, совпадает с кодовой комбинацией , записанной ранее в регистр 6, и на выходе блока 7 сравнени формируетс импульс, переписывающий двоичный код из регистра 6 в регист 8. В то же врем импульс с выхода блока 7 сравнени переключает триггер 9, и на его выходе устанавливае с низкий потенциал. При включении других информационных клавиш клавиатуры 1, независи мо от их количества, по истечении времени Т и до отключени первоначально нажатой клавиши, изменение информации в регистре 6 не происходит и во второй регистр 8 нова информаци не поступает. Это св зано с тем, что на выходе элемента ИЛИ 5 все врем присутствует единичный логический уровень и элемент 10 задержки выключен. При отключении первоначально на- жатой клавиши клавиатуры 1 или-последней из включенных информационных клавиш, что соответствует случаю , когда по истечении времениТ) 6 и до выключени первоначально вклю (Ченной клавиши включены несколько других клавиш клавиатуры 1, на всех выходных шинах преоб1 азовател кодов по вл етс нулевой логический уровень. Этот нулевой логический уровень сопровождаетс пачками импульсов , вследствие дребезга контактов переключателей клавиатуры 1. При по влении нулевого логического уровн на всех выходах преобразовател 2 кодов, на выходе элемента ИЛИ 3 по вл етс нулевой логический уровень. Селектор 11 анализирует длительность импульсов нулевого логического уровн , по вл ющихс на выходе элемента ИЛИ 3 вследствие дребезга контактов, возникающего при включении информационной клавиши . Порог срабатывани селектора 11 устанавливаетс так, чтобы максимальный по длительности импульс нулевого логического уровн , возникающий вследствие дребезга контактов, не вызывал срабатывание селектора 11. По окончании дребезга контактов через- врем t селектор 11 срабатывает , так как длительность сигнала нулевого логического уровн на выходе элемента ИЛИ 3 превьш1ае.т при этом порог срабатывани селектора 11. На выходе селектора 11 формируетс импульс нулевого логического уровн , возвращающий триггер 9 в исходное состо ние. Единичный логический уровень на вькоде триггера 9 вызывает по вление единичного логического уровн на выходе элемента ИЛИ 3. При по влении импульса нулевого логического уровн на выходе селектора 11 на выходе элемента 12 совпадени устанавливаетс нулевой логический ypoBjBHb, который записьшает в регистр 6 нулевую кодовую комбинацию присутствующую на выходах преобразовател 2 кодов. В то же BpeilM на выходе элемента ШШ 5 устанавливаетс нулевой логический уровень. Таким образом, устройство возвращаетс в исходное состо ние. Пусть в течение времени f после ключени информационной клавиши роисходит включение еще одной или ескольких информационных клавиш лавиатуры 1. Тогда в момент по вени импульса на выходе элемента 1О адержки кодова комбинаци на выхое преобразовател 2 кодов не соотThe invention relates to automation and computing and is intended to enter information using a keyboard. A device for inputting information is known, comprising a keyboard, a code converter, an interface unit, a block of pulse shapers, two triggers and a delay element 1 J. However, the device has low noise immunity, since when a pulse interference occurs at the input of the trigger, comparable in duration to with its switching time, a trigger is switched and a delay element is triggered, after the appearance of a signal at the output of which false information is entered into the interface block. Thus, the sleep impedance, acting at the input of the code converter, perceives with the specified device as the activation of the information key of the keyboard, which reduces the reliability of the input of information. The closest to the invention to the technical essence is a device for inputting information, comprising a keyboard, a code converter, first to third elements OR, a delay element, first and second registers, a comparison unit and a trigger, the keyboard is connected via a code converter to the first input of the first the OR element, to the information input of the first register and to the first information input of the comparison unit, the output of the first register is connected to the input of the second OR element, to the information input of the second register and from The information input of the comparison unit, the gate input of which is connected to the output of the delay element, and the output to the gate input of the second register, the trigger output is connected to the second input of the second SHSh element. In a known device, a code combination appearing at the output of a code converter when the keyboard key is turned on is written into a register and after a predetermined delay time the comparison unit compares the code combinations recorded in the register and present at the code of the code converter. If these code combinations are equal, it is considered that the code combination in the register is informatdion, since only one information key is included, which uniquely identifies the code combination. At the output of the comparison unit, a signal is generated, according to which a code combination from the register is entered into the interface unit. After the information key is turned on with the one-shot, the register is reset and information input can be continued. In the absence of equality of the indicated code combinations, it is determined that two or more keyboard keys i were simultaneously turned on and the code combination in the register is false. The signal at the j output of the comparison unit is missing in this case, and a false code is not entered into the conjugation block. Writing the subsequent information to the register and entering it into the interface block is blocked and possible only after turning on the special key of the keyboard 2. However, in the known device, when a pulse noise appears at the output of the OR element, a one-shot is switched on falsely. With this, a pulse is formed at the output of the one-shot, which resets the register. When the information key of the keyboard is turned on, at the moment when the one-vibrator is falsely turned on, the code composition that uniquely identifies the included key is not written to the register. and is not entered into the interface block, since the duration of the pulses at the output of the one-shot is chosen to be more than the bounce of the mechanical contacts of the key, considering that the duration of the bounce increases during operation. Thus, in a known device, impulse noise can disrupt the algorithm of operation when, with the information keyboard key on, information is not entered into the interface block, which reduces reliability. The purpose of the invention is to increase reliability by taking into account the time sequence of operation of elements. The goal is achieved by the fact that the first-to-third elements OR, the delay element the first and second registers, the comparison unit and the trigger, the keyboard through the code converter are connected to the first input of the first element OR the information input of the first register and to the first information input of the comparison unit; the output of the first register is connected to the input of the second IL element, with the information input of the second register and the second information input Comparison gate, the gate input of which is connected to the output of the delay element, and the output to the gate input of the second register, the trigger output is connected to the second input of the second OR element, the pulse width selector and the coincidence element are entered, the keyboard is connected to the first input of the coincidence element, the output the code converter is connected to the first input of the third OR element, the output of which is connected to the second input of the coincidence element, the third input of which is connected to the output of the second OR element, the output of the first IZH element connected to the input of the threshold element, the output of which is connected to the fourth input of the coincidence element and the installation input to 1 flip-flop, the installation input to O which is connected to the output of the control unit, the output of the matching element to the inputs of the third ILI element, the delay element and the gate input first register. The block diagram of the device for entering information is shown in the drawing. The device for inputting information comprises a keyboard 1, a code converter 2, first to third elements 3-5 3-5, first register 6, comparison unit 7, second register 8, trigger 9, delay element 10, pulse width selector 11, coincidence element 12. The delay element 10 is an element of the leading edge of the input signal. The information input device operates as follows. In the initial state, when none of the keyboard keys is turned on, all inputs and outputs of register 6, the first input and output of the comparison unit 7 and the output of delay element 10, as well as the output of trigger 9, have a zero logic level, and the input and output of the selector 11 and the second output of the keyboard 1 there is a single logical level. In the case of a single logical level transducer 2 pulse code on one or several outputs, the duration of which is sufficient for switching register 6, false information is recorded in register 6, since the potential input of coincidence element 12 is present at the clock input of register 6 and allowing the recording of information in register 6. However, the delay element is not included, since the duration of the impulse noise is less than the total switching time of the element OR 5 of the register 6, the element OR 4 and element 12 matcher. At the ends of the impulse noise by the low potential from the output of the IL 5 element, it is prohibited to switch the coincidence element 12, the output of which still has a zero logic level. At the end of the impulse noise in the register 6 is recorded a zero logic level, coming from the output of the converter 2 codes, and the device is in the initial state. Thus, the impulse noise arising at the output of the converter 2 codes and shorter in duration the total switching time of the element OR 5, register 6, the element OR 4 and the element 12 coincidence does not affect the operation of the device, i.e. is suppressed. When any information key of the keyboard 1 is turned on, a code combination appears at the outputs of the 2 code converter, identifying the key as single logical levels at the corresponding outputs of the 2 code converter. Due to the bounce of the contacts of the keyboard 1 switches, these levels have the form of pulse bursts at the moments of switching contacts. The code combination from the output 1 of the converter 2 codes is fed to the information 5 inputs of register 6 and, since there is a low potential at the clock input of register 6, is written to register 6. The appearance of a code combination at the outputs of register 6 causes the appearance of a single logic level at the output of the element OR 4. And the appearance of a single logical level at the output of an element OR 4 causes the appearance of a single logical level at the output of element 1, a coincidence. This unit logic level prohibits the recording of information in register 6 and the change of the state of the IL 5 element when changing the logic levels at the outputs of the 2-code converter. When a single logic level appears at the output of the matching element 12, the delay element 10 is turned on. The delay element delays the leading edge of the signal at the output of the coincidence element 12 by the time fp, which is selected based on the inertia of the keyboard. After time V, a pulse is generated at the output of the delay element 1, which gates the comparison unit 7. Suppose that during the time Ug two or several keys of the keyboard 1 did not turn on. Then the code combination present at the time of the output of the 2 code converter coincides with the code combination recorded earlier in register 6, and a pulse is generated at the output of the comparison unit 7 rewriting the binary code from register 6 to register 8. At the same time, the pulse from the output of the comparison block 7 switches the trigger 9, and at its output it is set to low potential. When other information keys of the keyboard 1 are turned on, regardless of their number, after the time T expires and before the original key is turned off, the information in register 6 does not change and the new register 8 does not receive new information. This is due to the fact that the output of the element OR 5 all the time there is a single logic level and the delay element 10 is turned off. When the initially pressed key of the keyboard 1 or the last of the included information keys is turned off, which corresponds to the case when after the time T) 6 and before turning off the key is initially turned on (Several other keys of the keyboard 1 are on the Chenna key, the is a zero logic level.This zero logic level is accompanied by a burst of pulses, due to the bounce of the contacts of the keyboard 1 switches. When a zero logic level appears on all outputs, The explorer 2 codes, the output of the OR element 3 is zero logic level. The selector 11 analyzes the duration of the pulses of zero logic level, appearing at the output of the element OR 3 due to contact bounce, which occurs when the information key is turned on. so that the maximum duration zero-level impulse arising due to contact bounce does not trigger the selector 11. At the end of contact bounce, after-time t select Op 11 is triggered, since the signal duration of the zero logic level at the output of OR 3 prevsh1ae.t element with threshold selector 11. At the output of the selector 11 is formed by the zero logic level pulse, flip-flop 9 returns to its original state. A single logic level in the trigger code 9 causes a single logic level to appear at the output of the element OR 3. When a zero logic level pulse occurs, the output of the selector 11 at the output of the matching element 12 is set to zero logical ypoBjBHb, which writes the zero code combination present in the register 6 to converter outputs 2 codes. At the same time, BpeilM at the output of the SHSh 5 element is set to zero logic level. Thus, the device returns to its original state. Let, during the time f after the key of the information key, another or several information keys of the lavature 1 start up. Then at the moment of the appearance of a pulse at the output of the support element 1O, the code combination does not correspond to the output code converter 2