I1 Изобретение относитс к вычислительной технике, в частности к сист мам селективного пользовани , и может быть использовано в системе обмена информацией. Известно устройство дл обслуживани сообщений, содержащее первую группу элементов И, группу триггеро записи, вторую группу элементов И, элементы ИЛИ, шифратор, выходной ре гистр, первый регистр сдвига, каналы, а в каждом канале группу триггеров, первую, вторую группы элементов И и элемент ИЛИ Cl Недостатком данного устройства вл етс нерациональное использование оборудовани , так как дл реали зации двух бесприоритетньгх дисциплин обслуживани требуютс два аналогичных устройства. Наиболее близким к изобретению по технической сущности и достигаемому результату вл етс устройство дл обслуживани сообщений, содержащее дешифратор, элемент ИЛИ, шиф .ратор, выходной регистр, два регист ра сдвига, блок элементов ИЛИ, кана лы, а в каждом канале группу триггеров , первую, вторую группы элемен тов И, элемент ИЛИ, причем группа входов элементов ИЛИ соединена с группой входов устройства и с второй группой входов первой группы элементов И каждсго канала, группа выходов блока элементов ИЛИ соединена с вторыми группами входов вто рых блоков элементов И каждого канала, группа выходовдешифратора соединена с первой группой входов первой группы элементов И каждого канала, группа выходов первой групп элементов И каждого канала соединен с группой единичных входов группы триггеров своего канала, группа вых дов которого соединена с первой гру пой входов второй группы элементов своего канала, группа выходов котор го соединена с группой нулевых вход группы триггеров своего канала и с группой входов элемента ИЛИ своего канала, выход элемента ИЛИ каждого канала подключен к соответствукщему входу шифратора, группа выходов которого соединена с группой инфйрмационны}с входов выходного регистра, группа выходов которого вл етс группой информационных выходов устройства , управл ющий ход выходного -2 регистра подключен к входу считывани устройства, первый управл ющий вход каждого регистра сдвига соединен с выходом своего последнего разр да, второй управл ющий вход каждого регистра сдвига подключен к соответствующему входу режима устройства Г2. Недостатком известного устройства вл етс возможность потери сообщений , объ сн юща с тем, что при считывании сообщений из каналов согласно дисциплине обслуживани Последний пришел первый обслужен не измен етс содержимое счетчика адреса записи. Это приводит к тому,что последующие сообщени записываютс не в освободившуюс область пам ти, а фиксируютс , начина с адреса, , хран щегос в счетчике а цреса э писи . Цель изобретени - повышение надежности устройства за счет исклюгчени возможности .записи в зан тые блоки триггеров. Поставленна цель достигаетс тем, что в устройство дл обслуживани сообщений , содержащее элемент ИЛИ, дешифратор, два регистра сдвига, выходной регистр, блок элементов ИЛИ, шифратор, кандлы, в каждом канале элемент ИЛИ, первый, второй блок элементов И, блок триггеров, причем группа входов элемента ИЛИ соединена с группой запросных входов устройства и с первой группой входов первого блока элементов И каждого канала , группа выходов блока элементов ИЛИ соединена с первыми группами входов вторых блоков элементов И каждого канала, группа выходов дешифратора соединена с второй группой ,входов первого блока элементов И каждого канала, группа выходов первого блока элементов И каждого канала соединена с группой единичных входов блока триггеров своего канала, группа выходов которого соединена второй группой входов второго блока элементов И своего канала, группа выходов которого соединена с группой «згпевых входов блока триггеров своего канала и с группой входов элемента ИЛИ своего канала, выход элемента ИЛИ каждого канала подключен к. соответствующему входу шифратора, группа выходов которого соединена с труппой информационных Входов выходного регистра, группа выходов которого вл етс группой информационных выходов устройства , управл ющий вход выходного регистра подключен-к входу считывани устройства, первый управл ющий вход каждого регистра сдвига соедииен с выходом своего, последнего разр да , второй управл ющий вход каждого регистра сдвига подключен к соответствующему входу режима устройства введены реверсивный счетчик, два бло ка элементов И, причем первьй вход режима устройства подключен к управл ющему входу первого блока элементов И, группа входов которого соединена с группой выходов первого регистра сдвига, а группа выходов - с первой группой входов блока элементов ИЛИ, втора группа входов которого соединена с группой выходов вто рого блока элементов И, группа входов которого соединена с группой выходов второго регистра сдвига, второ вход режима устройства подключен к управл ющему входу второго блока эле ментов И и к вычитающему входу ревер сивного счетчика, суммирующий вход которого подключен к выходу элемента ЦШ, а группа выходов соединена с группой входов дешифратора. На чертеже приведена структурна схема устройства дл обслуживани со общений. Устройство содержит элемент ИЛИ 1 реверсивный счетчик 2, дещифратор 3, регистр 4 сдвига, блок элементов ИЛИ 5, регистра 6 сдвига, шифратор 7, выходной регистр 8, каналы 9, каждьй канал содержит блок элементов И 10, блок 11 триггеров, блок элементов И 12, элемент ИЛИ 13, блок элементов И 14 и 15, группу вхо дов 16 устройства, вход 17 считывани устройства, первьй вход 18 режи ,ма устройства, второй вход 19 режима устройства, группу информагрюнных выходов 20 устройства. Устройство работает следующим образом. В исходном состо нии блоки 11, ре гистры 4 и 6 и счетчик 2 обнулены. Устройство готово к приему сообщений Сообщение через группу входов 1б в виде двоично-го кода поступает на вторые группы входов блока элементов И 10, а также через элемент ИЛИ реверсивнЬй счетчик 2 и дешифратор 3 - на первые группы входов блоков элементов И 10. Первое пришедщее сообщение пропускаетс блоками элементов И 10 и фиксируетс в блоке 11 в виде двоичного кода. Таким образом, каждьй канал 9 служит дл хранени в блоке 11 одноименных разр дов кодов сообщений, счетчик 2 и дешифратор 3 определ ют адрес записи очередного сообщени . Параллельно с запоминанием происходит обработка сообщений. Алгоритм обработки очереди сообщений выбираетс управл ющей вычислительной машиной в результате анализа загрузки вьмислительной системы, интенсивности входного потока, средней трудоемкости обработки каждого сообщени и т.д. При обслуживании сообщений в пор дке поступлени сигналы считывани кодов сообщений поступают на вход 18 устройства. В этом случае регистр 4 сдвига поочередно слева направо опрашивает блоки элементов И 12. При обслуживании сообщений в пор дке , обратном их поступлению в устройство , управл юща вычислительна машина подает сигналы считывани кодов сообщений на вход 19 устройства. Регистр 6 сдвига опрашивает блоки элементов И 12, начина с конца очереди сообщений. Таким образом, реализуетс алгоритм Последний пришел первьй обслужен. Считываемьй код сообщени через элемент ИЛИ 13 поступает в шифратор 7, а затем в регистр 8. При этом с выходов блоков элементов И 12 снимаютс сигналы, которые обнул ют триггера блока 11, хранившие считанньй код сообщени . - Шифратор 7 преобразует код номера источника сообщени в адрес начальной команды программы, обслуживающей данное сообщение. По окончании обслуживани сообщени из управл ющей вычислительной машины на вход 18 (либо 19) поступает сигнал готовности к обслуживаию следующего сообщени . Происходит запуск регистра 4 или регистра 6 сдвига, и выборка сообщений дл обслуживани продолжаетс . Адрес начальной команды программы бработки сообщений считьтаетс с выода 20 по сигналу входа 17. . Применение изобретени позвол ет овысить надежность работы устройста .I1 The invention relates to computing, in particular to selective use systems, and can be used in an information exchange system. A device for servicing messages is known, which contains the first group of elements AND, the group of trigger records, the second group of elements AND, the elements OR, the encoder, the output register, the first shift register, the channels, and in each channel the group of triggers, the first and second groups of elements AND and element OR Cl The disadvantage of this device is the inefficient use of equipment, since two similar devices are required to implement two non-priority service disciplines. The closest to the invention in technical essence and the achieved result is a device for servicing messages, containing a decoder, an OR element, a cipher, an output register, two shift registers, a block of OR elements, channels, and in each channel a group of triggers, , the second group of elements AND, the OR element, and the group of inputs of the elements OR is connected to the group of inputs of the device and the second group of inputs of the first group of elements AND each channel, the group of outputs of the block of elements OR is connected to the second groups of inputs the second blocks of elements AND of each channel, the group of outputs of the decoder is connected to the first group of inputs of the first group of elements AND of each channel, the group of outputs of the first groups of elements AND of each channel is connected to the group of single inputs of the group of trigger channels of its channel, the group of outputs of which is connected to the first group of inputs the second group of elements of its channel, the group of outputs of which is connected to the group of zero inputs of the group of triggers of its channel and the group of inputs of the element OR of its channel, the output of the element OR of each channel is connected To the corresponding input of the encoder, the output group of which is connected to an infrared group} from the inputs of the output register, the output group of which is a group of information outputs of the device, the control path of the output -2 register is connected to the read input of the device, the first control input of each shift register is connected with the output of its last bit, the second control input of each shift register is connected to the corresponding mode input of the G2 device. A disadvantage of the known device is the possibility of losing messages, which is explained by the fact that when reading messages from channels according to the discipline of service. The last arrived first served does not change the contents of the write address counter. This leads to the fact that subsequent messages are not recorded in the free memory area, but are recorded, beginning with the address, stored in the counter of the cres e record. The purpose of the invention is to increase the reliability of the device due to the exclusion of the possibility of recording into busy triggers. The goal is achieved by the fact that a message servicing device containing an OR element, a decoder, two shift registers, an output register, an OR element block, an encoder, candles, an OR element in each channel, a first, second AND block, a trigger block, and the group of inputs of the OR element is connected to the group of request inputs of the device and with the first group of inputs of the first block of elements AND of each channel; the group of outputs of the block of elements OR is connected to the first groups of inputs of the second blocks of elements AND of each channel; group in The outputs of the decoder are connected to the second group, the inputs of the first block of elements AND of each channel, the group of outputs of the first block of elements AND of each channel are connected to the group of single inputs of the block of flip-flops of its channel, the group of outputs of which is connected by the second group of inputs of the second block of elements of its channel connected to the group of “zgpevyh inputs of the block of triggers of its channel and with the group of inputs of the element OR of its channel, the output of the element OR of each channel is connected to the corresponding input of the encoder, gr The output pins of which are connected to a group of informational Inputs of the output register, the output group of which is the group of informational outputs of the device, the control input of the output register is connected to the read input of the device, the first control input of each shift register is connected to its output, the last bit, the second the control input of each shift register is connected to the corresponding input of the device mode; a reversible counter is inserted, two blocks of elements AND, the first mode input of the device is connected to the control input of the first block of elements And, the input group of which is connected to the output group of the first shift register, and the group of outputs to the first group of inputs of the block of OR elements, the second group of inputs of which is connected to the output group of the second block of elements And, the input group of which is connected with the output group of the second shift register, the second mode input of the device is connected to the control input of the second element block AND, and to the subtracting input of the reverse counter, the summing input of which is connected to the output of the element C W, and a group of outputs connected to a group of inputs of the decoder. The drawing shows a block diagram of a device for servicing messages. The device contains the element OR 1 reversible counter 2, decipher 3, shift register 4, block of elements OR 5, shift register 6, encoder 7, output register 8, channels 9, each channel contains block of elements AND 10, block 11 triggers, block of elements AND 12, element OR 13, block elements AND 14 and 15, group of inputs 16 of the device, input 17 of reading the device, first input 18 of the mode, device MA, second input 19 of the device mode, group of informational outputs 20 of the device. The device works as follows. In the initial state, blocks 11, registers 4 and 6, and counter 2 are zeroed. The device is ready to receive messages. Message through a group of inputs 1b in the form of a binary code goes to the second groups of inputs of the AND 10 block of elements, as well as through the OR element of the reversible counter 2 and decoder 3 to the first groups of inputs of the blocks of elements 10. The first incoming message skipped with blocks of elements And 10 and recorded in block 11 in the form of a binary code. Thus, each channel 9 serves to store in block 11 of the same-bit bits of the message codes, the counter 2 and the decoder 3 determine the address of the next message record. In parallel with the memorization of the processing of messages. The message queue processing algorithm is selected by the controlling computer as a result of the analysis of the download of the supervisory system, the intensity of the input stream, the average complexity of processing each message, etc. When servicing messages in the order of arrival, the read signals of the message codes are fed to the input 18 of the device. In this case, the shift register 4 alternately from left to right interrogates the blocks of elements AND 12. When servicing the messages in the order opposite to their arrival in the device, the control computer sends signals to read the message codes to the input 19 of the device. Register 6 shift polls the blocks of elements And 12, starting at the end of the message queue. Thus, the algorithm is implemented. Last come first served. The readable message code through the OR element 13 enters the encoder 7, and then into the register 8. Signals are then removed from the outputs of the And 12 blocks of the blocks that embed the trigger of block 11, which stored the message code. - The encoder 7 converts the code of the source number of the message to the address of the initial command of the program serving the given message. At the end of the service, the message from the control computer to input 18 (or 19) receives a ready-to-service signal for the next message. Register 4 or shift register 6 is triggered, and the selection of messages for service continues. The address of the initial command of the message processing program is calculated from output 20 at input signal 17.. The application of the invention allows to increase the reliability of the device.