SU1092749A1 - Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание - Google Patents
Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание Download PDFInfo
- Publication number
- SU1092749A1 SU1092749A1 SU833540070A SU3540070A SU1092749A1 SU 1092749 A1 SU1092749 A1 SU 1092749A1 SU 833540070 A SU833540070 A SU 833540070A SU 3540070 A SU3540070 A SU 3540070A SU 1092749 A1 SU1092749 A1 SU 1092749A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- code
- voltage
- differentiating
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
ФОРМИРОВАТЕЛЬ УПРАВЛЯЮЩЕГО СИГНАЛА ДЛЯ КОМПЕНСАЦИИ ИСКАЖЕНИТ) ТИПА ПРЕОБЛАДАНИЕ, . содержащий преобразователь код-напр жение, информа ционные входы которого соединены с выходами счетчика, счетный вход кото рого соединен с выходом элемента И, игА первый вход которого вл етс тактовым входом формировател , второй вход элемента И и вход дифференцирующего блока объединены и вл ютс информационным входом формировател , выход дифференцирующего .блока соединен со. сбросовым входом счетчика, отличающийс тем, что, с повышени точности формировани и быстродействи , в него введены последовательно соединенные элемент НЕ и дополнительный дифференцир тощий блок, выход которого соединен со сбросовым входом преобразовател код - напр жение, вход элемента НЕ соединен с входом дифференцирующего блока.
Description
Изобретение относитс к технике св зи и может использоватьс в приемной части аппаратуры передачи дис кретных сообщений дл формировани корректирующего уровн напр жени . Известен формирователь управл ющего сигнала, содержащий триггерный делитель с непосредственным преобра зованием кодовых комбинаций состо ний триггеров в напр жение СООднако известньй формирователь о ладает низкой точностью. Наиболее близким к предлагаемому по технической сущности вл етс формирователь управл ющего сигнала дл компенсации искажений типа преобладание , содержащий преобразователь код-напр жение, информационные входы которого соединены с выходами счетчика, счетный вход которого соединен с выходом элемента И, первый вход которого вл етс тактовым входом формировател , второй вход элемента И и вход дифференцирующего блока объединены и вл ютс информационным входом формировател , выход дифференцирующего блока соединен со сбросовым входом счетчика С2 . Однако в известном формирователе недостаточные точность формировани и быстродействи . Цель изобретени - повышение точности формировани и быстродействи . Цель достигаетс тем, что в форми рователь управл ющего сигнала дл ко пенсации искажений типа преобладание , содержащий преобразователь код-напр жение, информационные входы которого соединены с выходами счетчика , счетный вход которого соединен с выходом элемента И, первый вход которого вл етс тактовым входом формировател , второй вход элемента И и вход дифференцирзлощего блока объединены и вл ютс информационным входом формировател , выход дифферен цирующего блока соединен со сбросовым входом счетчика, введены последо вательно соединенные элемент НЕ и дополнительный дифференцирующий блок выход которого соединен со сбросовым входом преобразовател код-напр жение , вход элемента НЕ соединен с входом дифференцирующего блока. На фиг. 1 изображена структурна электрическа схема предлагаемого формировател ; на фиг. 2 - временные диаграммы, по сн ющие работу устройства . Формирователь управл ющего сигнала дл компенсации искажений типа преобладание содержит счетчик 1, преобразователь 2 код-напр жение, элемент ИЗ, элемент НЕ 4, дифференцирующий блок 5, дополнительный дифференцирующий блок 6. Формирователь работает следующим образом. На тактовьй вход формировател поступает с периодом следовани равным Т последовательность тактовых импульсов высокой частоты, которые проход т на первый вход элемента И 3 (фиг. 25). Чем меньшую величину составл ет период Т, тем меньще величина статической погрешности формировани корректирующего воздействи (а следовательно, и выше точность компенсации искажений), так как в этом случае однозначно уменьшаетс и элементарна минимально возможна величина приращени (т.е. шаг дискритизации выходного напр жени или, другими словами, высота ступеньки, преобразовател код-напр жение) уровн корректирующего напр жени . . На информационный вход поступают импульсы, длительность t которых характеризует величину имеюш,егос преобладани f принимаемых элементов сообщени . В момент смены на информационном входе уровн напр жени логического нул на уровень напр жени логической единицы (фиг. 2с() на выходе дифференцирующего блока 5 (фиг. 2г) формируетс короткий импульс, сбрасывшощий показани (зар д) счетчика 1 в ноль. Однако уровень напр жени на выходе формировател (фиг. 2ж), т.е. на выходе преобразовател 2 код-напр жение, при этом остаетс неизменнь1м, так как код числа записанного в преобразователь 2 не измен етс . В течение.времени t , равного длительности сигнала на информационном входе, элемент И 3 оказываетс подготовленным к работе (открытым) по второму входу, вследствие чего импульсы высокой частоты (фиг. 26) в течение этого времени проход т с тактового входа на выход элемента И 3 (фиг. 2в), зар жа счетчик 1 до вполне определенного состо ни . Число импульсов К, прошелших на вход счетчика 1, т.е. его зар д (показани ) , равно отношению длительности входного сигнала Т к периоду повторени Т импульсов высокой частоты, т.е., .. Кроме того, входной сигнал (фиг.2с() длительностью f проходит через элемент НЕ 4, на выходе которого ( фиг. 2d) формируютс инверсна по- Q слодовательность входных импульсов, поступающа на вход дифференцирующег блока 6. В момент смены на информационном входе уровн напр жени логического нул , на выходе элемента НЕ A напр жение логического нул измен етс на напр жение логической единицы, вследствие чего на выходе дифференцирующего блока 6 формируетс короткий импульс (фиг. 2 е). По переднему фронту этого импульса осуществл етс сброс в ноль числа, хран щегос в пам ти преобразовател 2 код-напр жение, а по заднему фронту этого импульса - ввод в преобразователь 2 код-напр жение новых показаний (имеющегос кода) счетчика 1 и формирование в соответствии с ними новых уровней выходного напр жени (фиг. 2 ) . Вследствие того, что длительность импульса на выходе дифференцирующего блока 6 весьма мала, а быстродействие переключени преобразователей код-напр жение достаточно велико, а так же, учитыва об зательное наличие достаточно малой выходной емкости преобразовател , практически можно считать, что сброс и ввод показаний в преобразователь 2 код-напр жение осуществл етс практически мгновенно, т.е. что корректировка уровн выходного напр жени предлагаемого формировател по окончанию действи входногр импульса осуществл етс скачкообразно. При этом длительность входного сигнала (фиг. 2 с( ) , соответствующа определенной величине преобладаний принимаемых из канала св зи элементов сообщени , определ ет показани счетчика 1, которые скачкообразно определ ют соответствувощий уровень корректирующего преобладани выходного напр жени устройства. В частности из временной диаграммы на фиг. 2 следует, что .в случае отсутстви преобладаний, чему соответствуют импульсы 1 и 2 на входе длительностью l, на выходе (фиг.) устанавливаетс некоторый неизменный (в том числе и в моменты поступлени на вход новых импульсов длительностью .TH) уровень напр жени U. В случае поступлени импульсов, характеризирующих токовые преобладани (импульсы 3 и З некоторой длительности ) , по их окончанию скачкообразно устанавливаетс соответствующий величине преобладаний некоторый уровень напр жени ., в случае бестоковых преобладаний . (импульс 4 ) - соответствующими вёЛичине преобладаний уровень напр жени т.д. (фиг. 2 Ж). В сравнении с базовым объектом предпагаемый формирователь обеспечивает -повкадение точности и быстродействи формировани выходного уровн компенсирующего преобладани напр жени .
г
SM
5 IMIltnilliillMllllliniltlitinitlltilMIIIIIIIMIiniMIIIIIHilHnHtimillllll
JL « 11)11 П- 1)11) miiimi I
, гI
J-J.
JL fL
iiiiiiiiii
1
Claims (1)
- ФОРМИРОВАТЕЛЬ УПРАВЛЯЮЩЕГО СИГНАЛА ДЛЯ КОМПЕНСАЦИИ ИСКАЖЕНИЙ ТИПА ПРЕОБЛАДАНИЕ, содержащий преобразователь код-напряжениеинформационные входы которого соединены с выходами счетчика, счетный вход которого соединен с выходом элемента И, первый вход которого является тактовым входом формирователя, второй вход элемента И и вход дифференцирующего блока объединены и являются информационным входом формирователя, выход дифференцирующего .блока соединен со. сбросовым входом счетчика, отличающийся тем, что, с целью повышения точности формирования и быстродействия, в него введены последовательно соединенные элемент НЕ и дополнительный дифференцирующий блок, выход которого соединен со сбросовым входом преобразователя код - напряжение, вход элемента НЕ в соединен с входом дифференцирующего JS блока.<риг7SLLa» 1092749 >
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833540070A SU1092749A1 (ru) | 1983-01-10 | 1983-01-10 | Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833540070A SU1092749A1 (ru) | 1983-01-10 | 1983-01-10 | Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1092749A1 true SU1092749A1 (ru) | 1984-05-15 |
Family
ID=21045443
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833540070A SU1092749A1 (ru) | 1983-01-10 | 1983-01-10 | Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1092749A1 (ru) |
-
1983
- 1983-01-10 SU SU833540070A patent/SU1092749A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 590863, кл. Н 04L. 27/16, 1976. 2. Авторское свидетельство СССР № 915274, кл. Н 04 L 27/16, 1980 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1092749A1 (ru) | Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание | |
GB1562121A (en) | Tone signal detecting circuits | |
US4319226A (en) | Signal converter utilizing two clock signals | |
US4322686A (en) | Frequency comparator circuit | |
SU1451831A1 (ru) | Формирователь частотно-модулированных сигналов | |
SU777856A1 (ru) | Устройство дл селекции дискретных сигналов | |
US4599603A (en) | Compression type A/D converter | |
SU523415A1 (ru) | Масштабный преобразователь напр жени | |
SU1046699A1 (ru) | Измеритель средней частоты | |
SU1501270A1 (ru) | Преобразователь временных интервалов в код | |
SU1347045A1 (ru) | Устройство дл измерени коэффициента амплитудной модул ции | |
SU1570007A1 (ru) | Устройство дл измерени отношени сигнал/шум в дискретных каналах св зи | |
SU1104436A1 (ru) | Измеритель дифференциальной фазы | |
SU1287029A1 (ru) | Устройство дл измерени частотных параметров электрических сигналов | |
SU1117656A2 (ru) | Элемент с управл емой проводимостью | |
SU1676109A2 (ru) | Формирователь управл ющего сигнала дл компенсации искажений типа "преобладание | |
SU1167735A1 (ru) | Преобразователь напр жени в частоту импульсов | |
SU1343427A1 (ru) | Функциональный генератор | |
SU702312A1 (ru) | Измеритель отношени количества импульсов в двух импульсных сери х | |
SU767968A1 (ru) | Преобразователь напр жени в код | |
SU1471308A1 (ru) | Цифровой синтезатор частот | |
SU1172001A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU760109A1 (ru) | Цифровой функциональный преобразователь | |
SU1277351A1 (ru) | Умножитель частоты следовани импульсов | |
SU558387A1 (ru) | Преобразователь длительности импульсов |