SU1091359A1 - Система передачи цифровых сигналов - Google Patents
Система передачи цифровых сигналов Download PDFInfo
- Publication number
- SU1091359A1 SU1091359A1 SU823509822A SU3509822A SU1091359A1 SU 1091359 A1 SU1091359 A1 SU 1091359A1 SU 823509822 A SU823509822 A SU 823509822A SU 3509822 A SU3509822 A SU 3509822A SU 1091359 A1 SU1091359 A1 SU 1091359A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- synchronizer
- outputs
- output
- register
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
СИСТЕМА ПЕРЕДАЧИ ЦИФРОВЫХ СИГНАЛОВ, содержаща на передающей стороне последовательно соединенные, блок кодировани , входы которого вл ютс входами системы, и преобразо-, ватель кода, последовательно соединенные генератор эталонного кода и блок сумматоров по модулю два, последовательно соединенные регистр и мо .дул тор, последовательно соединенные синхронизатор и блок считывани , выход которого подключен к управл ющему входу регистра, выход синхронизатора подключен к объединенным такто- . вым входам генератора эталонного кода, блока кодировани и преобразовател кода, одни выходы которого подключены к соответствующим входам регистра,другие входы которого соединены с вькодами блока сумматоровпо модулю два, а на приемной стороне последовательно соединенные демодул тор и синхронизатор, последовательно соединенные генератор эталонного кода и коррел тор, а также декодер, одни выходы которого подключены к другим входам коррел тора, -выход которого подключен к второму входу синхро-низатора , а выход последнего подключен к объединенным тактовым входам генератора эталонного кода и декоде ,ра, другие выходы которого вл ютс .выходом системы, отличающа с тем, что, с целью сокращени Избыточности кодового сигнала (Л без снижени помехоустойчивости, на передающей стороне соответствующие выходы преобразовател кода подключены к соответствующим входам блока сумматоров по модулю два, тактовый вход модул тора соединен с выходом синхронизатора, а на приемной стороне введен регистр, информационный и со тактовый входы которого соединены соответственно с выходами демодул тора со ел и синхронизатора, выходы регистра подключены к соответствующим входам декодера, а тактовый вход демодул тора соединен с выходом синхронизатора .
Description
1 Изобретение относитс к электросв зи и может быть использовано дл передачи цифровых сигналов. Известна система передачи информа ции, содержаща на передающей стороне последовательно соединеннме синхронизатор , генератор эталонного код блок сумматоров по модули два и регистр , а также модул тор, на приемной стороне - демодул тор, сумматор по модулю два и элемент задержки, вы ход которого подключен к первому вхо ду коррел тора, второй вход которого соединен с выходом генератора эталон ного кода, второй вход которого соединен с выходом синхронизатора С3. Недостатками данной системы вл ю с больша избыточность кодовых сигналов и недостаточна помехоустойчивост Наиболее близкой к предлагаемой ил отс система передачи цифровых сигналов,содержаща на передающей стороне последовательно соединенные блок кодировани , входы которого вл ютс входами системы, и преобразователь кода, последовательно соединенные генератор эталонного кода и блок сумматоров по модулю два, после довательно соединенные регистр и модул тор , последовательно соединённые синхронизатор и блок считывани , выход которого подключен к управл ющему входу регистра, выход синхронизатора подключен к объединенным тактов входам генератора эталонного кода, блока кодировани и преобразовател кода, одни выходы которого подключены к соответствующим входам регистра другие входы которого соединены с вы ходами блока сумматоров по модули два, а на приемной стороне - последовательно соединенные демодул тор и синхронизатор, последовательно соеди ненные генератор эталонного кода и коррел тор, а декодер, одни выходы которого подключены к другим входам коррел тора, выход которого подключен к второму входу синхронизатора , а выход последнего подключен к объединенным тактовым входам генератора эталонного кода и декодера, другие выходы которого вл ютс выходом системы 2. Недостатком известной системы передачи цифровых сигналов вл етс больша избыточность кодового сигнала Цель изобретени - сокращение избыточности кодового сигнала без сни жени помехоустойчивости. 592 Поставленна цель достигаетс тем, что в систему передачи цифровых сигналов , содержащую на передающей стороне последовательно соединенные блок кодировани , входы которого вл ютс входами системы, и преобразователь кода, последовательно соединенные генератор эталонного кода и блок сумматоров по модулю два, последовательно соединенные регистр и модул тор, последовательно соединенные синхронизатор и блок считывани , выход которого подключен к управл ющему входу регистра, выход синхронизатора подключен к объединенным тактовым входам генератора эталонного кода, блока кодировани и преобразовател кода, одни выходы которого подключены к соответствующим входам регистра, другие входы которого соединены с выходами блока сумматоров по модулю два, а на приемной стороне последовательно соединенные демодул тор и синхронизатор, последовательно соединенные генератор эталонного кода и коррел тор, а также декодер, одни выходы которого подключены к другим входам коррел тора , выход которого подключен к второму входу синхронизатора, а выход последнего подключен к объединенным тактовым входам генератора этапонного кода и декодера, другие выходы которого вл ютс выходом системы, на передающей стороне соответствующие выходы преобразовател кодов подключены к соответствукачим входам блока сумматоров по модулю два, тактовый вход модул тора соединен с выходом синхронизатора , а на приемной стороне введен регистр, информационный и тактовый входы которого соединены соответственно с выходами демодул тора и синхронизатора, выходы регистра подключены к соответствующим входам декодера , а тактовый вход демодул тора соединен с вькодом синхронизатора. fia чертеже изображена структурна электрическа схема системы передачи цифровых сигналов. Система передачи цифровых сигналов содержит на передающей стороне блок t кодировани , преобразователь 2 кода , регистр 3, блок 4 сумматоров по модулю два, генератор 5 эталонного кода, модул тор 6, синхронизатор 7 и блок 8 считывани , на приемной стороне - демодул тор 9, регистр 10, декодер И, коррел тор 12, генератор 13 эталонного кода, синхронизатор 14. Система передачи цифровьк сигнало работает следующим образом. Блок 1 кодировани формирует последовательности К-значных слов. Каждое слово в соответствии с принципом построени Итера -вного кода провер етс нечетность и формируетс символ четности в соответствии с таблицей. ., накоплении в преобразователе 2 кода слов формируютс символы четности по столбцам ц J J.- Группа слов, содержаща п информационных слов (п г k) , подаетс nenoсредственно в регистр 3, am символов (т г + k) подаетс на вторую группу из m входов блока 4 сумматоров по модулю два, а на первую группу из m входов которого поступает эталонный кодовый сигнал типа М-последовательности . В результате поразр дного суммировани образуетс новый га-разр дный кодовый сигнал, который записываетс в чейках регистра 3. С помощью сигналов блока 8 считывани производитс считывание суммар ного сигнала (фиг. 2), который в последовательной форме через модул тор 6 передаетс по каналу св зи. С выхода демодул тора 9 приемной стороны видеосигнал в виде последовательности посылок вводитс в регист 10, из которого он в виде параллельного кода поступает в декодер 11, где над сигналом производ т операции суммировани по модулю два с целью выделени элементов эталонного сигнала и коррекции ошибок. Элементы эталонного кода Ъ получаютс по правилу i ®tl -«® а...®а- . J 1 VJ оррекци (обнаружение и исправле ) ошибок производитс путем суммини о.jg(элементов строк таблицы) су (элементов столбцов таблицы). - J I Коррел тор 12 выдел ет основной пик функции взаимной коррел ции местного и восстановленного эталонного кода. Этот сигнал фазирует работу синхронизатора 14. Скорректированные или неискаженные информационные слова из декодера II подаютс на выход системы. Применение предлагаемой системы обеспечивает по сравнению с известной системой снижение коэффициента збыточности (отношени числа избыточных символов к общему числу имволов в кодовой группе) почти в два раза без снижени помехоустойчивости , что позвол ет соответственно увеличить пропускную способность системы.
Claims (1)
- СИСТЕМА ПЕРЕДАЧИ ЦИФРОВЫХ СИГНАЛОВ, содержащая на передающей стороне последовательно соединенные, блок кодирования, входы которого являются входами системы, и преобразо-. ватель кода, последовательно соединенные генератор эталонного кода и блок сумматоров по модулю два, последовательно соединенные регистр и мо- .дулятор, последовательно соединенные синхронизатор и блок считывания, выход которого подключен к управляющему входу регистра, выход синхронизатора подключен к объединенным такто- . вым входам генератора эталонного кода, блока кодирования и преобразователя кода, одни выходы которого подключены к соответствующим входам регистра,другие входы которого соединены с выходами блока сумматоров по модулю два, а на приемной стороне последовательно соединенные демодулятор и синхронизатор, последовательно соединенные генератор эталонного кода и коррелятор, а также декодер, одни выходы которого подключены к другим входам коррелятора, выход которого подключен к второму входу синхронизатора, а выход последнего подключен к объединенным тактовым входам генератора эталонного кода и декоде,ра, другие выходы которого являются .выходом системы, отличающаяся тем, что, с целью сокращения Избыточности кодового сигнала без снижения помехоустойчивости, на передающей стороне соответствующие выходы преобразователя кода подключены к соответствующим входам блока сумматоров по модулю два, тактовый вход модулятора соединен с выходом синхронизатора, а на приемной стороне введен регистр, информационный и тактовый входы которого соединены соответственно с выходами демодулятора и синхронизатора, выходы регистра подключены к соответствующим входам декодера, а тактовый вход демодулятора соединен с выходом синхронизатора.£ и* и* >
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823509822A SU1091359A1 (ru) | 1982-11-10 | 1982-11-10 | Система передачи цифровых сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823509822A SU1091359A1 (ru) | 1982-11-10 | 1982-11-10 | Система передачи цифровых сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1091359A1 true SU1091359A1 (ru) | 1984-05-07 |
Family
ID=21035113
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823509822A SU1091359A1 (ru) | 1982-11-10 | 1982-11-10 | Система передачи цифровых сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1091359A1 (ru) |
-
1982
- 1982-11-10 SU SU823509822A patent/SU1091359A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 815945, кл. Н 04 L 1/10, 1981. 2. Авторское свидетельство СССР 964998, кл. Н 04 L 1/10, 198 (прототип I. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4506372A (en) | Method and apparatus for recognizing in a receiver the start of a telegram signal consisting of a bit impulse sequence | |
SU1327804A3 (ru) | Устройство дл передачи и приема цифровых сигналов | |
US4356564A (en) | Digital signal transmission system with encoding and decoding sections for correcting errors by parity signals transmitted with digital information signals | |
US3983536A (en) | Data signal handling arrangements | |
GB1571214A (en) | Data handling circuitry | |
US4055832A (en) | One-error correction convolutional coding system | |
US4346472A (en) | Method and apparatus for eliminating double bit errosion in a differential phase shift keying system | |
SU1091359A1 (ru) | Система передачи цифровых сигналов | |
JPH0771117B2 (ja) | 符号誤り訂正装置 | |
EP0448045B1 (en) | System for suppressing spread of error generated in differential coding | |
SU1053310A1 (ru) | Цифрова система св зи с коррекцией ошибок | |
SU1314463A1 (ru) | Система передачи и приема цифровых сигналов | |
SU1548849A1 (ru) | Система передачи цифровых сигналов | |
SU1125758A2 (ru) | Приемник мажоритарно-уплотненных сигналов | |
SU1159166A1 (ru) | Устройство дл кодировани и декодировани дискретной информации | |
SU1035819A1 (ru) | Устройство дл кодировани и декодировани двоичной информации сверточными кодами | |
EP0146632B1 (en) | Majority circuit | |
US4189710A (en) | Method and apparatus for detecting errors in a transmitted code | |
SU1221759A1 (ru) | Система передачи и приема цифровых сигналов с обнаружением ошибок | |
SU1062874A1 (ru) | Приемник мажоритарно-уплотненных сигналов | |
SU1123111A1 (ru) | Цифрова система передачи и приема информации с обнаружением ошибок | |
JP3134746B2 (ja) | ディジタル無線通信装置 | |
SU1105928A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU932645A1 (ru) | Устройство дл исправлени ошибок в дискретной информации | |
SU964998A1 (ru) | Система передачи и приема информации с коррекцией ошибок |