SU1083306A1 - Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением - Google Patents

Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением Download PDF

Info

Publication number
SU1083306A1
SU1083306A1 SU813317969A SU3317969A SU1083306A1 SU 1083306 A1 SU1083306 A1 SU 1083306A1 SU 813317969 A SU813317969 A SU 813317969A SU 3317969 A SU3317969 A SU 3317969A SU 1083306 A1 SU1083306 A1 SU 1083306A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
same
saturation
current distribution
capacitors
Prior art date
Application number
SU813317969A
Other languages
English (en)
Inventor
Александр Иванович Чернышев
Юрий Михайлович Казанцев
Евгений Николаевич Патлахов
Original Assignee
Предприятие П/Я Г-4514
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4514 filed Critical Предприятие П/Я Г-4514
Priority to SU813317969A priority Critical patent/SU1083306A1/ru
Application granted granted Critical
Publication of SU1083306A1 publication Critical patent/SU1083306A1/ru

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)

Abstract

УСТРОЙСТВО ДЛЯ PABHOMEPHO .ГО ТОКОРАСПРЕДЕЛЕНИЯ ПРИ ПАРАЛЛЕЛЬНОМ ВКЛЮЧЕНИИ ТРАНЗИСТОРОВ, РАБОТАЮЩИХ В ИМПУЛЬСНОМ РЕЖИМЕ С НАСЫЩЕНИЕМ , содержащее резисторы и конденсаторы по количеству транзисторов и вывод управлени , причем базы транзисторов подключены через соответствующие резисторы к выводу, управлени , а каждый из конденсаторов подсоединен одним из выводов к базе соответствующего транзистора, отлича 1дее с   тем, что, с целью снижени  импульсной рассеиваемой мощности за счет обеспечени  равномерного распределени  токов между транзисторами на этапе рассасывани  избыточных носитеЛей в момент выключени , в нем другие выводы конденсаторов объединены в g независимую общую точку. (Я

Description

, J
00
со со о
05
риг. 1
Изобретение относитс  к электротехнике и может быть испспьзовано преимущественно в устройствах с пар-ллельным включением транзисторов, работающих в импульсном режиме с насыщением .На процесс выключени  параллельно включенных транзисторов большое вли ние оказывает врем  рассасывани  {fp) избыточных носителей из области их баз. Технологический разброс параметров силовых транзисторов приводит к различию Гр , т.е. к зайаздыванию выключени  транзистора с максимальным временем рассасывани . При этом весь коммутируемый ток перераспредел етс  в запаздывающий транзистор , на нем выдел етс  максимальна  энерги  переключени , что может привести к выходу транзистора из стро .
Известно устройство дл  равномерного токораспределени  при параллельном включении транзисторов, содержащее резисторы по количеству транзисторов , каждый из которых подключен одним выводом к базе соответствующего транзистора и другим выводом .к выводу управлени , а также включаемые в цепь эмиттера каждого из транзисторов дополнительные источники напр жени  в виде дросселей, защунти рованных двум  встречно-паралл ельными диодами Cl.
Ньмостатком данного устройства  вл етс  сложность схемы, снижающа  его надежность.
Наиболее близким техническим решением к.предлагаемому по средствам и достигаемому результату  вл етс  устройство дл  равномерного токораспределени  при параллельном включеНИИ транзисторов, содержащее резисторы и конденсаторы по количеству транзисторов и вывод управлени , причем базы транзисторов подключены через соответствующие резисторы к вы вЬду управлени , а каждый из конденсаторов подсоединен одним из выводов к базе соответствующего транзистора С23,
Недостатком известного стройства  вл етс  значительна  импульсна  рассеиваема  мощность, обусловленна  зат гиванием времени переключени  отдельных транзисторов.
Цель изобретени  - снижение импульсной рассеиваемой мощности за счет обеспечени  равномерного распределени  токов между транзисторами на этапе рассасывани  избыточных носителей в момент выключени .
.Поставленна  цель достигаетс  тем что в устройстве дл  равномерного токораспределени  при пе раллельном включении транзисвторову работгиощих в импульсномрежиме с насыщением,содержащем резисторы и конденсаторы
по количеству транзисторов и вывод управлени , причем базы транзисторов подключены через соответствующие резисторы к выводу управлени , а каждый из конденсаторов подсоединен одним из выводов к базе соответствующего транзистора, другие выводы конденсаторов объединены в независимую общую точку.
На фиг. 1 показана электрическа  схема устройства; на фиг. 2 - его эквивалейтна  схема.
Устройство фиг. 1 дл  равномерного токораспределени  при параллелном включении транзисторов 1 (в цеп коллекторов которых могут включатьс  предохранители, а в цепь эммитеров - дополнительные резисторы) содержит резисторов 2, и конденсатот ров 3.
Сущность предлагаемого устройства заключаетс  в том, что конденсаторы 3 позвол ют транзисторам 1 свободно обмениватьс  зар дами в базах Это приводит к тому, что за счет обмена зар дами процесс рассасывани  избыточных носителей во всех транзисторах 1 заканчиваетс  одновременно . Дл  эффективной работы устройства необходимо, чтобы посто нна  времени перезар да конденсаторов 3 (фиг. 2) была равна или несколько превышала врем  рассасывани  избыточных носителей в транзисторах, г.е..
Входное сопротивление одного транзистора равно
вк эsP6 збftl , где Uj, J g - падение напр жени  и ток цепи эмиттер-база транзистора; ft, K - коэффициент усилени  транзистора по току и его степень насыщени ;
- ток коллектора транзистора. Эквивалентное сопротивление цепи перезар да (фиг. 2)
) . Эквивалентна  емкость цепи перезар да .,
(/V--f)/N Посто нна  времени цепи перезар la
При максимальном токе ддакс коммутируемом группой параллельно включенных транзисторов, ток коллектора одного транзистора равен
K- M«KC/N . .
Требуема  величина емкости дополнительного конденсатора равна
С Л,о)
Так, например, при максимальном токе коммутации 2 5«ч дес тью параллёльньали транзисторами и времени рассасывани  4 мкс требуема  величина емкости по расчету составл ет 1 мкФ. При введении в схему выравнивающих конденсаторов с указанной емкостью наибольший разброс токов коллекторов различных по быстродейст ВИЮ транзисторов на этапе выключени  составил N 1,5 раза, в то врем  как без этих емкостей токи коллекторов
%
гНПЬ
R8X
нн:
транзисторов отличались на пор док, т.е. весь ток коммутировеши практически один-два транзистора.
Таким образом, использование изобретени  обеспечивает снижение импульсной рассеиваемой мощности за счет равномерного распределени  токов между транзисторами на этапе рассасывани  избыточных носителей в момент выключени , что повышает надежность и упрощает схему устройства.
КВх
HI

Claims (1)

  1. (5^) УСТРОЙСТВО ДЛЯ РАВНОМЕРНОГО ТОКОРАСПРЕДЕЛЕНИЯ ПРИ ПАРАЛЛЕЛЬ-
    НОМ ВКЛЮЧЕНИИ ТРАНЗИСТОРОВ, РАБОТАЮЩИХ В ИМПУЛЬСНОМ РЕЖИМЕ С НАСЫЩЕНИЕМ, содержащее резисторы и конденсаторы по количеству транзисторов и вывод управления, причем базы транзисторов подключены через соответствующие резисторы к выводу, управления, а каждый из конденсаторов подсоединен одним из выводов к базе соответствующего транзистора, отличающееся тем, что, с целью снижения импульсной рассеиваемой мощности за счет обеспечения равномерного распределения токов между транзисторами на этапе рассасывания избыточных носителей в момент выключения, в нем другие^ выводы конденсаторов объединены в g. независимую общую точку.
SU813317969A 1981-07-16 1981-07-16 Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением SU1083306A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813317969A SU1083306A1 (ru) 1981-07-16 1981-07-16 Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813317969A SU1083306A1 (ru) 1981-07-16 1981-07-16 Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением

Publications (1)

Publication Number Publication Date
SU1083306A1 true SU1083306A1 (ru) 1984-03-30

Family

ID=20969317

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813317969A SU1083306A1 (ru) 1981-07-16 1981-07-16 Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением

Country Status (1)

Country Link
SU (1) SU1083306A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2663827C1 (ru) * 2015-05-22 2018-08-10 Ниссан Мотор Ко., Лтд. Устройство для преобразования питания

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Конев Ю.И. и др. Параллельное включение транзисторов. Электронна техника в автоматике. М., Иэд-во Радио и св зь, вып. 12, 1981, с. 204-222. ,2. Kunihiko Sawa. Fundamental арJ)licatioii techniques of power-tran - sistor to switching circuit. Fuji lllectric. J, 1978, v.51, № 6, p. 287-294 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2663827C1 (ru) * 2015-05-22 2018-08-10 Ниссан Мотор Ко., Лтд. Устройство для преобразования питания

Similar Documents

Publication Publication Date Title
US4616142A (en) Method of operating parallel-connected semiconductor switch elements
US4612561A (en) Parallel-connected gate turn-off thyristors
ES8705170A1 (es) Perfeccionamientos en una conexion antiinductiva anodo-cato-do de un tiristor de potencia desconectable
SU1083306A1 (ru) Устройство дл равномерного токораспределени при параллельном включении транзисторов,работающих в импульсном режиме с насыщением
GB1342956A (en) Electric valve switching matrices
US4567553A (en) Static semi-conductor electrical energy converter assembly
SU566319A1 (ru) Блокинг-генератор
SU907719A1 (ru) Устройство дл управлени тиристорами
DE3603050C2 (ru)
SU1725356A1 (ru) Преобразователь посто нного напр жени
SU762185A1 (ru) Электронный 1
SU964897A2 (ru) Устройство дл управлени тиристорами трехфазного импульсного источника напр жени
SU744730A1 (ru) Посто нное запоминающее устройство
SU1081731A1 (ru) Ограничитель пускового тока
SU1102024A1 (ru) Генератор импульсов
SU1614104A1 (ru) Формирователь импульсов
SU1251297A1 (ru) Генератор импульсов
Fukui et al. Paralleling of gate turn-off thyristors
SU1511781A1 (ru) Многоцепное реле времени
SU809505A1 (ru) Генератор импульсов
SU1027809A2 (ru) Формирователь импульсов,распределенных во времени
SU1092724A1 (ru) Распределитель импульсов
SU444328A1 (ru) Реле времени
SU1732456A1 (ru) Устройство дл выключени силового тиристора
SU1381692A1 (ru) Устройство задержки импульсов