SU1057927A1 - Устройство дл программного управлени - Google Patents

Устройство дл программного управлени Download PDF

Info

Publication number
SU1057927A1
SU1057927A1 SU823492733A SU3492733A SU1057927A1 SU 1057927 A1 SU1057927 A1 SU 1057927A1 SU 823492733 A SU823492733 A SU 823492733A SU 3492733 A SU3492733 A SU 3492733A SU 1057927 A1 SU1057927 A1 SU 1057927A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
decoder
outputs
Prior art date
Application number
SU823492733A
Other languages
English (en)
Inventor
Леонид Вольфович Друзь
Борис Владимирович Солнцев
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU823492733A priority Critical patent/SU1057927A1/ru
Application granted granted Critical
Publication of SU1057927A1 publication Critical patent/SU1057927A1/ru

Links

Abstract

УСТРОЙСТВО ДЛЯ ПРОГРАМИНОГО УПРАВЛЕНИЯ, содержащее первый дешифратор, первЕлй элемент ИЛИ, триггер , подключенный единичным выходом к первому входу элемента И, соеди-ненного вторым входом с выходом генератора импульсов, а выходом - с счетным входом первого счетчика импульсов, о т л и ч а ю В1 е е с   тем, что, с целью расширени  функциональных возможностей устройства за счет формировани  длительности с гналов управлени  и временных ин тервалов между по задаваемой програ1лме, в него введены блок пам ти , первый и второй регистры, второй дешифратор, второй счетчик импульсов , блок сравнени , второй элемент ИЛИ, формирователь импульсов и элемент задержки, подключенный входом к выходу первого элемента ИЛИ и к счетному входу второго счетчика импульсов, подключёнйого сбросовым входом к выходу второго дешиф ратора, а выходс1ми - к адресньол входам блока пам ти, св занного управл ющим входом с выходом элемента задержки, первыми входами - с входамн первого регистра, а вторыми выхода1 1и - с входами второго регистра, подключенного выходами к входам первого дешифратора, соединенного выходами с входакш второго элемента ИЛИ, подключенного выходом к -первому S входу триггера, св занного вторым входом с входами обнулени  первого и второго регистров, с входом первого элемента ИЛИ, с входом обнулени  первого счетчика импульсов и с выходом формировател  импульсов, подключенного входом к выходу блока сравнени , соединенного первыми входами с выходами первого счетчика импульсов, а ВТОРЫГЛИ ВХОДсЦиИ - с О выходаг«1 первого регистра и с входасд VI ми второго дешифратора. :о VI

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах управлени  циклическихли процессами по заданной программе. Известно устройство дл  программного управлени  объекта1 Ф1, содержащее генератор импульсов, распреде литель, шифратор, датчики признако объектов, блоки сравнени , блок заиержки , регистр, блок приоритета, элементы И . Недостаток устройства заключаетс  в том, что оно обеспечивает выдачу управл ющих сигналов только с посто нной очередностью и с посто нными временными интервалам между нигли, определ емыг/и частотой генератора импульсов, и не позвол е измен ть эту очередность и временны интервалы по задаваемой программе, что ограничивает функциональные воз можности устройства. Наиболее близким техническим решением к предлагаемому  вл етс  уст ройство дл  программного управлени  содержащее счетчик, дешифратор, генератор импульсов, триггер, элементы И, ИЛИ 2j , Однако устройство обеспечивает выдачу сигналов управлени  только в посто нной последовательности, котора  задаетс  счетчиком и дешифратором . Кроме того, временные .интервалы между сигналами управлени  также посто нны и определ ютс  частотой генератора импульсов, который управл ет счетчиком. Недостаток известного устройства заключаетс  в невозможности формировать сигналы управлени  и временные интервалы между ними по произвольно задаваемой программе, что ограничивает функциональные возможности устройства и область его применени . Цель изобретени  - расширение фу кдиональных возможностей устройства за счет формировани  длительности сигналов управлени  и временных интервалов между ними по задаваемой программе. Поставленна  цель достигаетс  тем, что в устройство дл  программного управлени , содержащее первый дешифратор , первый элемент ИЛИ, триггер, подключенный единичным выходом к первому входу элемента И, с единенного вторым входом с выходом генератора импульсов, а выходом с счетным входом первого счетчика импульсов , введены блок пам ти, первый и второй регистры, второй дешиф ратор/ второй счетчик импульсов, блок сравнени , второй элемент ИЛИ, формирователь импУльсов и элемент задержки, подключенный входом к выходу первого элемента ИЛИ и к счетному входу второго счетчика им пульсов, подключенного сбросовым входом к выходу второго дешифратора, а выходами - к адресным входам блока пам ти, св занного управл ющим входом с выходом элемента задержки, первыми выходами - с входами первого регистра, а вторыми выходами с входами второго регистра, подключенного выходами ко входам первого дешифратора, соединенного выходами с входами второго элемента ИЛИ, гГодключенного выходом к первому входу триггера, св занного вторым входом с входаг/1и обнулени  первого и второго регистров, с входом первого элемента ИЛИ, с входом обнулени  пер-. ВОГО счетчика импульсов и с выходом фop 1иpoвaтeл  импульсов, подключенного входом к выходу блока сравнени  соединенного первыми входаг-ш с выходами первого счетчика импульсов, а вторыми входами - с выходами первого регистра и с входами второго дешифратора . На чертеже представлена блок-схема устройства. Устройство содержит генератор 1 импульсов, элемент И 2, первый счетчик 3 импульсов, триггер 4, блок 5 сравнени , формирователь б импульсов , первый элемент ИЛИ 7, второй элемент ИЛИ 8, первый дешифратор 9, второй дешифрат&р 10, второй регистр 11, первый регистр 12, второй с 1етчик 13 импульсов, блок 14 пам ти, элемент 15 задержки, вход 16 и выходы 17 устройства,. Блок 14 пам ти выполнен на базе, например, сменного посто нного запоминающего устройства с адресным принципом выборки информации, котора  определ етс  прошивкой сердечников проводами. По каждому адресу в блоке п;ам ти прошито многоразр дное слово, разр ды которого считываютс  параллельно, причем одна группа разр дов содержит двоичный код операции или объекта, на который должен быть выдан сигнал управлени , а друга  группа разр дов содержит двоичный код величины временного интервала , который следует выдержать после выдачи данного сигнала управлени . Запись-прошивка кодов операций и кодов временных интервалов производитс  по адресам блока пам ти в соответствии с требуемой очередностью их выполнени , например, по адресу записываютс  коды операции и временного интервала,выполн емые первыми, по адресу и - коды операции и временного интервала, выполн емые вторыми и т,д. По последнему адресу записываетс  код последней операции программы технологического процесса и либо код, соответствующий нулевому временному интервалу при единичном цикле работы устройства, либо код временного интервала, который требуетс  выполнить между повтор ющимис  циклами программ при непрерывном режиме работы устройств Устройство работает следующим об разом. В исходном положении счетчики 13 и 3 импульсов, регистра 11 и 12 и триггер 4 обнулены. Импульсный сигнал включени  устройства, поступающий по входу 16, через элемент ИЛИ 7 записываетс  в счетчик 13. На выходе счетчика 13 формируетс  код первого адреса, поступающий на адре ные входы блока 14 пам ти. Этот же импульс с выхода элемента ИЛИ 7 подаетс  через элемент 15 задержки на управл ющий вход считывани  блоka 14 пам ти. При этом из блока 14 пам ти считываетс  код операции и код временного интервала, выполн  емые первыми, код операции записы ваетс  в регистр 11, код временного интервала - в регистр 12. Код операции из регистра 11 декодируетс  дешифратором 9, на соответствующем выходе которого формируетс  требуемый сигнал управлени . Этот сигнал управлени - по соответствующему выходу 17 устройства поступает во вне нюю цепь и через элемент ИЛИ 8 устанавливает в единичное состо ние триггер 4. Код временного интервала с выходов регистра 12 подаетс  на первые входы блока 5 сравнени  и на входы дешифратора 10. Дешифратор 10 вы вл ет только одну кодовую ком бинацию временного интервала, который требуетс  выполнить между цикла ми программ в непрерывном режиме ра боты и который считываетс  по после нему адресу блока 14 пам ти. Триггер 4 подключает через элемент И 2 выход генератора 1 ит тульсов к счет ному входу счетчика 3. Генератор 1 импульсов генерирует импульсы с час тотой соответствующей заданной единице измерени  временных интервалов , и заполн ет счетчик 3 в течени требуемого времени. Код с выходов счетчика 3 непрерывно поступает на вторые входы блока 5 сравнени . При совпадении кодов на обоих входах блока 5 сравнени , т.е. после выработки заданного временного интервала , блок 5 сравнени  выдает сигнал , который подаетс  на формирователь б импульса. Импульс с выхода формировател  б обнул ет счетчик 3, 4 и регистры 11 и 12. Приэтом генератор 1 импульсов отключаетс  от счетчика 3. Кроме того, импульс с выхода формировател  6 через элемент ИЛИ 7 записываетс  в адресный счетчик 13, состо ние которого соответствует следующему по очередности адресу блока пам ти, и через элемент 15 задержки подаетс  на вход считывани  блока 14 пам ти, и описанный Bbttie процесс повтор етс . Таким образом, обеспечиваетс  последовательное считывание кодов операций и временных интервалов из блока 14 пам ти и формирование сигналов управлени  с требуемой очередностью и с заданными временными интервалами в соответствии с программой. При считывании информации из блока 14 пам ти по последнему адресу в регистр 12 считываетс  либо код нулевого временного интервала, либо код временного интервала между циклаг программы. В случае, если в блоке пам ти по последнему гидресу прошит код нулевого временного интервала , дешифратор 10 не декодирует этот код и устройство заканчивает работу на последнем адресе, выполнив один цикл опроса всех адресов блока 14 па14 ти. В случае, если в блоке 14 пам ти по последнему адресу прошит код временного интервала между циклами, дешифратор 10 декодирует этот код, при этом сигнал с его выхо .да обнул ет счетчик 13. После выработки данного временного интервала счетчиком 3 блок 5 сравнени  через формирователь 6 импульса выдает импульсный сигнал, который через элемент ИЛИ 7 снова устанавливает счетчик 13 в положение, соответствующее первому адресу блока 14 пам ти, и устройство повтор ет цикл работы. Таким образом, обеспечиваетс  непрерывна  циклическа  работа устройства или работа в одиночном цикле. Устройство обеспечивает автоматическую выдачу сигналов управлени  и формирует временные интервалы между ними по произвольно задаваемой программе, записанной в сменном ПЗУ, что расшир ет функциональные возможности устройства, позвол ет использовать его дл  управлени  различными процессами и типаки объектов и операций путем.только замены ПЗУ без изменени  электрических соединений , что повышает надежность, сокращает врем  подготовки устройства к работе.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ, содержащее первый дешифратор, первый элемент ИЛИ, триггер, подключенный единичным выходом к первому входу элемента И, соединенного вторым входом с выходом генератора импульсов, а выходом - с счетным входом первого счетчика импульсов, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет формирования длительности сигналов управления и временных интервалов между ними по задаваемой программе, в'него введены блок памяти, первый и второй регистры, второй дешифратор, второй счетчик им пульсов, блок сравнения, второй эле· мент ИЛИ, формирователь импульсов и элемент задержки, подключенный входом к выходу первого элемента ИЛИ и к счетному входу второго счетчика импульсов, подключённого сбросовым входом к выходу второго дешифратора, а выходами - к адресным входам блока памяти, связанного управляющим входом с выходом элемента задержки, первыми входами - с входами первого регистра, а вторыми выходами - с входами второго регистра, подключенного выходами к входам первого дешифратора, соединенного выходами с входаь® второго элемента ИЛИ, подключенного выходом к первому входу триггера, связанного вторым входом с входами обнуления первого и второго регистров, с входом первого элемента ИЛИ, с входом обнуления первого счетчика импульсов' и с выходом формирователя импульсов, подключенного входом к выходу блока сравнения, соединенного первыми входами с выходами первого счетчика импульсов, а вторыми входами - с выходами первого регистра и с входами второго дешифратора.
SU823492733A 1982-09-21 1982-09-21 Устройство дл программного управлени SU1057927A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823492733A SU1057927A1 (ru) 1982-09-21 1982-09-21 Устройство дл программного управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823492733A SU1057927A1 (ru) 1982-09-21 1982-09-21 Устройство дл программного управлени

Publications (1)

Publication Number Publication Date
SU1057927A1 true SU1057927A1 (ru) 1983-11-30

Family

ID=21029565

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823492733A SU1057927A1 (ru) 1982-09-21 1982-09-21 Устройство дл программного управлени

Country Status (1)

Country Link
SU (1) SU1057927A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 807219, кл. 6 05 В 19/18, 1981 2. Авторское свидетельство СССР 875340, кл. G 05 В 19/18, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
SU1057927A1 (ru) Устройство дл программного управлени
SU1149241A1 (ru) Устройство дл ввода информации от датчиков
SU1164890A1 (ru) Устройство преобразовани кодов
SU1314344A1 (ru) Устройство дл контрол цифровых блоков
SU1008893A1 (ru) Генератор последовательностей импульсов
SU1473087A1 (ru) Дешифратор врем импульсных кодов
SU523428A1 (ru) Устройство дл считывани информации
SU1280621A1 (ru) Генератор случайного процесса
SU1280600A1 (ru) Устройство дл ввода информации
SU493015A1 (ru) Преобразователь сигналов импульсного датчика в последовательный двоичный код
SU926727A1 (ru) Устройство дл контрол больших интегральных схем пам ти
SU1191944A1 (ru) Устройство дл контрол посто нной пам ти
SU1644120A2 (ru) Устройство дл ввода информации
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU875625A1 (ru) Шифратор позиционного кода
SU1363210A1 (ru) Сигнатурный анализатор
SU1172085A1 (ru) Устройство дл опроса информационных датчиков
SU437220A1 (ru) Бесконтактный коммутатор
SU788358A1 (ru) Многоканальное устройство дл формировани последовательностей импульсов переменной длительности
SU1499347A1 (ru) Устройство дл контрол дискретных сигналов
SU1439564A1 (ru) Генератор тестовых воздействий
SU1290245A2 (ru) Устройство дл измерени временных интервалов
SU373746A1 (ru) ^иьСОЮЗНАЯ
SU935934A2 (ru) Датчик времени
SU1376083A1 (ru) Генератор потоков случайных событий