SU1056468A1 - Кольцевой счетчик - Google Patents

Кольцевой счетчик Download PDF

Info

Publication number
SU1056468A1
SU1056468A1 SU823438201A SU3438201A SU1056468A1 SU 1056468 A1 SU1056468 A1 SU 1056468A1 SU 823438201 A SU823438201 A SU 823438201A SU 3438201 A SU3438201 A SU 3438201A SU 1056468 A1 SU1056468 A1 SU 1056468A1
Authority
SU
USSR - Soviet Union
Prior art keywords
discharge
trigger
output
inputs
elements
Prior art date
Application number
SU823438201A
Other languages
English (en)
Inventor
Владимир Владимирович Пряничников
Original Assignee
Предприятие П/Я А-1094
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1094 filed Critical Предприятие П/Я А-1094
Priority to SU823438201A priority Critical patent/SU1056468A1/ru
Application granted granted Critical
Publication of SU1056468A1 publication Critical patent/SU1056468A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при реализации тех нических средств автоматики и вычислительной техники , Известен кольцевой счетчик, содер жащий входную шину, разр ды на триггерах с синхронизируемыми входами ус тановки 8 О и 1, синхронизируемы входы установки в О и 1 триггера первого и каждого последущего разр да соединены соответственно с пр мым и инверсным выходами триггера по следнего разр да и инверсным и пр мым выходами триггера предыдущего ра р да, входна  шина соединена с такто выми входами всех триггеров Щ , Недостатком данного устроиствй  вл етс  низка  достоверность функционировани , так как возможны сбои в виде лишних волн нулей и единиц и после сбо  правильный счет не восстанавливаетс  „ Наиболее близким по технической сущности  вл етс  кольцевой счетчик каждый разр д которого содержит триi- гер, первый и втррой элементы И, каждый разр дj кроме первого, содер )ит третий и четвертый элементы И, первый разр д содержит элемент НЕ, элемент ИЛИ, первые входы первого, третьего и второго, четвертого элементов И каждого разр да, кроме первого , и первого и второго элементов И первого разр да соединены соответственно с инверсным и пр мым выходами триггера своего разр да, вторые входы первого, второго и третьего, четвертого элементов И второго и каждого последущего разр да соединены соответственно е инверсным и пр мым выходами триггера первого разр да и выходами первого и четвертого элементов И предыдущего разр да, асинхронные входы установки в Т и ноль триггера первого разр да соеди нены соответственно с выходом второго элемента И первого разр да и выходом элемента ИЛИ, входы которого соединены с выходом первого элемента И первого разр да и шиной сброса, такто вый вход триггера каждого разр да соединен с входной шиной izl , Недостатком известного устройства , вл етс  относительно невысока  достоверность функционировани ,так как если все-таки произошел сбой триггера предыдущего от выходного сигнала разр да, .то правильный счет не восстанавливаетс ,. Цель изобретени  - повышение достоверности функционировани . Поставленна  цель достигаетс  тем, что в кольцевой счетчик, каждый раз- . р д которого содержит триггер, первый и второй элементы И, каждый разр д , кроме первого, содержит третий и четвертый элементы И, первый разр д содержит элемент НЕ, элемент ИЛИ, первые входы первого, третьего и второго , четвертого элементов И каждого разр да, кроме первого, и первого и второго элементов И первого разр да соединены соответственно с инверсным и пр мым выходами триггера своего разр да, вторые входы первого, второго и третьего, четвертого элементов И второго и последую|дего разр да соединены соответственно с инверсным и пр мым выходами тригге-. ра первого разр да и выходами первого и четвертого элементов И предыдущего разр да, асинхронные входы установки в 1 и О триггера первого разр да соединены соответственно с выходом второго элемента.И первого разр да и выходом элемента ИЛИ, входы которого соединены с выходом первого элемента И первого разр да и шиной сброса, тактовый вход триггера каждого разр да соединен с входной шиной, введены в первый разр д элемент ИЛИ-НЕ и третий и четвертый э/1ементы И, первые входы которых соединены соответственно с, инверсным и пр мым выходами триггера своего разр да , вторые входы соединены с выходами соответственно первого и четвертого элементов И последнего разр да, выходы первого и второго элементов И первого разр да соединены соответст-/ венно через элемент НЕ и элемент ИЛИ-НЕ с вторыми входами третьего и четвертого элементов И, второй вход элемента ИЛИ-НЕ соединен с шиной сброса, выход третьего элемента И каждого разр да соединен с синхронизируемым входом установки в 1 триггера своего разр да, синхронизируемые входы установки в О триггеров, каждого разр да , кроме первого, и первого разр да соединены соответственно с выходом второго элемента И и выходом четвертогр элемента И, асинхронные входы установки триггеров всех разр дов,кроме первого, соединены с шиной сРроса. На фиг. 1 представлена схема кольцевого счетчика; на фиг. 2 - вариант реализации кольцевого счетчика на триггерах, содержащих асинхронные S- и К-входы Кольцевой сметчик содержит три)- геры 1-1, 1-2,„,.,1-h,элементы И 2-2 2-3,.о,2-П, 3-1, 3-2,,„.3-Л-,г4-1, -2,о„о, «4-К, 5-2, 5-3,...,5-И,6,7 элемент ИЛИ-НЕ 8, элемент НЕ 9, элемент 10-2,,,,,10-h ИЛИ, (где 1,2,3, пор дковый номер р азр да) шину 11 сброса, тактовую шину 12, Первые входы элементов И 7, t-l, и 3-1, 6 соеди нены соответственно с инверсным и пр мым выходами триггера 1-1, вторые входы элементов И (-1, 3-1 соединены соответственно с выходами элементов 2-Vi и 5-П И, выходы элементов И и 3-1 соединены соответственно через элемент НЕ 9 и элемент ИЛИ-НЕ 8 с вторыми входами элементов 7 и 6, второй вход элемента ИЛИ-НЕ 8 соединен с шиной 11 сброса, асинхронные входы установки в 1 и, О триггера 1-1 соединены с выходом элемента И 6 и выходом элемента ИЛИ 10, входы которого соединены.с выходом элемента И 7 и шиной VI сброса, первые входы первого , третьего и второго, 4etBepToro элементов И каждого, кроме первого разр да соединены соответственно с инверсным и пр мым выходами триггера, вторые входы первого, второго и третьего , четвертого элементов И второго и каждого последующего разр да соедииены соответственно с инверсным и пр  мым выxoдa и триггера 1-1 первого раз р да, и выходами первого и четвертого элементов И предыдущего разр да, выходы второго и третьего элементов И каждого разр да соединены соответственно с синхронизируемыми входами установки в О и 1 триггера, тактовый вход триггера каждого разр да и асинхронный вход установки в О, кро ме триггера 1-1, соединены соответственно с тактовой шиной 12 и шиной 11 сброса. Кольцевой счетчик работает слёдуи 1ДИМ образом. Сначала, после сброса, происходит последовательное заполнение логически ми 1 «гтриггеров всех разр дов, начинай с триггера первого разр да, а за ,тем триггер первого разр да устанавли ваетс  в О и происходит обратный процесс: последовательное заполнение триггеров всех разр дов логическими О, Коэффициент пересчета равен 2tt. Позиционными выходами кольцевого счетчика  влтотс  выходы элементов i-1, П-2,,,-.(1,3-1, 3-2,..,,3-t). Установка исходного состо ни  осуществл етс  подачей 1 на шину 11, Сигнал установки через элемент 8 отключает обратную св зь на -вход триггера 1-1, элемент б и устанавливает триггера всех разр дов в О, на выходах элементов 2-2,2-3, .о о ,2-t}, по в тс  1 и 1 по витс  на выходе элемента i-l, первом позиционном выходе кольцевого счетчика, что и соответствует исходному состо нию, Ло гическа  1 с выхода элемента А-1 через элемент 9 отключит обратную св зь на асинхронный триггера 1-1 элемент 7 и разрешит его установку в 1 первым тактовым импульсом . После первого тактового импульса на выходах триггеров IT ,,,,, , 1-it будет состо ние 100„,.0 и 1 будет на выходе элемента -2„ После второго тактового импульса на выходах три|- геров будет, состо ние 1100,,,О и 1 будет на выходе элемента 1-3 и т,д. После f Н -1 -го тактового импульса на выходах триггеров 1-1,1-2,,,, , 1-(n-lj , 1-h будет состо ние 11, ,, 10 и 1 будет на выходе элемента -i, На выходе элемента -1 получен сигнал совпадени  логическа  нулевых состо ний триггеров всех разр дов, На выходах элементов ,i-3i... , получены сигналы совпадений единичных состо ний триггеров предыдущих разр дов с первым триггером с ну.певым состо нием . На выходах элементов , 2f, ij-.n в каждый момент времени может быть одна и только одна 1., так как не быть одновременно двух сигналсТв совпадений, любой сигнал совпа дени  /логическа  1) исключает по вление в этот момент других сигналов совпадений, В процессе первой половины счета ложна  установка в О триггера предыдущего от выходного позиционного сигнала разр да, кроме триггера первого разр да, приводит к переносу выходного позиционного сигнала назад в предыдущие разр ды, но следу кнцим тактовым импульсом по шине 12. информаци  восстанавливаетс , т„е. 1 по вл етс  на том выходе, на к;отором была до сбо , так кдк на воестановление состо ни , которое было до .сбо , требуетс  один тактовый импульс по шине 12, то после восстановлени  состо ни  счетчика на 1 меньше , чем должно быть;, т,е. погрешность 1 тактовый импульс, Если произошла ложна  установка в О одновременно двух триггеров предыдущих разр дов, то на восстановление состо ни , которое было до сбо  потребуетс  два тактовых импульса, В случае ложной установки в 1 в про цессе первой половины счета триггера i последующего от информационной 1 разр да будет пропуидено одно состо -, Например, пусть в момент 1.,.i 00 ние оО произошла лбжна  установка в 1 триггера последующего разр да и по вилось состо ние То,о 1010„„„Оо После следующего тактового импульса получим состо ние 1 о „ р1110„ „оО, т.е будет пропущено состо ние 1 ооо1100.ооОо-В случае ложной установки в О триггера предыдущего разр да и в случае лож ной установки в 1 триггера последую щего разр да возникает погрешность один тактовый 1мпульсо Элемент 3-1 устран ет задержку исчезновени  1 На выходе кольцевого счетчика при переходе от состо ни  1,«о 1 К состо нию )01 о о о 1, котора  существовала бы, если бы выход кольцево го счетчика был непосредственно cor единен с выходом элемента , за счет времени перехода из в О последовательной цепочки элементов ,5-3, . ,5-И. И течение этой задержки на выходах элементов - и одновременно будут 1, т„е„ 1 были бы одновременно на двух выходах кольцевого счетчика Ложна  установка в 1 первого триггера с нулевым состо нием приводит к автоматическому переносу позиционного сигнала (логической на выходе кольцевого счетчика) в следующий разр д Одновре менна  лоухна  установка в 1 первого триггера с нулевым состо нием и после дующего приводит к переносу выходнрй 1 кольцевого счетчика на два . рЪзр да вперед Послен -го тактового импульса на выходах триггеров будет состо ние 1. и 1 по витс  на выходе элемен та 3-1 котора  через элемент 8 отклю чит обратную св зь с пр мого выхода на асинхронныйS-вход триггера 1-1 элемент 6 и тем разрешит установку в О триггера 1-1 фледхющим тактовым импульсомг После ()-го тактового импульса триггер 1-1 устанавливаетс в О, на выходах триггеров будет состо ние 01,„о1 и 1 будет на выходе элемента 3-2. Начнетс  втора  половина счета - последовательное заполнение триггеров разр дов После ( тактового импульса на выходах триггеров будет состо ние 001 о и Т будет на выходе элемента 3-3 и , Последующими тактовыми импульсами по шине 12 в триггеры 1-1,„,.,1-(и-1 ,1- П будут последовательно записыватьс  О и 1 будут последовательно по вл тьс vHa выходах элементов 3-,«. ,3-(и-1) ,3-t) и послеД го тактового импульса все триггерыустанавливаютс  в О и 1 по витс  на выходе элемента t-U Логическа  1 с выхода элемента Ц-1 через элемент 9 отключит обратную св зь с инверсного выхода на асинхронныйК ВХОД триггера 1-1 - элемент 7 и разрешит установку триггера 1-1 (2)-1)-м тактовым импульсом в 1, после чего процесс счета повтор етс  В процессе второй половины счета лохчна  установка в 1 триггера, сбой триггера, предыдущего от выходного позиционного сигнала разр да, кроме триггера 1-1 первого разр да, приг В.ОДИТ к переносу выходного сигнала логической 1) назад в предыдущие разр ды, но следующим, тактовым импульсом по шине 12 информаци  вое- . станавливаетс , 1 по вл етс  на том выходе, на котором была до сбо , так как на восстановление состо ни  которое было до сбо , требуетс  один тактовый импульс по шине 12, то после восстановлени  состо ние счетчика на 1 меньше, чем дОлжно быть, т„е погрешность Л тактовый импульс. Сбои триггера 1-1, ложна  установка в О в течение первой половины счета или ложна  установка в 1 в течение второй половины счета, в худшем случае приводит к погрешности счета П тактов Учитыва  это достоверность функционировани  :григГера 1-1 повышена за счет заведени  обратных св зей с выходов на асинхронные входы установки, осуществл емые элементами 6 и 7 и запрещающие ложную ycTa iOBKy в О и 1 триггера 1-1 и. отключающиес  только когда нужна установка по синхронизирующим вхоOdooO и дам, т„ё, при состо ни х 1...1. Сбой, ложна  установка в 1 в процессе второй половины счета три гера предыдущего разр да, кроме триг гера первого разр да, может быть восстановлен без затрат тактового ин пульса, если до следующего тактового импульса истинна  позиционна  1 не успелв исчезнуть за счет задержки перехода из 1 в О последовательной цепочки элементов И между разр дами с ложной и истинной позиционными V. Тогда следующим импульсом в 0 уОТанавливаетс  два триггера сбившийс  и следующий по счету, Ес|ли произошла ложна  установка в 1 одновременно двух триггеров предыдущих разр дов, то на восстановление состо ни , которое было до сбо , потребуетс  два тактовых импульса„ В случае ложной установки в О в процессе второй половины счета триггера последующего от информационной 1 разр да будет пропущено одно состо ние . Элемент Л k- устран ет задержку исчезновени  1 на выходе кольцевого счетчика при переходе от состо ни  0,0,0 к состо нию 10„,оО, котора Существовала бы, если бы выход кольцевого счетчика был непосредственно соединен с выходом элемента И 2-Й за счет времени перехода из 1 в последовательной цепочки элементов И 2-2,,2-3,«,2-h. В течение этой задержки на выходах элементов И 2-h и k-2 одновременно будут 1, т.бо 1 были бы одновременно на двух йыходах кольцевого счетчика. Триггеры разр дов могут быть как двухступенча тыми, запись информации происходит п заднему фронту положительного импулы са по шине 12, так и динамическими, 688 запись информации происходит по переднему фронту положительного импульса по шине 12.Триггеры разр дов 2,3, . могут содержать также асинхронные , RS-входы, причем асинхронныеR - и5входы , как и в известном счетчике, соедин ютс  соответственно с выходами первого и 4eTBepYoro элементов И, которые запрещают их ложные установки в 1 и Таким образом на выходах кольцевого счетчика может быть в любой момент времени одна и только одна 1, Ложный перенос в результате сбо  этой одной и только одной назад в предыдущие разр ды возможен только максимум на врем  одного периода тактовой частоты по шине 12, так как следующий после сбо  тактовый имг пульс восстановит состо ние, которое было до сбо  В известном счетчике : ложный перенос 1 назад запрещен, но если он все-таки произошел, сбилс  один из триггеров 2, о предыдущего от разр да, то состо ние,; которое было до сбо , следующим после сбо  тактовым .импульсом не восстанавливаетс , т.е. дальше кольцевой счетчик будет считать с погрешностью, котора  в худшем случае равна (vi-l)- такту . Таким образом, технико-экономическим эффектом изобретени   вл етс  получ ние нового эффекта - восстановление правильного счета после сбо  следующим тактовым импульсом, Повышение достоверности функционировани  достигаетс  за счет восстановлени  правильного счета первым после сбо  тактовым импульсом тем, что выходы второго и третьего элементов И ка)хд6го разр да соединены соответственно с синхронизируемыми входами установки в- О и 1 триггера.
фиг.1

Claims (1)

  1. КОЛЬЦЕВОЙ СЧЕТЧИК, каждый разряд которого содержит триггеру первый и второй элементы И, каждый разряд, кроме первого, содержит третий и четвертый элементы И, первый . разряд содержит элемент НЕ, элемент ИЛИ, первые входы первого, третьего и второго, четвертого элементов И каждого разряда, кроме первого, и первого и второго элементов И первого разряда соединены соответственно с инверсным и прямым выходами триг- : гера своего разряда, вторые входы первого, второго и третьего, четвертого элементов И второго и каждого последующего разряда соединены соответг ственно с инверсным'и прямым выходами триггера первого разряда и выходами первого и четвёртого элементов И предыдущего разряда, асинхронные входы установки в 1 и О триггера первого разряда соединены соответственно с выходом второго злеГ, — ' · мента И первого разряда и выходом элемента ИЛИ, входы которого соединены с выходом первого элемента И первого разряда и шиной сброса, тактовый вход триггера каждого разряда соединен с входной шиной, о т л и чающийся тем, что, с целью повышения достоверности функционирования, введены в первый разряд элемент ИЛИ-HE и третий и четвертый элементы И, первые входы которых соединены соответственно с инверсным и. прямым выходами триггера своего разряда, вторые входы'соединены с выходами соответственно первого и четвер. того элементов И последнего разряда, выходы первого и второго элементов И первого разряда соединены соответственно через элемент НЕ’ и элемент ИЛИ-? НЕ с вторыми входами третьего и чет-·,
    - вертого элементов И, второй вход эле- мента ИЛИ-HE соединен с шиной сброса, выход третьего элемента И каждого разряда соединен с синхронизируемым ’входом установки в 1” триггера своего разряда, синхронизируемые входы ветг установки в 0 триггеров каждого • разряда, кроме первого,.и первого .разряда соединены соответственно с выходом второго элемента И и выхо-
    - дом четвертого элемента И, асинхронг- ные входы установки триггеров всех разрядов, кроме первого, соединены с шиной сброса.
    1056468 1
SU823438201A 1982-05-13 1982-05-13 Кольцевой счетчик SU1056468A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823438201A SU1056468A1 (ru) 1982-05-13 1982-05-13 Кольцевой счетчик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823438201A SU1056468A1 (ru) 1982-05-13 1982-05-13 Кольцевой счетчик

Publications (1)

Publication Number Publication Date
SU1056468A1 true SU1056468A1 (ru) 1983-11-23

Family

ID=21011781

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823438201A SU1056468A1 (ru) 1982-05-13 1982-05-13 Кольцевой счетчик

Country Status (1)

Country Link
SU (1) SU1056468A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1« Алексеемко А„Г, Современна микросхемотехникар Выпуск М., анерги , 1979, с, 53, рис. k2, 2. Авторское свидетельство СССР по за вке № 3286953/18-21, кл. Н 03 К 23/00, 19BU *

Similar Documents

Publication Publication Date Title
US5537062A (en) Glitch-free clock enable circuit
CA1176714A (en) Clock synchronization system
US4124820A (en) Asynchronous digital delay line
US3602828A (en) Self-clocking detection system
JPS62151053A (ja) ノイズ除去回路
US4019143A (en) Standby apparatus for clock signal generators
US4328583A (en) Data bus fault detector
US4317053A (en) High speed synchronization circuit
US3839599A (en) Line variation compensation system for synchronized pcm digital switching
SU1056468A1 (ru) Кольцевой счетчик
CA1284363C (en) Digital free-running clock synchronizer
US3573634A (en) Timing of regenerator and receiver apparatus for an unrestricted digital communication signal
US3996523A (en) Data word start detector
SU1099395A1 (ru) Приемник команд согласовани скоростей
US4327442A (en) Clock recovery device
SU1324091A1 (ru) Генератор псевдослучайных чисел
CA1231478A (en) Constant-percent break pulse corrector
US5459752A (en) Simple digital method for controlling digital signals to achieve synchronization
SU1366977A1 (ru) Устройство дл контрол интегральных схем
US3613015A (en) Binary digital data detection system
US4706033A (en) Data recovery and clock circuit for use in data test equipment
SU1334155A1 (ru) Коммутатор каналов
SU1280695A1 (ru) Устройство дл задержки импульсов
SU1383362A1 (ru) Многовходовый сигнатурный анализатор
SU1228235A1 (ru) Генератор импульсов