SU1056209A1 - Multichannel statistical analyzer - Google Patents

Multichannel statistical analyzer Download PDF

Info

Publication number
SU1056209A1
SU1056209A1 SU823381783A SU3381783A SU1056209A1 SU 1056209 A1 SU1056209 A1 SU 1056209A1 SU 823381783 A SU823381783 A SU 823381783A SU 3381783 A SU3381783 A SU 3381783A SU 1056209 A1 SU1056209 A1 SU 1056209A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
elements
outputs
output
Prior art date
Application number
SU823381783A
Other languages
Russian (ru)
Inventor
Виктор Игнатьевич Зозуля
Леонид Аркадьевич Верещагин
Борис Григорьевич Кадук
Виталий Викторович Зозуля
Original Assignee
Киевский институт автоматики им.ХХУ съезда КПСС
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский институт автоматики им.ХХУ съезда КПСС filed Critical Киевский институт автоматики им.ХХУ съезда КПСС
Priority to SU823381783A priority Critical patent/SU1056209A1/en
Application granted granted Critical
Publication of SU1056209A1 publication Critical patent/SU1056209A1/en

Links

Description

Изобретение относитс  к вымислительной и измерительной технике и может быть использовано дл  исследова ни  статистических характеристик случайных процессов. Известен многоканальный статистический анализатор, содержащий генератор импульсов, временной , адресный счетчик импульсов, дешифратор , элемент задержки, выход которого соединен с входом адресного счетчика импульсов, р д канальных счетчиков, р д логических элементов И, выход каж дого из которых соединен с входом соответствующего канального счетчика, и счетчик общего числа импульсов, при чем входна  клемма устройства соедине на с входом счетчика общего числа импульсов , с первым входом каждого элемента И, входом элемента задержки и входом временного селектора, выход временного селектора соединен с входо дешифратора, а выходы дешифратора - с вторыми входами элементов И ij . К недостаткам данного устройства следует отнести сложность, котора  обусловлена применением многоканального дешифратора, наличие погрешности в измерении каждого временного интервал а, равной длительности задержки элемента, и низкое быстродействие, не позвол ющее измер ть временные интервалы, соизмеримые по величине с временем задержки элемента задержки Наиболее близким техническим решением к изобретению  вл етс  многоканальный статистический анализатор, содержащий генератор импульсов, выход которого соединен со счетным входом адресного счетчика 4 мпу ьсов, разр дные выходы которого подключены к первым входам элементов И каждого канала вторые входы которых объединены и под ключены к входу анализатора, который соединен с входом счетчика общего числа импульсов, а выход элемента И каждого канала подключен к входу соот ветствующего счетчика, и элемент задержки , вход которого соединен с входом анализатора и выход соединен с ус тановочным входом адресного счетчика и с входом синхронизации генератора импульсов 2j . К недостаткам известного статистического анализатора следует также отнести наличие погрешности в измерении каждого временного интервала, равной длительности задепжки элемента, и низкое быстродействие, не позвол ющее измер ть временные интервалы, соизмеримые по величине с временем задержки элемента задержки. Целью изобретени   вл етс  повышение точности и быстродействи  многоканального статистического анализатора, Эта цель достигаетс  тем, что в многоканальный статистический анализатор , содержащий первый адресный счетчик, разр дные выходы которого подключены соответственно к. первым входам канальных элементов И, выходы которых соединены соответственно с входами счетчиков, а вторые входы канальных элементов И объединены с входом счетчика общего числа импульсов, входом синхронизации генератора импульсов, входом элемента задержки и подключены к входу анализатора , введены второй адресный счетчик , первый и второй коммутаторы, первый и второй элементы НЕ, первый и второй элементы И, триггер со счетным входом, вход которого подключен к входу анализатора, а пр мой и инверсный выходы соответственно попарно - к информационному входу первого коммутатора, входу второго элемента НЕ, информационному входу второго коммутатора и входу первого элемента НЕ, выходы элементов НЕ подключенысоответственно к первым входам первого и второго элементов И, вторые входы которых объединены и подключены к выходу элемента задержки, а выходы элементов И соединены соответственно с установочными входами первого и второго адресных счетчиков, информационные входы которых подключены соответственно к выходам первого и второго коммутаторов, тактовые входы которых объединены и подключены к выходу генератора импульсов,- при этом разр дные выходы второго адресного счетчика объединены соответственно с разр дными выходами первого адресного счетчика. IНа чертеже представлена структурна  схема многоканального статистического анализатора. Анализатор содержит входную клемму 1, элемент 2 задержки, генератор 3 импульсов, триггер t со счетным входом , коммутаторы 5 и 6, элементы НЕ 7 и 8, элементы И 9 и 10, адресные счетчики 11 и 12, канальные элементы И , счетчики и сметчик 15 общего числа импульсов. Генератор импульсов представл ет собой синхронизируемый входным импульсным потоком генератор тактовых импульсов с периодом следовани  импульсов , равным шагу гистограммы. Многоканальный статистический ана лизатор работает следующим образом. На вход анализатора поступает поток импульсов, период следовани  ко рых  вл етс  случайной величиной. В течение паузы между любыми двум  импульсами триггер Ц находитс  в одном из устойчивых состо ний. Например, сигнал уровн  логической 1 находит е  в неинверсном пр мом) выходе три гера. Так как на входе управлени  (тактовом) коммутатора 5 находитс  сигнал 1, то выход генератора 3 импульсов подсоединен к счетному вхо ду адресного счетчика 12. При поступлении первого импульса с выхода генератора 3 на счетный вхо адресного, счетчика 12 на его первом выходе по вл етс  сигнал 1, который при поступлении каждого последующего импульса сдвигаетс  в сторону старших разр дов и, следовательно в зависимости от числа поступивших импульсов с выхода генератора 3 на счетный вход адресного счетчика 12, которое пропорционально времени, про шедшему с момента поступлени  послед него импульса на зхоц анализатора, на одной из его выходов находитс  си-гнал 1. При поступлении очередного импуль са на вход 1 анализатора триггер пере.водитс  в другое устойчивое состо ние , при котором сигнал 1 по в л етс  на инверсном выходе триггера. При этом выход генератора 3 импульсо отключаетс  коммутатором 5 от счетного входа адресного счетчика 12 и подключаетс  коммутатором 6 к счетному входу адресного счетчика 11, Од новременно входной импульс поступает на вход синхронизации генератора 3 импульсов, который начинает формирование нового периода, равного шагу гистограммы, на вход элемента 2 задержки и на вторые входы элементов И . С выхода одного из этих элементов И на первый вход которых III11 поступает сигнал г с выхода адресного счетчика 12, 1 записываетс  в соответствующий канальный счетчик. По истечении времени задержки эле мента 2 сигнал уровн  логической 1 094 поступает на вторые входы элементов И 9 и 10. Так как на инверсном выходе триггера находитс  сигнал уровн  логического О, то с выхода элемента НЕ 8 сигнал 1 поступает на первый вход элемента И 10, с выхода которого он поступает на установочный вход адресного счетчика 12, сбрачего этот счетчик.находитс  в режиме ожидани  измерени  следующего периода. При поступлении следующего импульса на вход 1 анализатора триггер переводитс  в другое устойчивое состо ние . Сигнал 1 по вл етс  на неинверсном выходе, а на инверсном будет О. Выход генератора 3 импульсов отключаетс  коммутатором 6 от счетного входа адресного счетчика 11 и подключаетс  коммутатором 5 к счетному входу адресного счетчика 12. После записи 1 с одного из выходов адресного счетчика 11 в соответствующий счетчик по истечении времени задержки элемента 2 сигнал 1 поступает на зторые входы элементов И 9 и 10. Так как на инверсном выходе триггера k: находитс  сигнал уровн  логического О, то с выхода элемента НЕ 7 сигнал 1 поступает на первый вход элемента И 9, с выхода которого он поступает на установочный вход адресного счетчика 11, сбрасыва  его показани  в ноль, после чего этот счетчик находитс  в режиме ожидани  измерени  следующего периода. В качестве адресных счетчиков 11 и 12 можно использовать, например, регистры сдвига Выдержка времени элемента 2 задержки выбираетс  из услови  Т., где L. - длительность задержки элемента задержки; длительность минимального (наименьшего) измер емого периода. Изобретение по сравнению с известыми устройствами обеспечивает слеующие преимущества: исключает погрешость в измерении каждого временного нтервала, равной длительности заержки элемента задержки; высокое ыстродействие, позвол ющее измер ть ременные интервалы, соизмеримые по еличине с длительностью задержки лементов задержки.The invention relates to computational and measurement techniques and can be used to study the statistical characteristics of random processes. A multichannel statistical analyzer is known that contains a pulse generator, a time pulse, an address pulse counter, a decoder, a delay element, the output of which is connected to the input address pulse counter, a series of channel counters, a series of logic elements, and the output of each of which is connected to the input of the corresponding channel the counter, and the counter of the total number of pulses, the input terminal of the device being connected to the counter input of the total number of pulses, with the first input of each element I, the input of the delay element and input th temporary selector temporary selector output coupled to an input of the decoder, and the decoder outputs - to the second inputs of the AND ij. The disadvantages of this device include the complexity that is caused by the use of a multi-channel decoder, the presence of an error in measuring each time interval a, equal to the element delay time, and a slow response that does not allow time intervals to be measured comparable to the delay element delay. The technical solution of the invention is a multi-channel statistical analyzer comprising a pulse generator, the output of which is connected to the counting input. 4 ms address counter, the bit outputs of which are connected to the first inputs of the elements AND of each channel whose second inputs are combined and connected to the analyzer input, which is connected to the input of the total number of pulses counter, and the output of the AND element of each channel is connected to the input of the corresponding counter and a delay element, the input of which is connected to the input of the analyzer and the output is connected to the installation input of the address counter and to the synchronization input of the pulse generator 2j. The disadvantages of a known statistical analyzer should also include the presence of an error in the measurement of each time interval equal to the duration of the element's load, and a slow response rate, which does not allow to measure time intervals comparable in magnitude with the delay time of the delay element. The aim of the invention is to improve the accuracy and speed of a multichannel statistical analyzer. This goal is achieved by the fact that a multichannel statistical analyzer containing a first address counter, the bit outputs of which are connected respectively to the first inputs of the channel elements AND whose outputs are connected respectively to the inputs of the counters and the second inputs of the channel elements And are combined with the input of the counter of the total number of pulses, the synchronization input of the pulse generator, the input of the delay element and Connected to the input of the analyzer, entered the second address counter, the first and second switches, the first and second elements are NOT, the first and second elements are And, the trigger with the counting input, the input of which is connected to the input of the analyzer, and the direct and inverse outputs respectively in pairs to the information the input of the first switch, the input of the second element NOT, the information input of the second switch and the input of the first element NOT, the outputs of the elements are NOT connected respectively to the first inputs of the first and second elements AND, the second inputs of which are combined are connected to the output of the delay element, and the outputs of the And elements are connected respectively to the installation inputs of the first and second address counters, the information inputs of which are connected respectively to the outputs of the first and second switches, the clock inputs of which are combined and connected to the output of the pulse generator, while The bottom outputs of the second address counter are combined respectively with the bit outputs of the first address counter. The drawing shows a structural diagram of a multi-channel statistical analyzer. The analyzer contains an input terminal 1, a delay element 2, a generator of 3 pulses, a trigger t with a counting input, switches 5 and 6, elements NOT 7 and 8, elements 9 and 10, address counters 11 and 12, channel elements I, counters and an estimator 15 total pulses. The pulse generator is a clock pulse generator synchronized by the pulse input stream with a pulse period equal to the histogram step. Multichannel statistical analyzer works as follows. The pulse flow arrives at the analyzer input, and the trailing time of the ribs is a random variable. During the pause between any two pulses, the trigger C is in one of the stable states. For example, a logic level 1 signal finds e in a non-inverse direct output three heras. Since the signal 1 is located at the control input (clock) of switch 5, the output of the generator 3 of pulses is connected to the counting input of address counter 12. When the first pulse arrives from the output of generator 3 to the counting input address, the counter 12 at its first output appears signal 1, which, with the arrival of each successive pulse, is shifted towards the higher bits and, therefore, depending on the number of incoming pulses from the output of generator 3 to the counting input of the address counter 12, which is proportional to the time passed As soon as the last pulse arrives at the analyzer's zhots, one of its outputs has a 1 signal. When another pulse arrives at the input 1 of the analyzer, the trigger is switched to another stable state, at which signal 1 appears at inverse trigger output. The output of the generator 3 pulse is switched off by the switch 5 from the counting input of the address counter 12 and connected by the switch 6 to the counting input of the address counter 11. At the same time, the input pulse is fed to the synchronization input of the pulse generator 3, which starts forming a new period equal to the histogram step, to the input element 2 delay and the second inputs of elements And. From the output of one of these elements AND to the first input of which III11 the signal r is received from the output of the address counter 12, 1 is recorded in the corresponding channel counter. After the delay time of element 2, the signal of logic level 1 094 is fed to the second inputs of elements 9 and 10. Since the inverse output of the trigger contains a signal of logic level 0, then from the output of element 8, signal 1 goes to the first input of element 10, from the output of which he arrives at the installation input of the address counter 12, the counter is reset. It is in standby mode to measure the next period. When the next pulse arrives at the input 1 of the analyzer, the trigger is transferred to another steady state. Signal 1 appears at the non-inverse output, and the inverse will be O. The output of the pulse generator 3 is switched off by switch 6 from the count input of address counter 11 and connected by switch 5 to the count input of address counter 12. After writing 1 from one of the outputs of address counter 11 the corresponding counter after expiration of the delay time of element 2, the signal 1 is fed to the third inputs of the AND 9 and 10. Since the inverse output of the trigger k: the logic level O signal is found, then the output of the HE 7 signal 1 is fed to the first input ementa and 9, the output of which it arrives at an installation input address counter 11, resetting its indication to zero, whereupon the counter is in the sleep mode following the measurement period. As address counters 11 and 12, for example, the shift registers may be used. The delay element delay 2 is selected from the condition T., where L. is the delay time of the delay element; the duration of the minimum (smallest) measurable period. The invention in comparison with the known devices provides the following advantages: eliminates the error in the measurement of each time interval equal to the delay time of the delay element; high speed action, which allows to measure belt intervals commensurate with the duration of the delay of delay elements.

$1056209$ 1056209

Таким образом, могут быть существенно повышены точность и диапазон длительностей анализируемых периодов следовани  импульсов в статической радиотехнике,  дерной физи- 5 ке и т.д.Thus, the accuracy and range of durations of the analyzed pulse-following periods in static radio engineering, nuclear physics, etc. can be significantly improved.

Минималь на  длительность анализируемых периодов может быть пор дка времени задержки элемента задержки, т.е. ограничиваетс  уже элементной базой и в насто щее может достигать 0,05 мс.The minimum for the duration of the analyzed periods may be of the order of the delay time of the delay element, i.e. already limited by the element base and can currently reach 0.05 ms.

Claims (1)

МНОГОКАНАЛЬНЫЙ СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР, содержа1ций первый адресный счетчик, разрядные выходы которого подключены соответственно к первым входам канальных элементов И, выходы которых соединены соответственно с входами счетчиков, а вторые входы канальных элементов И объединены с входом счетчика общего числа импульсов, входом синхронизации генератора импульсов, входом элемента задержки и подключены к входу анализатора, отличающийся тем, что, с целью повышения точности и быстродействия, он содержит второй адресный счетчик, первый и второй коммутаторы, первый и второй элементы НЕ, первый и второй элементы И, триггер со счетным входом, вход которого подключен к входу анализатора, а прямой и инверсный выходы соответственно попарно - к информационному входу первого коммутатора и входу второго элемента НЕ и к информационному входу второго коммутатора и входу первого элемента НЕ, выходы элементов НЕ подключены соответственно к первым входам первого и второго элементов И, вторые входы которых объе- о динены и подключены к выходу элемента задержки, а выходы элементов И соединены соответственно с установочными входами первого и второго адресных счетчиков, информационные входы которых подключены соответственно к выходам первого и второго коммутаторов, тактовые входы которых объединены и подключены к выходу генератора импульсов, при этом разрядные выходы второго адресного счетчика объединены соответственно с разрядными выходами первого адресного счетчика.MULTI-CHANNEL STATISTICAL ANALYZER, containing the first address counter, the bit outputs of which are connected respectively to the first inputs of the channel elements AND, the outputs of which are connected respectively to the inputs of the counters, and the second inputs of the channel elements AND are combined with the input of the counter for the total number of pulses, synchronization input of the pulse generator, input of the element delays and are connected to the input of the analyzer, characterized in that, in order to increase accuracy and speed, it contains a second address counter, the first and W second switches, the first and second elements of NOT, the first and second elements of AND, a trigger with a counting input whose input is connected to the input of the analyzer, and the direct and inverse outputs, respectively, in pairs - to the information input of the first switch and the input of the second element NOT and to the information input of the second the switch and the input of the first element are NOT, the outputs of the elements are NOT connected respectively to the first inputs of the first and second elements AND, the second inputs of which are connected and connected to the output of the delay element, and the outputs of the elements AND are connected respectively, with the installation inputs of the first and second address counters, the information inputs of which are connected respectively to the outputs of the first and second switches, the clock inputs of which are combined and connected to the output of the pulse generator, while the bit outputs of the second address counter are combined with the bit outputs of the first address counter. >> 1056209 21056209 2
SU823381783A 1982-01-12 1982-01-12 Multichannel statistical analyzer SU1056209A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823381783A SU1056209A1 (en) 1982-01-12 1982-01-12 Multichannel statistical analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823381783A SU1056209A1 (en) 1982-01-12 1982-01-12 Multichannel statistical analyzer

Publications (1)

Publication Number Publication Date
SU1056209A1 true SU1056209A1 (en) 1983-11-23

Family

ID=20992358

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823381783A SU1056209A1 (en) 1982-01-12 1982-01-12 Multichannel statistical analyzer

Country Status (1)

Country Link
SU (1) SU1056209A1 (en)

Similar Documents

Publication Publication Date Title
SU1056209A1 (en) Multichannel statistical analyzer
US3947673A (en) Apparatus for comparing two binary signals
SU1049819A1 (en) Device for measuring average pulse frequency in nonsteady random unit
SU1465827A1 (en) Device for measuring signal-to-noise ratio
SU1132235A1 (en) Device for automatic selection of ac voltage measuring range
SU1674157A1 (en) Statistics analyzer
SU1162037A1 (en) Pulse rate divider
SU1728975A1 (en) Channel selector
SU1518891A1 (en) Device for assessing quality of digital signals
SU447625A1 (en) Device for measuring the amplitude of single pulses
SU708253A1 (en) Time interval measuring arrangement
SU453707A1 (en) FREQUENCY-PULSE INTEGRATOR
SU737915A1 (en) Time interval meter
SU1280394A1 (en) Multichannel device for calculating values of modular function
SU966660A1 (en) Device for measuring short pulse duration
SU1012271A1 (en) Signal variation determination device
SU1368853A1 (en) Device for measuring time intervals
SU1698873A1 (en) Time-interval selector
SU1085004A1 (en) Synchronizing device
RU1807568C (en) Device for detection of symmetrical signals
SU1177792A1 (en) Device for measuring time intervals
SU1243039A1 (en) Storage with self-check
SU1368973A1 (en) Single-cycle level distributor
SU1372628A1 (en) Apparatus for receiving bipulse signal
SU1732332A1 (en) Device for monitoring multichannel pulsed sequences