SU1046704A1 - Method of producing controlled discrete phase shift - Google Patents

Method of producing controlled discrete phase shift Download PDF

Info

Publication number
SU1046704A1
SU1046704A1 SU813381083A SU3381083A SU1046704A1 SU 1046704 A1 SU1046704 A1 SU 1046704A1 SU 813381083 A SU813381083 A SU 813381083A SU 3381083 A SU3381083 A SU 3381083A SU 1046704 A1 SU1046704 A1 SU 1046704A1
Authority
SU
USSR - Soviet Union
Prior art keywords
phase shift
frequency
input
change
frequencies
Prior art date
Application number
SU813381083A
Other languages
Russian (ru)
Inventor
Александр Сергеевич Тютюнник
Original Assignee
Предприятие П/Я М-5783
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5783 filed Critical Предприятие П/Я М-5783
Priority to SU813381083A priority Critical patent/SU1046704A1/en
Application granted granted Critical
Publication of SU1046704A1 publication Critical patent/SU1046704A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

СПОСОБ ПОЛУЧЕНИЯ УПРАВЛЯЕ .МОГО ДИСКРЕТНОГО ФАЗОВОГО СДВИГА, основанный на делении частоты сигнала переменного напр жени  на коэффициент . ,N , рбрал;но пропорциональный дискретности изменени  фазового сдвига, формируемого разовым изменением ко-эффициента делени  на величину, пропорциональную вводимому фазовому сдвигу, о т л и ч а ю щ и йс   тем, что, с целью повышени  точности задани  фазового сдвига в -широком диапазоне частот, в процессе делени  поделенные частоты преобразуют .THE METHOD OF OBTAINING THE MANAGEMENT OF MY DISCRETE PHASE SHIFT is based on dividing the frequency of the alternating voltage signal by the factor. , N, rbral; but proportional to the discreteness of the change in the phase shift generated by a one-time change in the division factor by an amount proportional to the introduced phase shift, in order to improve the accuracy of setting the phase shift in - a wide range of frequencies, in the process of dividing the divided frequencies are transformed.

Description

4 Ж О 4ii4 F O 4ii

Изобретение относитс  к радиотех нике и предназначено дл  использова ни  в радиотехнических установках различного назначени . Известен способ получени  управл емого дискретного фазового сдвига основанный на делении сигнала переменного напр жени  по частоте обрат но пропорционально дискретности изм нени  фазового сдвига с разовым изм нением коэффициента делени , пропор ционального вводимому фазовому сдви гуСи. Недостатком известного способу  вл етс  низка  точность в широком диапазоне рабочих частот, обусловленна  перепадом частот при делении (разницей между частотой, Которую дел т и поделенной частотой ). Наиболее близким к предлагаемому по технической сущности  вл етс  сп соб получени  управл емого дискретного фазового сдвига 2, основанный на делении частоты сигнала переменного напр жени  на коэффициент. N равный произведению множителей N- N , Nj-iNf , обратно пропорциональный дискретности изменени  фазового сдбига с разовым изменение ( кратковременным одинарным приращением Jкоэффициента делени , пропорц нального вводимому фазовому сдвигу. Входной сигнал переменного напр жени  дел т по частоте в исполнительном канале делител ми частоты. Коэф фициент делени  N обратно пропорционален дискретности изменени  фаз вого сдвигу дЧд . Вводимый фазовый сдвиг Ч опре дел етс  по формуле ЛЧ X Збо (2; где Л N - разовое изменение (кратковременное одинарное пр ращение ) коэффициента де лени  N , Величина aN определ етс  по формуле ЧЧ где Ч - предыдущий введенный циф ровой двоичный код, (Ц - последующий введенный циф ровой двоичный код. Таким образом из (2) с учетом (1) и (3) Л f--ЛN- f -(, Из выражени  (4 ) видно, что ввод мый фазовый сдвиг пр мо пропорционален разовому изменению коэффициента делени  и задаетс  цифровым ко дом, мен ющим коэффициент делени  в .момент смены кода. После смены кода восстанавливаетс  прежний кйэффициент делени  N . Рабочие частои выход- входна  частота на  частота f- „определ ютс  соотношеf . ех(.; бых N Недостатком способа  вл етс  низка  точность задани  фазового сдвига в широком диапазоне iacTOT, что следует из соотношени (5J. Так, при любом коэффициенте делени  N выходна  частота не может приблизитьс  к входной ,область от f/N до fgx и выше  вл етс запретной. Цель изобретени  - повышение точности задани  фазового сдвига в широком диапазоне частот. Поставленна  цель достигаетс  тем, что согласно способу получени  управл емого дискретного фазового сдвига, основанному на делении частоты сигнала переменного напр жени  на коэффициент N , обратно пропорциональный дискретности изменени  фазового сдвига, формируемого разовым изменением коэффициента делени  на величину, пропорциональную вводимому фазовому сдвигу, в процессе делени  поделенные частоты преобразуют . Сущность изобретени  заключаетс  в изменении зависимости между входной и выходной частотами и коэффициентом делени  что осуществл етс  введением преобразовани  в любой момент делени . Выходна  частота определ)гетс  зависимостью не только от входной час1рты и коэффициента делени , но и от частоты преобразова-. ни . Выходна  частота может быть подобрана любой, исход  из конкретных требований и возможностей. Тем самым имеетс  возможность расширени  и диапазона входной частоты. На чертеже представлена структурна  схема устройства, реализующего способ. Устройство содержит управл емые делители 1-4 частоты, преобразователи 5 и 6 частоты и .блок 7 управлени . Вход устройства .через цепь после довательно соединеных делител  1 частоты , преобразовател  5 частоты и де.лител  .2 частоты соединен с первым выходом устройства, а через цепь последовательно сое.циненных делител  3 частоты, преобразовател  б частоты и делител  4 частоты с BTOJMM выходом устройства. Вход устройства соединен с соответствующими входами преобразователей 5 и б частоты . Выходы блока 7 управлени  соединены с управл ющими входами делител  1 и 2 частоты, а вход импульса ввода соединен с вторым выходом устройства. Работа устройства оЬуществл етс  следующим образом. Сигнал переменного напр жени  вх ной частоты fgjf Делитс  по частоте управл емым делителем 1 на N .На выходе делител  1 частота равна Однополосный преобразователь 5 преобразует поступающую на него с дели тел  частоту fgy, /N с частотой преобразовани  fg;( и выдает на выходе частоту fjx Управл емый делитель 2 частоты делит поступающую на него частоту на коэффициент Частота f на выходе дели тел  2 равна . 1ГГ ) , Nj -общий коэффициент делени5 фазовращател , -множители коэффици ента делени  .М Фазовый сдвиг задаетс  кодом i/ поступающим на блок 7 управлени , который обеспечивает управление потенциальными положени ми управл емых делителей 1 и 2, выполненных на триггерах. При введенном, установившемс  фазовом сдвиге управл емые делители 1 и.2 работают с посто  нными коэффициентами делени  по частоте N и 2 ,  вл ющимис  множител ми общего коэффициента де лени  N . Изменение aN (кратковременное одинарное приращение ) коэфф циента делени  N происходит только в короткий момент переключени  фазового сдвига при смене цифрового кода. Получающийс  в этот момент ,коэффициент делени  Nj- определ етс соотношением , Nj.sN±AM, где знак плюс или минус определ етс  моментом ввода фазового сдвига, Момен± ввода в данном случае определ етс  сигналом Импульс ввода , поступающим с выхода делител  4 на блок 7 управлени . После ввода фазового сдвига блоком 7 управлени  согласно коду ц , коэффициент делени  Mj; возвращаетс  к своему прежнему значению N . Вводимый фазовый сдвиг определ етс  формулами (2 (или (4 с учетом (1), где общий коэффициент делени . Управл емый дискретный фазовый сдвиг снимаетс  с выхода.делител  2 либо между делителем 2 и делителем 4 опорного канала, выдающего фазовый сдвиг , равный нулю. Опорный канал работает аналогично ранее рассмотренному каналу - исполнительному. Коэффициент делени  делителей опорного канала устанавливаетс  равным исполнительному , но в процессе работы не измен етс . Использование дополнительного преобразовани  в процессе делени  устран ет зависимость входных и выходных частот от коэффициента делени  частоты. Это дает возможность уменьшить перепад частот между входом и выходом и соответственно расширить диапазон рабочих частот как вычодных , так и входных, упростить реализацию способа и повысить устойчивость работы фазовращающих устройств беЗ перехода на более быстродействующую элементную фазу. Способ позвол ет построить управл емый фазовращатель с неограниченно малой дискретностью, (точностью ) изменени  фазового сдвига на типовых фазовращающих  чейках, что увеличивает возможность унификации и микроминиатюризации, снижает стоимость разработки и эксплуатации управл емого дискретного фазовращател .The invention relates to radio engineering and is intended for use in various radio engineering installations. A known method of obtaining a controlled discrete phase shift based on dividing an alternating voltage signal by frequency is inversely proportional to the discreteness of changing the phase shift with a one-time change of the division factor proportional to the input phase shift guSi. The disadvantage of the known method is low accuracy in a wide range of operating frequencies, due to the frequency difference when dividing (the difference between the frequency, which is shared and the divided frequency). The closest to that proposed by the technical entity is a method of obtaining controlled discrete phase shift 2, based on dividing the frequency of the alternating voltage signal by a factor. N equal to the product of factors N-N, Nj-iNf, inversely proportional to the discreteness of the phase shift change with a one-time change (short-term single increment of J division factor proportional to the input phase shift. The input voltage signal divided by frequency in the execution channel frequency dividers. The division factor N is inversely proportional to the discreteness of the change in the phase shift dcs. The input phase shift H is determined by the formula of the LCH X Zbo (2; where L N is a one-time change (short-term unary projection) of the division coefficient N, the value of aN is determined by the formula HH where H is the previous entered digital binary code, (C is the subsequent entered digital binary code. Thus from (2) taking into account (1) and (3) L f - LN- f - (, From expression (4) it can be seen that the input phase shift is directly proportional to the one-time change of the division factor and is set by a digital code that changes the division factor to the code change time. After the code change, the previous division ratio N. The operating frequencies and the output-input frequency per frequency f- > are determined by the ratio f. Ex (; byte N) The disadvantage of the method is the low accuracy of setting the phase shift in a wide iacTOT range, which follows from the relation (5J. So, for any division factor N, the output frequency cannot approach the input, the range from f / N to fgx and The purpose of the invention is to improve the accuracy of setting a phase shift in a wide range of frequencies. The goal is achieved by the fact that according to the method of obtaining a controlled discrete phase shift based on dividing the frequency of an alternating voltage signal by nt N, inversely proportional to the discreteness of the change in the phase shift generated by a one-time change of the division factor by an amount proportional to the phase shift introduced during the division, the divided frequencies are transformed. The essence of the invention is to change the relationship between the input and output frequencies and the division factor any moment of division. The output frequency is determined by the dependence not only on the input clock and the division factor, but also on the frequency Brazov-. neither Output frequency can be chosen any, based on specific requirements and capabilities. Thus, it is possible to expand the input frequency range. The drawing shows a block diagram of the device that implements the method. The device contains controlled frequency dividers 1-4, frequency converters 5 and 6, and a control block 7. A device input. Through a circuit of successively connected frequency dividers 1, frequency converter 5 and frequency split .2 is connected to the first output of the device, and through a series circuit of connected frequency splitters 3, frequency converter b and frequency splitter 4 with device BTOJMM . The input device is connected to the corresponding inputs of the converters 5 and b frequency. The outputs of control unit 7 are connected to the control inputs of frequency divider 1 and 2, and the input pulse input is connected to the second output of the device. The operation of the device is carried out as follows. The signal of the alternating voltage input voltage fgjf is divided by the frequency controlled by the divider 1 to N. At the output of the divider 1, the frequency is equal to the single-band converter 5 converts the frequency fgy, / N with the conversion frequency fg; fjx The controlled frequency divider 2 divides the frequency arriving at it by a factor of Frequency f at the output of divider 2 (1ГГ), Nj is the total division factor5 of the phase shifter, the multipliers of the division factor. М The phase shift is set by code i / incoming to control block 7 , Which provides control of the potential positions of the controlled dividers 1 and 2 performed on the triggers. With the introduced steady-state phase shift, the controlled dividers 1 and 2 operate with constant frequency division factors N and 2, which are multipliers of the total division factor N. The change in aN (short-term single increment) of the division factor N occurs only at a short moment of switching the phase shift when changing the digital code. The resulting division factor Nj is determined by the ratio, Nj.sN ± AM, where the plus or minus sign is determined by the moment the phase shift is entered. 7 controls After entering the phase shift by the control unit 7 according to the code η, the division factor Mj; returns to its former value N. The input phase shift is determined by the formulas (2 (or (4 taking into account (1) where the total division factor. The controlled discrete phase shift is removed from the output of splitter 2 or between divider 2 and splitter 4 of the reference channel, producing a phase shift equal to zero The reference channel works similarly to the previously considered channel — the executive channel. The division ratio of the dividers of the reference channel is set equal to the executive channel, but does not change during operation. dependence of the input and output frequencies on the frequency division factor. This makes it possible to reduce the frequency difference between the input and output and, accordingly, expand the range of operating frequencies for both output and input frequencies, simplify the implementation of the method and increase the operation stability of phase shifters without moving to a faster operating phase. The method allows building a controlled phase shifter with infinitely small discreteness, (accuracy) changes in the phase shift on typical phase shifting cells, which increases flushes the possibility of unification and miniaturization reduces the cost of development and operation of a controlled digital phase shifter.

Claims (1)

СПОСОБ ПОЛУЧЕНИЯ УПРАВЛЯЕМОГО ДИСКРЕТНОГО ФАЗОВОГО СДВИГА, основанный на делении частоты сиг нала переменного напряжения на коэффициент .. . И , обратно пропорциональный дискретности изменения фазового сдвига, формируемого разовым изменением коэффициента деления на величину, пропорциональную вводимому фазовому сдвигу, отдач а ю щ и йс я тем, что, с целью повышения точности задания фазового сдвига в -широком диапазоне частот, в процессе деления поделенные частоты преобразуют.METHOD FOR PRODUCING A CONTROLLED DISCRETE PHASE SHIFT, based on dividing the frequency of the AC voltage signal by a factor ... And, inversely proportional to the discreteness of the change in the phase shift formed by a single change in the division coefficient by a value proportional to the introduced phase shift, the returns are given in that, in order to increase the accuracy of setting the phase shift in a wide range of frequencies, the divided frequencies convert.
SU813381083A 1981-11-24 1981-11-24 Method of producing controlled discrete phase shift SU1046704A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813381083A SU1046704A1 (en) 1981-11-24 1981-11-24 Method of producing controlled discrete phase shift

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813381083A SU1046704A1 (en) 1981-11-24 1981-11-24 Method of producing controlled discrete phase shift

Publications (1)

Publication Number Publication Date
SU1046704A1 true SU1046704A1 (en) 1983-10-07

Family

ID=20992141

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813381083A SU1046704A1 (en) 1981-11-24 1981-11-24 Method of producing controlled discrete phase shift

Country Status (1)

Country Link
SU (1) SU1046704A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 464864, кл. Q 01 R 25/04, 1975. 2. Приборы и техника эксперимента. 1978, 5, с. 171. *

Similar Documents

Publication Publication Date Title
SU1046704A1 (en) Method of producing controlled discrete phase shift
KR850003091A (en) Oscillator circuit
RU1838875C (en) Process of digital formation of frequency
SU714427A1 (en) Programme-controlled function generator
SU1172011A1 (en) Digital frequency synthesizer
SU1525880A1 (en) Device for shaping signals
SU1016793A1 (en) Wide-band rapid-action frequency multiplier
SU702506A1 (en) Wide range phase shift calibrator
SU392501A1 (en) DEVICE FOR CONTROL OF STATISTICAL ANALYZERS
SU675585A1 (en) Angular modulation signal selector
SU1735990A1 (en) Digital device for controlling multiphase pulsed converter
JPS55134541A (en) Phase synchronous oscillator
SU881764A1 (en) Digital function generator
SU632095A1 (en) Pulse frequency divider with variable division factor
SU1307531A1 (en) Frequency multiplier
SU1525860A2 (en) Digital synthesizer of varying frequency
SU921097A1 (en) Frequency divider with variable countdown ratio
SU932623A1 (en) Digital frequency synthesizer
SU1469470A1 (en) Calibrator of discrete phase shifts
SU1709531A2 (en) Delta-modulator
SU1631698A1 (en) Linear frequency modulation generator
SU894859A1 (en) Multi-function code-to-time interval converter
SU799150A1 (en) Frequency synthesizer
SU525969A1 (en) Frequency multiplier
SU809537A1 (en) Digital phase modulator