SU1045402A1 - Устройство дл счета частоты следовани импульсов - Google Patents

Устройство дл счета частоты следовани импульсов Download PDF

Info

Publication number
SU1045402A1
SU1045402A1 SU823450573A SU3450573A SU1045402A1 SU 1045402 A1 SU1045402 A1 SU 1045402A1 SU 823450573 A SU823450573 A SU 823450573A SU 3450573 A SU3450573 A SU 3450573A SU 1045402 A1 SU1045402 A1 SU 1045402A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
counting
pulse
Prior art date
Application number
SU823450573A
Other languages
English (en)
Inventor
Владислав Александрович Дремаков
Олег Ефимович Шнайдер
Original Assignee
Рижское Ордена Ленина Производственное Объединение "Вэф" Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Ордена Ленина Производственное Объединение "Вэф" Им.В.И.Ленина filed Critical Рижское Ордена Ленина Производственное Объединение "Вэф" Им.В.И.Ленина
Priority to SU823450573A priority Critical patent/SU1045402A1/ru
Application granted granted Critical
Publication of SU1045402A1 publication Critical patent/SU1045402A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СЧЕТА ЧАСТОгТЫ СЛЕДОВАННЯ ИМПУЛЬСОВ, содержащее триггер содержащий и второй элементы И-НЕ, первый выход триггера соедкнен с катодом диода и пер-; вым выходом устройства дл  счета ; частоты следовани  импульсов, второй выход которого соединен с вторым выходом триггер, анод диода соединен с первой обкладкой конденсатора и первым входом третьего элемента И-НЕ, второй вход которого соединен с первым входом устройства дл  счета частоты следовани  им .пульсов, а выход третьего элемента И-НЕ соединен с входом инвертора, выход которого соединен с первым входом четвёртого элемента И-НЕ, выход которого .соединен q первым входс л . триггера и третьим выходе устройства дл  счёта частоты следовани  импульсов, а втора  обкладка конденсатора с общей шиной, от л ичающеес  тем, что, с иелью повышени  точности, в него введены дополнительный триггер, состо щий из п того и шестого элементов И-НЕ, седьмой элемент И-НЕГ и формирователь импульсов, вход которого, соединен с первым входом устройства дл  счета частоты следовани  импульсов, пер- . вый выход формировател  .импульсов соединен с входом четвертого . элемента И-НЕ, а второй выход с первым входом седьмого элемента И-НЕ, второй вход которого соединен с выходом дополнительного триггера, . первый и второй входы которого соединены cooTBeTCTBieHHo с вторым входом устройства дл  счета частоты следовани  импульсов и первым входом триггера, второй вход которого 4 СД соединен с выходом седьмого элемента И-НЕ. О

Description

Изобретение относитс  к импульсной технике и может найти применени в радиоэлектронных приборах, где требуетс  счет частоты.
Известно устройство дл  счета и делени  частоты импульсов, содержащее триггер, выходы которого через .диоды подключенык накопительHtJM конденсаторам, две дополнительные схемы И-НЕ, одни выходы которых подключены к накопительным конденсаторам , а другие входы соединены . с клеммой подачи входного сигнала, а выходы схем И-НЕ подключены к входам триггера. . ,
Недостаток этого устройства низка  .точность счета частоты следовани  импульсов из-за того, что .по принципу действи  коэффициент счета не имеет целое, число и. пр5(Ьзвольно мен етс  в пределах одного полупериода входных импульсов С 1.
Известно также устройство дл  счета частоты следовани  импульсов, содержащее триггер содержащий первый и второй элементы И-НЕ, первый выход триггера соединен с катодом диода и первым выходом .устройства дл  счета частоты следовани  импульсов , второй выход которого соединен с вторым выходом триггера, анод диода соединен с .первой обкладкой конденсатора и первым входом третьего элемента И-Н-Е, второй вход которого соединен с первым.вхрдрм уст-, ррйства дл  счетачастоты следовани  импульсов, а выход третьего элемента И-НЕ соединен с входом инвертора, выход которого соединен с первым входом четвертого элемента И-НЕ, выход которого соединен с первым входом триггера и третьим выхО дом устройства дл  счета частоты следовани  импульсов, а втора  обкладка конденсатора соединена с общей шиной С 2 .
Недостатком этого устройства  вл етс  низка  точность работы, что св зано с Нестабильностью коэффициента счета. .
Цель изобретени  - повышение точности..
Поставленна  цель достигаетс  тем, что в устройство дл  счета частоты следовани  импульсов, содержащее триггер содержащий первый и второй элементы И-НЕ, первый выход триггера соединен с катодом диода и первым выходом устройст1за дл  счета частоты следовани  импульсов , второй выход которого соединен с вторым выходом триггера, анод диода соединен с первой обкладкой конденсатора и первым входом третьего элемента И-НЕ, второй вход которого соединен с первым входом устройства дл  счета частоты следовани  импульсов, а выход третьего элемента И-НЕ соединен с вхрдом инвертора, выход которого соединен с первь 4 входом четвертого элемента И-НЕ,выход которого соединен с первым входом триггера и третьим выходом устройства дл  счета частоты следовани  импульсов, а втора  обкладка конденсатора соединена с общей шиной, введен дополнительный триггер, состо щий из п того и шее-; того элементов-И-НЕ, седьмой элемент И-НЕ и формирователь импульсов, вход которого соединен .с первым входом устройства дл  . частоты, следовани  импульсов, первый выход формировател  импульсов соединен С вторым входом, четвертого элемента-И-НЕ , а второй выход - с первым входом седьмого элемента И-НЕ, второй вход котороТо соединен с выходом дополнительного триггера, первый и второй входы которого соединены соответственно с вторым входом устройства дл  счета частоты следовани  и myльcoв и первым входом Триггера, второй вход которого соединен с выходом седьмого элемента И-НЕ.
На чертеже показана структурна  схема устройства дл  счета частоты следовани  импульсов. .
. Устройство содержит триггер 1, состо щий из первого 2 и второго 3 элементов И-НЕ, диод 4, конденсатор 5, .третий элемент И-НЕ б, инвертор 7, четвертый-элемент И-НЕ 8, дополнительный триггер 9, состо щий из п того 10 и шестого 11 элементов И-НЕ, седьмой элемент И-НЕ 12, формирователь 13 импульсов, выходы устройства 14, 15 и 17, входы 16, 19 и общую шину 18. Устройство дл  счета частоты следовани  импульсов работает следующим образом.
Первый выход триггера 1 соединен с катодом диода 4 и первым выходом
14устройства дл  счета частоты следовани  импульсо г второй выход
15которого соединен с вторым выходом триггера 1, анод диода 4 соединен с первой обкладкой конденсатора 5 и первым входом третьего элемента И-НЕ 6 ; второй вход которого соединен с первым входом 16 устройства дл  счета частоты следовани  импульсов, а выход третьего элемента И-НЕ б соединен с входом инвертора 7, выход которого соединен с первым входом четвертого элемента И-НЕ 8, выход которого соединен с первым входом триггера 1 и третьим выходом 17 устройства дл  .счета частоты следовани  импульсов, а втора  обкладка конденсатора 5 соединена с общей шиной 18. Вход формирювател  13 импульсов соедине.н с
первым входом 16 устройства дл  счета частоты следовани  импульсовj дервый выход формировател  13 импульсов соединен с вторым входом четвертого элемента 1-НЕ 8, а второ выход формировател  импульсов 13 соединен с первым входом седьмого элемента И-НЕ 12, второй вход которого соединен с выходом дополнительного триггера 9 первый и второй входы которого соединены соответственно с вторым входсм 19 устройства дл  счета частоты следовани  импульсов и -первым входом триггера 1, второй вход которого соединен с выходом седьмого элемента И-НЁ 12.
УстрГойство работает в ждущем режиме .
В исходном состо нии дополнительный -триггер 9 находитс  в первом устойчивом состо нии и на его выходе присутствует нулевой логический сигнал , который приложен к второму нходу седьмого элемента И-НЕ 12,на первый вход которого поступают короткие импульсы единичного логического сигнала от формировател  13, совпадаквдие по времени с передними фронтами входных импульсов. Однако нулевой логический сигнал, присутствующий на втором входе седьмого элемента И-НЕ 12 не позвол ет импульсам , действующим на первом входе ЭТОГ.О элемента, пройти на его выход. На выходе седьмого элемента И-НЕ 12 находитс  единичный логический сигнал , триггер 1 не опрокидываетс . Триггер 1 находитс  в первом устойчивом состо нии и к катоду диода 4 приложен нулевой логический сигнал. При этом на выходе третьего элемента И-НЕ б присутствует единичный логический сигнал, который поступает на вход инвертора 7. С выхода инвертора 7 нулевой логический сигнал поступает на первый вход четвертого элемента И-НЕ 8, на выходе которого находитс  единичный логический сигнал, который поступает на первый вход триггера 1 и на второй .вход дополнительного триггера 9. На второй вход четвертого элемента И-НЕ 8 поступают короткие единр1чные импульсы, совпадающие по времени с задними фронтами входных импульсов На вход 16 устройства поступает частота следовани  импульсов.. При опрокидывании дополнительного триг гера 9 кратковременным импульсе Нулевого логического сигнала по входу 19 устройства на втором входе
седьмого элемента И-НЕ 12 по вл етс  единичный логический сигнал. В по влени  короткого единичного импульса на первом входе седьмого элемента И-НЕ 12 на его выходе по вл етс  короткий импульс нулевого логического сигнала, который опроки;дывает триггер 1 в противоположное состо ние. Опрокидывание триггера 1 происходит всегда по переднему фрон0 ту полржительного полупериода входного импульса. В этот момент на диоде 4 по вл етс  высокий положительный потенциал. Диод 4 запираетс  и накопительный конденсатор 5 начинает зар жатьс  вытекающими токами из первого входа третьего 6 элемента И-НЕ. Конденсатор 5 зар жаетс.  в течение каждого положительного полупериода частоты входных импульсов и потенциал на- нем .увеличиваетс  до порога опрокидывани  третьего элемента И-НЕ 6. На выходе этого элемента по вл етс  нулевой логический сигнал, который поступает на вход инвертора 7. С выхода инвертора 7 снимае.тс  единичный логический сигнал и поступает на первый вход четвертого элемента И-НЕ 8. По окончании положительного полуперирда действующего в данный мсмент входного .импульса на втором входе четвертого элемента И-НЕ 8 по вл етс  короткий единичный импульс, который проходит на выход четвертого элемента И-НЕ 8. Короткий импульс нулевого логического сигнала, возникающий на выходе 17 устройства, опрокидывает оба триггера 1 и 9 в исходное состо ние в момент окончани  положительного долупериода входного импульса. На выходах 14 и 15 устройства по вл ютс  стабильные противофазные импульсы.- Длительность выходных импульсов определ етс  коэффициентом счета устройства.
5
После возвращени  триггеров 1 и. 9 в исходное состо ние устройство , готово к следующему запуску и может начинать счет с началом очередного положительного полупериода входного импульса.
Таким образсм, за счет того, что коэффициент счета имеет целое, стабильное число полных полупериодов входных импульсов, а также повьалена точность коэффициента счета, обеспечиваетс  повышение точности и надежности работы устройства в целом .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СЧЕТА ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащее триггер содержащий первой и второй элементы И-НЕ, первый выход триггера соединен с катодом диода и пер-; вым выходом устройства для счета частоты следования импульсов, второй выход которого соединен с вторым выходом триггер^, анод диода соединен с первой обкладкой конденсатора и первым входом третьего элемента И-НЕ, второй вход которого соединен с первым входом устройства ) для счета частоты следования импульсов, а выход третьего элемента
    И-НЕ соединен с входом инвертора, выход которого соединен с первым входом четвёртого элемента И-НЕ, выход которого .соединен с первым входом, триггера и третьим выходом устройств адля счета частоты следования импульсов, а вторая обкладка конденсатора с общей шиной, от л и· чающееся тем, что, с целью повышения точности, в него введены дополнительный триггер, состоящий из пятого и шестого элементов И-НЕ, седьмой элемент И-НЕ? и формирователь импульсов, вход которого, соединен с первым входом устройства для счета частоты следования импульсов, пер-. вый выход формирователя импульсов § 'соединен с вторым входом четвертого . элемента И-НЕ, а второй выход - , •с первым входом седьмого элемента И-НЕ, второй вход которого соединен с выходом дополнительного триггера, . первый и второй входы которого сое. ; динены соответственно с вторым входом устройства для счета частоты следования импульсов и первым входом триггера, второй вход которого · соединен с выходом седьмого элемента И-НЕ.
    >и .1045402
SU823450573A 1982-06-10 1982-06-10 Устройство дл счета частоты следовани импульсов SU1045402A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823450573A SU1045402A1 (ru) 1982-06-10 1982-06-10 Устройство дл счета частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823450573A SU1045402A1 (ru) 1982-06-10 1982-06-10 Устройство дл счета частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1045402A1 true SU1045402A1 (ru) 1983-09-30

Family

ID=21015856

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823450573A SU1045402A1 (ru) 1982-06-10 1982-06-10 Устройство дл счета частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1045402A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 429539, кл.С 01 В 25/02, 1974. 2. Авторское свидетельство СССР 907812, кл. G 01 R 25/0:2, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
GB1475101A (en) Method of and apparatus for producing a subnanosecond pulse
US4451794A (en) Phase comparator
SU1045402A1 (ru) Устройство дл счета частоты следовани импульсов
US4039972A (en) Crystal controlled logic gate clock pulse generator
US3546597A (en) Frequency divider circuit
JPS5811340U (ja) 任意周波数発生装置
SU1374410A1 (ru) Одновибратор
SU530465A1 (ru) Делитель частоты повторени импульсов на восемнадцать
SU447844A1 (ru) Дес тичный счетчик
SU900422A1 (ru) Формирователь импульсов
JP2658126B2 (ja) 入力周波数の発生装置
US3297884A (en) Advance pulse generator employing additional transistor to sense and remove excess charge on coupling capacitor due to input pulse skipping
SU475732A1 (ru) Амплитудно-импульсный демодул тор
SU1171925A1 (ru) Стабилизирующий преобразователь посто нного напр жени
SU1106022A1 (ru) Логический узел
SU1019592A1 (ru) Мультивибратор
SU366550A1 (ru) Умножитель частоты следования импульсов
SU1019615A1 (ru) Удвоитель частоты следовани импульсов
SU1444931A2 (ru) Генератор импульсов
SU1372604A1 (ru) Генератор импульсов
SU703896A1 (ru) Одновибратор
SU1243128A1 (ru) Делитель частоты следовани импульсов
SU782134A1 (ru) Ждущий мультивибратор
SU1185591A1 (ru) Преобразователь импульсной последовательности