1- 1 Изобретение относитс к автоматике , вычислительной технике и приборестроению и может быть использовано дл . вывода информации на цифровые индикаторы,, Известно устройство дл цифровой индикации, содеожащае цифровой индикатор , дешифратор, элементы ИЛИ, блок формировани сигнала гашени , элементы И, генератор импульсов, распределитель импульсов, регистр сдвига, де кадные счетчики и триггеры pj.. Недостаток известного устройства отображение незначащих нулей. .Известно также устройство дл цифровой индикации, содержащее генератор импульсов, первый выход которого подключен к управл ющему входу.регист ра сдвига, информационный вход которого подключен к выходу элемента ИЛИ второй выход генератора импульсов подключен к входу двоичного счетчика выходы которого подключены к управл ющим входам коммутатора сигнала за п той, управл ющим входам распредели тел импульсов, управл ющему входу регистра зап той, информационные вхо ды которого вл ютс входами устройства , и управл ющим входам блока пам ти цифр, информационные входы кото роге вл ютс входами устройства, а выходы блока пам ти цифр подключены к входам элемента ИЛИ и информационным входам дешифратора, выходы которого подключены через делители к вхо дам ключей первойгруппы, выходы которых подключены к соответствующим электродам цифровых индикаторов, при .этом электрод зап той цифровых индикаторов подключен к выходу ключа, вход которого подключен к выходу ком мутатора сигнала зап той, информационные входы которого под лючены к выходам регистра зап той, при этом выходы распределител импульсов чере вторую группу ключей подключены к общим электродам соответствующих циф ровых индикаторов 2 . Недостаток указанного устройства состоит в невысоком качестве индикации , вызванном .наличием миганий инди каторов, приОтображении незначащих нулей. Цель изобретени - повышение качества индикации путем устранени ми Г-аний индикаторов при отображении не значащих нулей. Поставленна цель достигаетс тем что в устройство .§л цифровой инди6 кации, содержащее генератор импульсов , первь1Й выход которого подключен к управл ющему входу регистра сдвига, информационный вход которого подключен к выходу элемента ИЛИ, второй выход генератора импульсов подключен к входу двоичного счетчика , выходы которого подключены к управл ющим входам коммутатора сигнала зап той, управл ющим входам распределител импульсов, управл ющему вх.оду регистра зап той, информационные входы которого вл ютс входами устройства и управл ющим входам блока пам ти цифр, информационные входы которого вл ютс входами устройства, а выходы блока пам ти цифр подключены к входам элемента ИЛИ и информационным входам дешифратора, выходы которого подключены через делители к входам ключей первой группы, выходы которых подключены к соответствующим электродам цифровых индикаторов, при этом электроды зап той цифровых индикаторов подключены к выходу ключа, вход которого подключен к выходу коммутатора сигнала зап той, информационные входы которого подключены к выходам регистра зап той, при этом выходь распределител импульсов через ключи второй группы подключены к общим электродам соответствующих цифровых индикаторов, введены последовательно соединенные регистр кода маски значащих цифр, блок обработки кода гашени и коммутатор сиг,нала гашени , выход которого подключен к управл ющему входу дешифратора, а управл ющие входы коммутатора сигнала подключены к выходам двоичного счетчика, третий выход которого подключен к управл ющему вxoдV регистра кода маски значащих цифр, вторые входы блока обработки кода гашени подключены к выходам регистра кода зап той. Блок обработки кода гашени содержит последовательно соединенные элементы ИЛИ,, выходы каждого из которых ЯЕ5ЛЯЮТСЯ выходами блока, первый вход первого элемента ИЛИ и второй и третий входы каждого элемента ИЛИ вл ютс входами блока. На фиг,1 представлена блок-схема предлагаемого устройства дл цифровой индикации; на фиг,2 - схема блока обработки кода гашени . Схема содержит генератор. 1 импульсов , регистр 2 сдвига, элемент 31 ИЛИ 3, двоичный счетчик А, коммутатор 5 сигнала зап той, распределитель б импульсов, регистр 7 кода зап той , блок 8 пам ти цифр, дешифратор 9, делители 10-15, ключи 1б лер ,вой группы, цифровые индикаторы 17 ключ 18, ключи 19 второй группы, регистр 20 кода маски значащих цифр, блок 21 обработки кода гашени , коммутатор 22 сигнала гашени , первый 23, второй 2А, третий 25, четвертый 26, п тый 27 и шестой 28 элементы ИЛ и шины 29-31 источников питани . Устройство работает следующим образом . Подлежаща Jтoбpaжeнию цифрова информаци считываетс из блока 8 пам ти цифр последовательно, начина с цифры младшего разр да, при поступ - лении на управл ющие входы блока 8 кода, адреса с выхода двоичного счетчика , работающего в циклическом режиме с коэффициентом пересчета рав ным числу индикаторов устройства. Ци рова информаци в виде двоично-дес тичнрго кода каждой цифры отображаемого числа последовательно поступает с выхода блока 8 пам ти цифр на вход дешифратора 9, преобразующего код, каждой цифры отображаемого чнсла в код семисегментного индикатора. Чере делители 10-15, выполненные, наприме в виде резистора, код индикатора поступает на входы ключей 16 первой группы, выполненных, например, в вид группы транзисторов. Унитарный код зап той хранитс в регистре 7 кода зап той, -V С помощью коммутатора 5 параллель ный код зап той преобразуетс в посл довательный и синхронно с кодом цифр поступает через ключ 18, выполненный например, в виде транзистора, на. соединенные вместе сегменты зап той индикаторов 17. Синхронно с поступлением кода циф ры на вход дешифратора 9 работает распределитель 6 импульсов, управл е , мый так же, как и блок в памйти цифр сигналами с выхода счетчика 4. Распределитель 6 последовательно обе печивает замыкание с помощью группы ключей 19 на шину 29 источника {питани общих катодов цифровых индикаторов 1 7 и,таким образом,последовательное включение индикаторов начина с индикатора младшей цифры отображаемо го числа., 64 Код цифры с выхода блока 8 пам ти ЦИФР поступает также на вход элемента ИЛИ 3, на выходе которого присутствует 1, если считываема цифра не равна нулю, и О, если на выходе блока пам ти находитс код нул . Последовательный код на выходе элемента ИЛИ 3, образуемый всеми цифрами отображаемого числа, преобразуетс в параллельный с помощью регистра 2, работающего в режиме последовательного ввода - параллельного вывода. В конце каждого цикла считывани информации из блока 8 пам ти цифр выходной параллельный код регистра 2 сдвига переписываетс в регистр 20 кода маски значащих цифр, откуда поступает на обработку в блок 21. Блок 21 обработки кода гашени формирует параллельный код гашени .незначащих нулей с учетом структуры отображаемого числа и кода зап той. Параллельный код гашени преобразуетс в последовательный с помощью коммутатора 22 сигнала гашени и синхронно с кодом цифр поступает на управл ющий вход дешифратора 9, обеспечива гашение тех цифр, которым со ответствуют в коде гашени .нули. Пример. Пусть необходимо отобразить на восьми индикаторах 17 мисло 100,005. В этом случае в блоке 8 записана мантисса числа, равна 400005, а в -регистре 7 кода зап той, записан унитарный код зап той: 00010000 (крайний разр д слева младший ). В течение первого цикла на выходе регистра 20 сформируетс восьмиразр дный параллельный код 10000100 (крайний разр д слева - младший. На выходе блока 21 сформируетс следующий код сигнала гашени : 11111100 (крайний слева разр д - младший, ко торый воспринимаетс дешифратором как последовательность системы команд управлени , разрешающа или гасГ ща . индикатор. Предлагаемое устройство характеризуетс по сравнению с известными более вь1соким качеством индикации при полной смене программы работы измерительного генератора из-за отсутстви паразитных миганий индикаторов, св занных с гашецием незначащих нулей. Отсутствие паразитных миганий объ сн етс тем, что формирование полного сигнала гашени табло (в параллельном коде) устана вливаетс сразу же-перед
началом каждого цикла считывани информации из блока пам ти, а не в течение нескольких циклов считывани , как в известном устройстве. Кроме того, устройство обладает более простой , чем при статическом методе индикации , схемой формировани кода гашени незначащих нулей, что св зано с возможностью последйвательно-параллельной обработки двоично-дес тичного кода числа при динамическом методе- индикации .
-, .Зйп тои