SU1042187A1 - Синтезатор частоты - Google Patents

Синтезатор частоты Download PDF

Info

Publication number
SU1042187A1
SU1042187A1 SU813295128A SU3295128A SU1042187A1 SU 1042187 A1 SU1042187 A1 SU 1042187A1 SU 813295128 A SU813295128 A SU 813295128A SU 3295128 A SU3295128 A SU 3295128A SU 1042187 A1 SU1042187 A1 SU 1042187A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
frequency
mixer
input
frequency divider
Prior art date
Application number
SU813295128A
Other languages
English (en)
Inventor
Владимир Васильевич Зубанов
Сергей Иванович Князьков
Юрий Николаевич Данилин
Игорь Николаевич Буланов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU813295128A priority Critical patent/SU1042187A1/ru
Application granted granted Critical
Publication of SU1042187A1 publication Critical patent/SU1042187A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

СИНТЕЗАТОР ЧАСТОТЫ, соде| жащий последовательно соединенные опорный генератор, делитель частоты, фазовый детектор, фильтр нижних частот. и управл емый генера тор, а также делитель частоты с переменным коэффициентом делени , выход и уп:равл 1С1цие входы которого соединены соответственно с другим входом разового детектора и соответствующими выходами блока управлени , и п последовательно соединенных блоков преобразовани  частоты., каждый из которых выполнен из последовательно соединенных коммутатора и первого смесител  , первый вход первого смесител  первого блока преобразовани  частоты подключен к выходу первого источника гетеродин-: кого напр жени , управл ющие входы всех коммутаторов подключены к соответствующим выходам блока управлени , первые сигнальные входы всех коммутаторов объединены и подсоединены к выходу второго источника гетеродинного напр жени , вторые сигнальные входы всех коммутаторов объединены и подключены к выходу третьего источника гетеродинного напр жени , от - личающийс  тем, что, с целью уменьшени  величины шага перестройки частоты, в каждый из п блоков преобразовани  частоты введены последовательно соединенные второй (Л смеситель и делитель частоты на два, при этом в каждом из п блоков преобразовани  частоты первый вход второго смесител  подключен к выходу первого смесител , второй вход второго смесител  подключен к выходу управл емого генератора, а выход делител  частоты на два п-го блока преобразовани  частоты соединен с сигнальным 4; ю входом делител  частоты с переменным коэффициентом делени . . , 00

Description

Изобретение относитс  к радиотехнике , в частности к устройствам формировани  колебаний с частотой, измен ющейс  в соответствии со значением ЦИФРОВОГО кода управлени . Известен синтезатор частоты, содержащий опорный генератор и соединенные в кольцо управл емый генератор , первый смеситель, второй смеситель , третий смеситель, фазовый детектор и фильтр нижних частот, а так же источники гетеродинных напр жений выходы которых подключены к другому входу соответствующего смесител  час тоты 1 . Недостатком известного синтезатора частоты  вл етс  то, что шаг перестройки частоты не может быть выбран малым из-за неизбежного при этом сужени  полосы пропускани  петли фазовой автоподстройки. Наиболее близким к изобретению  в л етс  синтезатор частоты, содержащий Последовательно соединенные опор ный генератор, делитель частоты, фазовый детектор, фильтр нижних частот и управл емый генератор, а. также делитель частоты с переменным коэффициентом делени , выход и управл ющие -ВХОДЫ которого соединены соответственно с другим входом фазового детектора и соответствующими выходами блока управлени , и п последовательно соединенных блоков преобраэова ни  частотйу каждый из которых выпол иен из последовательно соединенных коммутатора и первого смесител , пер вый вход первого смесител  первого блока преобразовани  частоты подключен к выходу первого источника гетеродинного напр жени , управл ющие входы всех коммутаторов подключены к соответствующим выходам блока управлени  , первые сигнальные входы всех коммутаторов объединены и подсоединены к выходу .второго источника гетеродинного напр жени , вторые сигнальные входы всех коммутаторов объединены и подключены к выходу тре тьего источника гетеродинного напр жени  2 . Однако в известном синтезаторе частоты также уменьшение шага перест ройки частоты св зано с соответствуцим сужением полосы пропускани  петл фазовой автоподстройки, а значит и с ухудшением быстродействи  синтезатора .. Цель изобретени  - уменьшение величины шага перестройки частоты. Поставленна  цель достигаетс  тем что в синтезатор частоты, содержащий последовательно соединенные опорный генератор, делитель частоты, фазовый детектор, фильтр нижних частот и упргивл емый генератор, а также делител частоты с переменным коэффициентом делени , выход и управл ющие входы которого соединены соответственно с другим входом фагэового детектора и соответствующими выходами блока управлени , и п последовательно соединенных блоков преобразовани  частоты , каждый из которых выполнен из последовательно соединенных коммута- тора и первого смесител , первый вход первого смесител  первого блока преобразовани  частоты подключен к выходу первого источника гетеродинного напр жени , управл ющие входы всех коммутаторов подключены к соответствукщим выходам блока управлени , первые сигнальные входы всех коммутаторов объединены и подсоединены к выходу второго источника гетеродинного напр жени , вторые сигнальные входы всех коммутаторов объединены и подключены к выходу третьего источника гетеродинного напр жени , в каждый из п блоков преобразовани  частоты введены последовательно соединенные второй смеситель и делитель частоты на два, при этом в каждом из п блоков преобразовани  частоты первый вход второго смесител  подключен к выходу первого смесител , второй вход второго смесител  подключен к выходу управл емого генератора, а выход делител  частоты на два п-го блока преобразовани  частоты соединен с сигнальньлм входом делител  частоты с переменным коэффициентом делени . На чертеже представлена структурна  электрическа  схема предлагаемого синтезатора частоты. Синтезатор частоты содержит опорный генератор 1, делитель частоты 2 фазовый детектор 3, фильтр нижних частот 4, управл екодй генератор 5, делитель частоты с переменным коэффициентом делени  (ДЛКД ,6., блок управлени  7, первый источник 8 гетеродинного напр жени , второй источник 9 гетеродинного напр жени , третий источник гетеродинного напр жени  10, блоки преобразовани  частоты 11-1... ll-n,v первый смеситель 12, второй смеситель 13, дели- . тель частоты на два 14, коммутатор 15- Синтезатор частоты работает следующим образом. Частоты трех источников 8, 9 и 10 выбраны фиксированными и соответствёМно равными F2 «oi РЗ. где F - частота на выходе делител  частоты 2) f - требуема  номинальна  частота управл емого геиератора 5 (при нулевом значении управл ющего кода); Kg - коэффициент делени  ДЛКД 6 ( при нулевом значении управл ющего кода). При нулевом значении управл ющег кода коэффициент делени  ДЛКД б равен Kgf а на вторые входы первых см сителей 12 всех блоков преобразоваtни  частоты 11-1,..,11-п через коммутаторы 15 поступает напр жение с частотой F2 от второго источника 9. В данном случае, благодар  действию петли фазовой атоподстройки, частот управл емого.генератора 5 устанавли ваетс  равной своему номинальному значению , . Действительно, на выходе первого блока преобразовани  частоты 11-1. () ВЫХ1 2 VI 2 -01 на выходе второго блока преобразовани  частоты 11-2 b,xrf()(2-V)-., на выходе п-го блок преобразовани  частоты 11-п . Р« .,)() на выходеДПКД б с -. г / п )/ .1 йЫХ- к. - -п 1ДР, €JJ. В установившемс  режиме петли фазовой автоподстройки частоты на входах фазового детектора 3 равны, т.е Fi F и, с ледов а тел ь но, и номинальное значение синтезируемой часто ты (, достигаетс  при нулевых значени  х всех разр дов управл ющего кода. При изменении значени  первого старшего разр да кода с О на X коэф фициент делени  ДПКД 6 измен етс  с Kjj на Кд-1, в результате этого после установлени  процесса в петле фазовой автоподстройки частота выход ного напр жени  синтезатора отличае с  от значени  на некоторую вели чину 4. При этом частота выходных сигналов блоков преобразовани  час ..тоты равна V- f 2-()J-i() iPBblx2 f e6.( вых 2 lacTOTa сигнала на. выходе ДПКД 6 Л вы  Т остаетс равсюй F. Таким образом. ., , К„-1 откуда ч -71-F- . Соответственно при замене О на 1 во втором, третьем и т.д. старших разр дах кода величины сдвига частоты (Л,Л2,1з,...,4)получаютс  соответственно равными 24, 44, 84,.... При изменении младших разр дов управл ющего кода осуществл етс  переключение частоты, поступающей на вход первых смесителей 12 с выхода коммутатора 15. При замене О на 1 в первом из младших разр дов на вход первого смёсител  12 первого блока преобразовани  частоты 11-1 начинает поступать напр жение с частотой частота д получает некоторое приращение о , при этом частотыР.,.,.„..Р имеют значени  выхГ:г № -{ оЧ). %Mx2--r f Bb,()J-/ - i п рг --р-о f o jn - рг« F - Wixn., F откуда . Если 0 на 1 замен етс  во втором и последующих младших разр дах, то сдвиг частоты создаетс  соответственно на величины , f -2 f а замена О на 1 в последнем из младших разр дов к.ода, управл ющим коммутатором 15 п-го блока преобразовани  частоты 11-п, создает сдвиг на величину n. Таким образом, минимальный шаг, перестройки о - F получаетс в ( ) раз меньше, чем в прототипе (е F ) , причем это обеспечиваетс  без уменьшени  частоты сравнени  на входах фазового детектора.

Claims (1)

  1. СИНТЕЗАТОР ЧАСТОТЫ, содержащий последовательно соединенные опорный генератор, делитель частоты, фазовый детектор, фильтр нижних частот и управляемый генератор, а также делитель частоты с переменным коэффициентом деления, выход и управляющие входы которого соединены соответственно с другим входом разового детектора и соответствующими выходами блока управления, и и последовательно соединенных блоков преобразования частоты, каждый из которых выполнен из последовательно соединенных коммутатора и первого смесителя', первый вход первого смесителя первого блока преобразования частоты подключен к выходу первого источника гетеродин- .· ного напряжения, управляющие входы всех коммутаторов подключены к соответствующим выходам блока управления, первые сигнальные входы всех коммутаторов объединены и подсоединены к выходу второго источника гетеродин ного напряжения, вторые сигнальные входы всех коммутаторов объединены и подключены к выходу третьего источника гетеродинного напряжения, от личающийся тем, что, е це лью уменьшения величины шага перестройки частоты, в каждый из η блоков преобразования частоты введены последовательно соединенные второй смеситель и делитель частоты на два, при этом в каждом из η блоков преобразования частоты первый вход второго смесителя подключен к выходу первого смесителя, второй вход второго смесителя подключен к выходу управляемого генератора, а выход делителя частоты на два η-го блока преобразования частоты соединен с сигнальным входом делителя частоты с переменным коэффициентом деления.
    00 •м
SU813295128A 1981-05-25 1981-05-25 Синтезатор частоты SU1042187A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813295128A SU1042187A1 (ru) 1981-05-25 1981-05-25 Синтезатор частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813295128A SU1042187A1 (ru) 1981-05-25 1981-05-25 Синтезатор частоты

Publications (1)

Publication Number Publication Date
SU1042187A1 true SU1042187A1 (ru) 1983-09-15

Family

ID=20960682

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813295128A SU1042187A1 (ru) 1981-05-25 1981-05-25 Синтезатор частоты

Country Status (1)

Country Link
SU (1) SU1042187A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Манассевйч В. Синтезаторы . частот. Теори и проектирование. М. Иэд-во Св зь, 1979, с. 25-32. 2. Галин А.С. Диапазонно-кварцева стабилизаци СВ4. И., Св зь, 1976, с. 25-28, с. 71 (прототип). *

Similar Documents

Publication Publication Date Title
US5128623A (en) Direct digital synthesizer/direct analog synthesizer hybrid frequency synthesizer
JPH10303747A (ja) 複数周波数帯域pll周波数シンセサイザ
US4878027A (en) Direct frequency synthesizer using powers of two synthesis techniques
SU1042187A1 (ru) Синтезатор частоты
US5578968A (en) Frequency converter, multistage frequency converter and frequency synthesizer utilizing them
KR0149126B1 (ko) 혼합형 주파수 합성기
US6556087B2 (en) Fractional frequency division frequency synthesizer having rounded phase control value
JPS61265923A (ja) 周波数シンセサイザのチヤンネル化を助長するための電子回路装置
SU1483632A1 (ru) Цифровой синтезатор частот
SU1058075A1 (ru) Цифровой синтезатор частот
SU1543545A1 (ru) Синтезатор частот
SU1359909A1 (ru) Синтезатор частот
SU1218464A1 (ru) Синтезатор частот
EP0213636A2 (en) Frequency synthesizer of a phase-locked type with a sampling circuit
SU1188847A1 (ru) Синтезатор частот
SU413602A1 (ru)
SU1577071A1 (ru) Синтезатор частот
JPS5818354Y2 (ja) シンセサイザ−受信機
JPS6237569B2 (ru)
US4172997A (en) Digital tuner for a communication receiver, typically an AM receiver
SU1042188A1 (ru) Цифровой синтезатор частот
SU1022312A1 (ru) Синтезатор частот
SU1750032A1 (ru) Цифровой многофазный генератор
JP3035755B2 (ja) 位相同期回路
RU23540U1 (ru) Синтезатор частоты