SU1030964A1 - Coding device - Google Patents

Coding device Download PDF

Info

Publication number
SU1030964A1
SU1030964A1 SU813323570A SU3323570A SU1030964A1 SU 1030964 A1 SU1030964 A1 SU 1030964A1 SU 813323570 A SU813323570 A SU 813323570A SU 3323570 A SU3323570 A SU 3323570A SU 1030964 A1 SU1030964 A1 SU 1030964A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
amplifier
keys
comparator
Prior art date
Application number
SU813323570A
Other languages
Russian (ru)
Inventor
Евгений Михайлович Митюшин
Александр Эдуардович Трифель
Original Assignee
Всесоюзный научно-исследовательский институт нефтепромысловой геофизики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт нефтепромысловой геофизики filed Critical Всесоюзный научно-исследовательский институт нефтепромысловой геофизики
Priority to SU813323570A priority Critical patent/SU1030964A1/en
Application granted granted Critical
Publication of SU1030964A1 publication Critical patent/SU1030964A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

КОДИРУЮеЩЕ УСТРОЙСТШ, содержащее четыре ключа, исгочник опорного напр жени , сое ииеивый выходе с первым входом компаратора, выход которого соединен q (ока логического управлени  и с входом формировател  линейного сигнала, управлнющий вход .которого псшключен к выходу генератора уцрав  юШ1х импульсов , усилитель, первый вход которого подключен через первый ключ к входу устройства, два завс уетнакшдах Конденсатора, от л и ч а ю и е е с   т«л. Что, с целью , в него вёедейы два дополнитёльШзгх ключа,  ри этом второй вход ус лйтей  подключен к выходу второго ключа, взсоды котсфрго соединены с BJUXQAOM источника опорного Напр жени  и о&цей шиной , соответственно, а управл юадай вход - с выходсмм блока логического ущ ав ени , выход усилител : через третий и четвертый ключи подсоединен к первым выводам эа олш аюпшх KOtfii Hc TopoB, соответственно, вто .рые выводы которых соединены с общей {НИНОЙ, перВБШ вход усилител  дополнительно соеда{И ен с вторым входом компаратора и через дополнительные ключи подключен к соответствуйишм эапс шнающим конденсаторам,туй- равл к цие входы первого и дополни- , : тельных ключей подсоеданены к выходу ;: jreHepaTOpa управл ющих импульсов. CODED DEVICE, containing four keys, a reference voltage source, a common output with the first input of a comparator, the output of which is connected to q (logic control and an input of a linear signal shaper, the control input of which is connected to the output of the generator of a single pulse, the amplifier). the input of which is connected through the first key to the input of the device, two capacitors of the capacitor, from the first and the second with the e “t. l. What, with the purpose, into it are two additional keys, the second input of the connection It is connected to the output of the second key, the coils are connected to the BJUXQAOM of the reference voltage source and the bus amp, respectively, and the control input is from the output unit of the logical stop, the output of the amplifier: through the third and fourth keys is connected to the first terminals KOtfii Hc TopoB, respectively, the second pins of which are connected to the common {NINA, perVBSh input of the amplifier additionally connected {I en to the second input of the comparator and through additional switches connected to the corresponding power capacitors, which equals the circuit s first and additional,: podsoedaneny-negative keys to the exit;: jreHepaTOpa control pulses constituents.

Description

0 о0 o

4:; Изобретение относитс  к импульсной технике и KokeT быть использовано дл  аналого-цифрового преобразовани  в цифровых телеизмерительных системах и в цифровых системах св зи Известно кодирующее устройство в .цифровых системах св зи, содержаще компаратор, источник весовых опорных напр жений, формирователь линейного сигнала и управл ющий генератор 1. Недостатками кодирующего устройства  вл ютс  сложность устройства : при ограниченном динамическом диапазоне и малое отношение сигнал-шум квантовани . Известно также кодирующее устройство , содержащее два запоминающих конденсатора, ключи, компаратор, , источник весовых эталонных напр жений , блок логического управлени , формирователь линейного сигн ла, усилитель с переменным коэффици ентом усилени , причём усилитель вкл чен между выходом первого ключа и п вым входом компаратора. Второй вход компаратора подключен к выходу источника весовых эталонных напр жений и через резистор - к второму запоминающему конденсатору. Второй вывод этого конденсатора соединен с первым конденсатором, другим выводом , соединенным с входом усилите л .. Точки подключени  конденсаторов через ключ соединены с общей шиной. Ключи управл ютс  от генератора управлени  f2ji Недостатком данного устройства  в л етс  его сложность, так как источ ник весовых эталонных напр жений представл ет собой цифро-аналоговый преобразователь, который содержит резистивную матрицу и ключи, количество которых равно удвоенному коли честву разр дов преобразовател . Кро ме этого, цифро-аналоговый преобразователь содержит регистр дл  хранени  выходного кода. Целью изобретени   вл етс  упрощение устройства. Дл  достижени  указанной цели в кодирующее устройство, содержащее четыре ключа, источник опорного напр жени , соединенный выходом с первым эходом компаратора, выход кото ,рого соединен с входом блока логического управлени  и с входом формировател  линейного сигнала, управл ю щий вход которого подключен к выходу генератора управл ющих импульсов, усилитель, первый вход которого подклю чен через п.ервый ключ к входу устрой ства, и два запоминающих конденсатора , введены два дополнительных ключа при этом второй вход усилител  под лючён к выходу второго ключа, входы которого соединены с выходом источника опорного напр жени  и общей шиной , соответственно, а управл ющий вход - с выходом блока логического управлени , выход усилител  через третий и четвертый ключи подсоединен к первым выводам запоминающих конденсаторов- , соответственно, вторые -вывог ,цы которых соединены с общей шиной, первыр вход усилител  дополнительно соединен с вторым входом компаратора и черев дополнительные ключи подключен к соответствующим запоминающим конденсаторам, управл ющие входы первого и дополнительного ключей подсоединены к выходу генератора управл ющих импульсов. В устройстве усилитель имеет коэффициент усилени , равный двум, а опорное напр жение выбрано равным половине максимально возможного входного напр жени . На чертеже представлена функциональна  схема кодирующего устройства. Кодирующее устройство содержит .модул тор, состо щий из ключей 1-6, компаратора 7, усилител  8, формировател  9 линейных сигналов, блока 10 логического управлени , генератора 11управл ющих импульсов, запоминающих конденсаторов 12 и 13, источника 14 опорного напр жени  14. Устройство работает следующим образом . В исходном состо нии запоминающие конденсаторы 12 и 13 разр жены, ключ 1 разомкнут. По команде генератор 11 управл ющих импульсов замыкаетс  ключ 1 и на вход компаратора 7 подаетс  входное напр жение,. Если входное напр жение больше Ugf,, то компаратор 7 срабатывает и блок 10 логического управлени  подключает с помощью ключа опорное напр жение на вход усилител  8, на втором входе которого в этот момент входное напр жение . На выходе усилител  8 образуетс  разность опорного и входного напр жений, усиленна  в два раза. Выходное напр жение усилител  можно описать формулой UCT ,2 (и ех - п оп)/ где «„ 1 или 0. . Ключ 2 замыкаетс  и конденсатор 12зар жаетс  до разностного напр жени . Если входное напр жение меньше опорного, компаратор 7 не срабатывает (c(j О) и на вход усилител  8 через ключ 6 подаетс  нуль. На конденсаторе 12 в at-OM случае запоминаетс  удвоенное входное напр жение. Во втором такте работы управл ющего генератора размыкаютс  ключи 1 и 2 и включаетс  ключ 3. Напр жение, запомненное на конденсаторе 12, поступает на вход компаратора 7 и усилител  8. Компаратор 7 сравнивает напр жение на запоминающем.конденсаторе 12four:; The invention relates to a pulse technique and KokeT to be used for analog-digital conversion in digital telemetric systems and digital communication systems. A coder in digital digital communication systems containing a comparator, a source of weight reference voltages, a shaper of a linear signal and a control generator is known. 1. The disadvantages of the encoder are the complexity of the device: with a limited dynamic range and a small signal-to-noise quantization ratio. It is also known to have an encoder containing two storage capacitors, keys, comparator, source of weight reference voltages, logic control unit, linear signal generator, variable gain amplifier, the amplifier being connected between the output of the first key and the comparator's primary input . The second input of the comparator is connected to the output of the source of the weight reference voltages and, through a resistor, to the second storage capacitor. The second lead of this capacitor is connected to the first capacitor, another lead connected to the input is amplified. The connection points of the capacitors are connected via a key to the common bus. The keys are controlled by the f2ji control generator. The disadvantage of this device is its complexity, since the source of the weight reference voltages is a digital-to-analog converter, which contains a resistive matrix and keys, the number of which is equal to twice the number of bits of the converter. In addition, the D / A converter contains a register for storing the output code. The aim of the invention is to simplify the device. To achieve this goal, an encoder containing four keys, a voltage source, is connected to the first output of the comparator, the output of which is connected to the input of the logic control unit and to the input of the linear signal generator, the control input of which is connected to the generator output control pulses, an amplifier, the first input of which is connected via the first key to the device input, and two storage capacitors, two additional switches are introduced, the second input of the amplifier is connected to the output of the second key, the inputs of which are connected to the output of the voltage source and the common bus, respectively, and the control input to the output of the logic control unit, the output of the amplifier through the third and fourth keys connected to the first terminals of the storage capacitors, respectively, the second output , which are connected to the common bus, the first amplifier input is additionally connected to the second input of the comparator and through additional keys connected to the corresponding storage capacitors, the control inputs of the first and d Additional keys are connected to the output of the control pulse generator. In the device, the amplifier has a gain of two, and the reference voltage is chosen equal to half the maximum possible input voltage. The drawing shows the functional diagram of the coding device. The encoder contains a modulator consisting of keys 1-6, comparator 7, amplifier 8, shaper 9 linear signals, logic control unit 10, control pulse generator 11, storage capacitors 12 and 13, source 14 of reference voltage 14. Device works as follows. In the initial state, the storage capacitors 12 and 13 are discharged, the key 1 is open. At the command, the control pulse generator 11 closes key 1 and an input voltage is applied to the input of comparator 7. If the input voltage is greater than Ugf ,, then the comparator 7 is triggered and the logic control unit 10 connects the reference voltage to the input of the amplifier 8 using a switch, at the second input of which at this moment the input voltage. At the output of the amplifier 8, a difference of the reference and input voltages is generated, amplified two times. The output voltage of the amplifier can be described by the formula UCT, 2 (and ex - n op) / where «„ 1 or 0.. The switch 2 closes and the capacitor 12 charges before the differential voltage. If the input voltage is less than the reference voltage, the comparator 7 does not operate (c (j O) and zero is applied to the input of the amplifier 8 through the switch 6. In the at-OM case, the double input voltage is remembered. At the second cycle of operation of the control generator, they open switches 1 and 2 and switch 3 is turned on. The voltage stored on the capacitor 12 is fed to the input of the comparator 7 and the amplifier 8. The comparator 7 compares the voltage on the storage capacitor 12

Claims (1)

(5 7) КОДИРУЮЩЕЕ УСТРОЙСТВО, содержащее четыре ключа, источник опорного напряжения, соединенный.выходом о первым входом компаратора, выход которого соединен с входом блока логического управления и с входом формирователя линейного сигнала, управляющий вход которого подключен ί к выходу генератора управляющих импульсов, усилитель, первый' вход ко торого подключен через первый ключ к входу устройства, два запоминающих конденсатора, от л и ч а ю ще е с я тем, что, с целью упрощения, в него введены два дополнительных ключа, при этом второй вход усилителя подключен к выходу второго ключа, входы которого соединены с выходом источника опорного напряжения и общей шиной, соответственно, а управляющий вход - с выходом блока логического управления, выход усилителя через третий и четвертый ключи подсоединен ’ к первым .выводам запоминающих конденсаторов, соответственно, вто рые выводы которых соединены с об щей шиной, первый вход усилителя § дополнительно соединен с вторым вхо дом компаратора и через дополнительные ключи подключен к соответствующим запоминающим конденсаторамуправляющие входы первого и дополнительных ключей подсоединены к выходу, S Генератора управляющих импульсов.(5 7) ENCODER containing four keys, a reference voltage source connected to the output of the first input of the comparator, the output of which is connected to the input of the logic control unit and to the input of the linear signal shaper, the control input of which is connected ί to the output of the control pulse generator, amplifier , the first input of which is connected through the first key to the input of the device, two storage capacitors, and, moreover, in order to simplify, two additional keys are introduced into it, while the second input the amplifier is connected to the output of the second key, the inputs of which are connected to the output of the reference voltage source and the common bus, respectively, and the control input is connected to the output of the logic control unit, the output of the amplifier is connected through the third and fourth keys to the first outputs of the storage capacitors, respectively, the first terminals of which are connected to a common bus, the first input of the amplifier § is additionally connected to the second input of the comparator and, through additional keys, is connected to the corresponding storage capacitors e inputs of the first and additional keys are connected to the output, S of the Control pulse generator.
SU813323570A 1981-07-20 1981-07-20 Coding device SU1030964A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813323570A SU1030964A1 (en) 1981-07-20 1981-07-20 Coding device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813323570A SU1030964A1 (en) 1981-07-20 1981-07-20 Coding device

Publications (1)

Publication Number Publication Date
SU1030964A1 true SU1030964A1 (en) 1983-07-23

Family

ID=20971373

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813323570A SU1030964A1 (en) 1981-07-20 1981-07-20 Coding device

Country Status (1)

Country Link
SU (1) SU1030964A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Кэтермоул К. В. Нринцнпы им- . пу ьсно-кодовой модул ад5и. M.i Св зь 1974, с. 266, рис. 4.2%. 2. Авторское св1шетельетво СССР 790284, кл. Н 03 К 13/02, 15.02.79 (прототип). t *

Similar Documents

Publication Publication Date Title
US3646545A (en) Ladderless digital-to-analog converter
JPS6159015B2 (en)
SU1030964A1 (en) Coding device
US5621407A (en) Digital/analog converter
US4768019A (en) Analog-to-digital converter
SU517998A1 (en) Adaptive A / D Converter
SU590798A1 (en) Telemetering system adaprive switch
SU1410025A1 (en) Generator of uniformly distributed random values
SU1714641A2 (en) Adaptive commutator of telemetering system
SU1361710A1 (en) Reversible analog-to-digital converter
SU1250977A1 (en) Pulse repetition frequency-to-d.c.voltage converter
JP2746081B2 (en) AD converter circuit
SU1133611A2 (en) Adaptive telemetring device
SU790291A1 (en) Voltage-to-code converter
SU1695506A1 (en) Device for smoothing of signal of digital-to-analog computer
SU660246A1 (en) Multichannel integrating analogue-digital converter
SU653741A1 (en) Width-modulated signal-to-voltage converter
SU736089A1 (en) Device for converting table codes
SU798947A2 (en) Telemetering system adaptive switching device
SU913364A1 (en) Gray code-to-binary code converter
SU721824A1 (en) Pneumatic device for control of mechanized rack
SU545006A1 (en) Memory device
SU486344A1 (en) Multichannel code-angle converter
SU752370A1 (en) Logarithmic analogue-digital converter
SU1309086A1 (en) Analog storage