SU1019573A1 - Устройство дл импульсно-фазового управлени тиристорным преобразователем - Google Patents

Устройство дл импульсно-фазового управлени тиристорным преобразователем Download PDF

Info

Publication number
SU1019573A1
SU1019573A1 SU823398682A SU3398682A SU1019573A1 SU 1019573 A1 SU1019573 A1 SU 1019573A1 SU 823398682 A SU823398682 A SU 823398682A SU 3398682 A SU3398682 A SU 3398682A SU 1019573 A1 SU1019573 A1 SU 1019573A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
delay element
outputs
Prior art date
Application number
SU823398682A
Other languages
English (en)
Inventor
Александр Иванович Овчаренко
Original Assignee
Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина filed Critical Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина
Priority to SU823398682A priority Critical patent/SU1019573A1/ru
Application granted granted Critical
Publication of SU1019573A1 publication Critical patent/SU1019573A1/ru

Links

Landscapes

  • Power Conversion In General (AREA)

Abstract

УСТРОЙСТВО ОТЯ ИМПУЛЬСНОФАЗОВОГО УПРАВЛЕНИЯ ТИРИСТОрНЫМ ПРЕОБРАЗОВАТЕЛЕМ, содержащее RS-триггер , соё нкенный пр мым выходом с . одним входом элемента И, другой вход которого предназначен дл  подачи им-, . цульсов тактовой частоты, выход элемента И соединен со счетным входом счетчика, к входам записи которого . подключены выходы блока пам ти, к стробирующему В54оду - вьнсод элемента задержки, а выходы счетчика св заны , с дешифратором, о т л и ч а ю вд ее с   тем, что, с целью повышени  надёжности и быстродействи , оно снабжено блоком совпадени , информационные входы блока совпадени  служат дл  задани  управлени , управл ющий вход блока совпадени  и вход элемента задержки соединены и  вл ютс  входом синхронизации, выходы блока совпадени  соединены с входами блока пам ти, выход элемента задержки соединен с S-входом W RS-триггера, ft-вход которого подкйю- , чен к выходу дешифратора, который  вл етс  выходом устройства, .

Description

со
СП
00
Изобретение относитс  к электротехнике и может бЕлть использовано в высокоточных системах пр мого цифрового управлени  тиристорными преобразовател ми , в том числе и на основе микропроцессорной техники.
Известно устройство дл  импульснофазового управлени  тиристорным преобразователем , содержащее блок синхронизации , генератор косинусоидальной функции, блок сравнени  формирователь импульсов, генератор опорной частоты, элемент И, элемент задержки , RS-триггер ij.
Недостатком данного устройства  вл етс  его сложность, св занна  с необходимостью реализации генератора косинусоидальной функции времени , а следовательно низка  надёжность .
Наиболее близким к изобретению по технической сущности  вл етс  :устройство дл  управлени  преобразователем , содержащее RS-триггер, соединенный пр мым выходом с одним входом элемента И, на вход которого подаютс  импульсы тактовой Частоты, выход элемента И соединен со счетным входом счетчика, к входам записи которого подключены выходы блока пам ти, к стробирующему входу - выход элемента задержки, а выходы счетчика св заны с дешифратором
Недостатками устройства  вл ютс  его сложность и низка  надежность, св занна  -с необходимостью генерировать достаточно сложную косинусоидальную функцию, и недостаточно высокое быстродействие, определ емое необходимостью генерировани  развертки в каждой фазе работы тиристорного преобразовател .
Целью изобретени   вл етс  повышение надежности и быстродействи .
Поставленна  цель достигаетс  тем, что в устрййство дл  управлени  тиристорным преобразователем снабжено блоком совпадени , причем информационные входы блока совпадени  служат да1  задани  кода управлени , управл ю рий вход блока совпадени  и вход элемента задержки соединень и  вл ютс  входом синхронизации, а выходы блока совпадени  соединены с входами блока пам ти, выход элемента задержки соединен с S-входом RS-триггера, R-вход которого подклю чен к ВЫХОДУ дешифратора, который  вл етс  выходом устройства.
На фиг. 1 представлена функцио . наЛьна  схема устройства/ на фиг.2 временные диаграммы работы устройства .
Устройство содержит блок 1 совпадени , блок 2 пам ти, представл ющий собой посто нное запоминающее устройство, суммирующий счетчик 3 с входами записи Д и стробирующим входом V, дешифратор 4, элемент 5 0 задержки, RS-триггер б, элемент И 7, информационные входы 8 блока 1, вход 9 синхронизации, вход 10 тактовой частоты.
Устройство работает следующим образом.
Напр жение и-, на входе 9 представл ет собой короткие импульс, формируемые при переходе напр жени  сети через нуль (фиг. 2). В момент поступлени  импульса Ц. разрешаетс  пе репись управл ющего кода N по входу 8 через блок 1 и адресный регистр блока 2. Блок 2 запрограммирован так, что его выходной код Р св зан с кодом адреса соотношением
s а ГС COS N .
Таким образом осуществл етс  линеаризаци  регулировочной характеристики тиристорного . преобразовател . Через временной интервал, .определ емый элементом 5, выходной код Р блока 2 переписываете в обратном коде (Р) В: счетчик 3. Одновременно выходным импульсом элемента 5 устанавливаетс  в единичное состо ние триггер б.- Тем самым разрешаетс  Ностутшение импульсов Ug тактовой частоты со входа 10 через элемент 7. на суммирующий вход счетчика 3.
0 Содержимое последнех э ступенчатолинейно увеличиваетс  до значени  (п - число разр дов счетчика). Это состо ние фиксируетс  дешифратором 4, выходной импульс которого
с, устанавливает в нулевое состо ние триггер 6 и используетс  зад  управлени  тиристором. Далее процессы в устройство повтор ютс  с цикличностью , определ емой частотой по ступлеий  импульсов и.
Предлагаемое устройство  вл етс  более простым в реализации по сравнению с известными.
Более высокое быстродействие устройства определ етс  малым временем выборки кода Р из посто нного запоминающего устройства.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ИМПУЛЬСНОФАЗОВОГО УПРАВЛЕНИЯ ТИРИСТОРНЫМ ПРЕОБРАЗОВАТЕЛЕМ, содержащее RS-триггер, соединенный прямым выходом с ' одним входом элемента И, другой вход которого предназначен для подачи им-.
    с целью повышения , оно снабжено блоком совпадения, информационные входы блока совпадения служат для задания кода управления, управляющий вход блока совпадения и вход элемента задержки соединены и являются входом синхронизации, выходы блока совпадения соединены с входами блока памяти, выход элемента задержки соединён с S-входом RS-триггера, R-входкоторого подклю. чен к выходу Дешифратора, который является выходом устройства.
    Фиг.1 \
SU823398682A 1982-02-23 1982-02-23 Устройство дл импульсно-фазового управлени тиристорным преобразователем SU1019573A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823398682A SU1019573A1 (ru) 1982-02-23 1982-02-23 Устройство дл импульсно-фазового управлени тиристорным преобразователем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823398682A SU1019573A1 (ru) 1982-02-23 1982-02-23 Устройство дл импульсно-фазового управлени тиристорным преобразователем

Publications (1)

Publication Number Publication Date
SU1019573A1 true SU1019573A1 (ru) 1983-05-23

Family

ID=20998107

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823398682A SU1019573A1 (ru) 1982-02-23 1982-02-23 Устройство дл импульсно-фазового управлени тиристорным преобразователем

Country Status (1)

Country Link
SU (1) SU1019573A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
I. Авторское свидетельство СССР по за вке 2810095/24-07, к . Н 02 Р 13/1$, 1979. 2. Авторское свидетельство СССР по за вке 2S20227/24-07, кл Н 02 Р 13/16, 1979. *

Similar Documents

Publication Publication Date Title
US3735241A (en) Poly-phase digital controller
SU1019573A1 (ru) Устройство дл импульсно-фазового управлени тиристорным преобразователем
SU1543514A1 (ru) Устройство дл импульсного управлени тиристорным преобразователем
SU482880A1 (ru) Преобразователь длительности импульсов
SU1251302A1 (ru) Устройство дл формировани импульсных последовательностей
SU1034133A1 (ru) Формирователь импульсов запуска симистора
SU1314447A1 (ru) Устройство дл формировани пачек импульсов
RU1783614C (ru) Преобразователь кода
RU1803969C (ru) Устройство дл выделени импульсов из последовательности
RU1800595C (ru) Многоканальный генератор серии задержанных импульсов
SU1184060A1 (ru) Цифровое устройство для управления ведомым сетью преобразователем
SU1196870A1 (ru) Устройство дл обслуживани запросов
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1275486A1 (ru) Генератор периодических колебаний дл управлени электродинамическим стендом
SU1723349A1 (ru) Регул тор угла опережени зажигани
SU1633529A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1487180A1 (ru) Делитель частоты следования импульсов с регулируемым 2 дробным коэффициентом деления
SU1218363A1 (ru) Устройство дл ввода поправок сигналов времени
SU1718346A1 (ru) Устройство дл управлени вентильным коммутатором
SU1193818A1 (ru) Преобразователь кода во временной интервал
SU1221726A1 (ru) Устройство дл задержки импульсов
SU1260976A1 (ru) Устройство дл вычислени отношени временных интервалов (его варианты)
SU924839A1 (ru) Формирователь задержанных импульсов
SU963033A1 (ru) Преобразователь угла поворота вала в дискретное приращение фазы
SU1626168A1 (ru) Способ сравнени амплитуд двух синусоидальных напр жений