1 Иэобррч ние отнсюитс к автоматике и вычислительной технике и может найти применение дл коррекции нелинейности выходных характеристик датчиков ре аультата коррекции в 1шфровой форме. Известно корректирукщее устройство, содержащее вычитатель, интерпол тор, блок ошнки. счемик, блок пам ти и выхоанЪй аналого-цифровой преобразователь tlX Недостатком данного устройства 5шл0етс пониженна точность. Известен также нелинейный праобра з(жатель, содержащий компаратор, цифроаналоговый преобразователь, счетчики, выходной регистр, генератор опорной частоты, управл емый делитель частоты н блок преобразовани кодов 2,. Недостатком данного преобразовател вл етс ограниченна область применени . Наиболее близким к изобретению по технической сущности вл етс устройство ал коррекции нелинейности, содержащее врем импульсньхй преобразователь. соединенный входом с выходом блока ком мутации, подключенного информационными входами к входу устройства и к шине эталонаW o сигнала, а управл ющим входо - к выходу старшего разр да аналого- шарового преобразовател , соединенного входом с входом устройства, а выходами разр дов - с установочным входом ревер сивного счетчика, подключенного входом управлени реверсом к выходу программного блока, соединенного группой выходов с первыми входами соответствующих элеменгой И группы, подключенных вторы ми входами к выходам соответствующих генерагоров импульсов , а выходами - к первому входу элемента И, соединенного вторым входом с выходом врем импульсного преобразовател , третьим входом - с вторым выходом программног блока, а выходом - с счетным вхопом реверсивного счетчика и с входом прог- раммного блокаГ-iJ. Недостатаом известного устройства вл етс сложность технологической реализации , обусловленна необходимостью использовани отдельных генераторов импульсов на каждом из участков линеаризации . Шлью изобретени вл етс упрошение устройства. Эта цель достигаетс тем, что устрой ство дл коррекции нелинейности, содержащее врем -импульсный преобразователь , соединенный входом с выходом бло653 ка коммутации, подключенного информационными входами к входу устройства и к шине эталонного сигнала, а управл ющим входом - к выходу старшего разр да аналого-цифрового преобразовател . соединенного входом с входом устройства, а выходами разр дов - с установочным входом реверсивного счетчика, подклк ченного входом управлени реверсом к выходу программного блока, соединенного группой выходов с первыми входами соответствующих элементов И группы, содержит элемент ИЛИ-НЕ и блок задержки, подключенный входом к выходу элемента ИЛИ-НЕ, счетному входу реверсивного счетчика и к первому входу программно-го блока, а выходами - к вторым входам соответствующих элементов И группы, соединенных выходами с первым входом элемента ИЛИ-НЕ, подключенного вторым входом к выходу врем импульсного преобразовател - и к второму входу программного блока. Кроме того, прграммный блок соцерлшт дешифратор, счетчик, элемент НЕ и триггер, подключенный выходом к выхог}у программного блока, первым входом - к выходу элемента НЕ, а вторым входом к второму входу программного блока, входу элемента НЕ и к входу обнулени счетчика , соединенного счетным входом с перBbJM входом программного блока, а выходами - с входами дешифратора, выходы которого вл ютс группой выходов програм 4ного блока. На чертеже изображена блок-схема устройства дл коррекции нелинейности. Устройство содержит врем импульсный преобразователь 1, соединенный вхоцом с выходом блока 2 коммутации, подклю1ченного информационными входами к выходу устройства и к шине эталонного сигнала, а управл к цим вхоа.ом - к выходу старшего разр да аналого-цифрового преобразовател 3. Преобразователь 3 соединен входом с входом устройства, а выходами разр дов - с установочным входом реверсивного счетчика 4, подключенного входом управлени реверсом к выходу программного блока 5. Блок 5 соединен группой выходов с входами элементов И в группы. Блок 7 задержки подключен входом к выходу элемента ИПИ-НЕ 8, счетному входу счетчика 4 и к первому входу блока 5, а выходами - к вторым входам соответс твукжднх элементов И 6 группы. Выходы лементов И 6 соединены с первым входом элемента ИЛИ-НЕ 8, подключенного вторык вхоао 5 к шлхоау врем импульсного преобразовател 1 и к второму входу блока 5. Программный блок 5 может быть выполнен, например, содержащим дешифратор 9, счет чик 1О, элемент НЕ 11 и триггер 12, подключенный выходом блока 5, первым входом - к выходу элемента НЕ 11, а вторым входом - к второму входу блока 5, входу элемента НЕ 11 и к входу обнулени счетчика 10. Счетчик 1О соединен счетным входом с первым входом блока 5, а выходами - с входами дешифратора 9, выходы которого вл ютс группой вь1хЬдов блока 5, Устройство дл коррекции нелинейности работает следующим образом. Линсаризуеьл1Й аналоговый сигнал Uy через вход устройства поступает на аналого-цифровой преобразователь 3, работакхций , например, по принципу поразр дног кодировани и на оцин из информационньк входов блока 2 коммута1ши, подключенног другим информационным входом к шине эталонного сигнала Ugri численно равного номинальной величине линеаризуемого сигнала. Входное напр жение (Jy преобра ,зуетс преобразователем 3 в код и считьюаетс в счетчик 4. В зависимости от состо ни старшего разр да этого кода блок 2 коммутации подключает к врем импульсному преобразователю 1 либо напр$ жение U)( (если оно меньше половины сво его номинального значени ), либо разность - У у (если линеаризуемое нап р жение больше прловины своего номинального значени ). Преобразователь 1 преобразует эти сигналы в длительность импульса, поступак цего навход элемент ИЛИ-НЕ и на второй вход программного блока 5,устанавлива триггер 12 в соответствующее знаку функции коррекции состо ние. Триггер 12 мен ет свое состо ние в зависимости от сигналов, посту пающих на его входы, и измен ет свое состо ние в момент поступлени с выхода преобразовател 1. Обнуление триггера 12 происходит в момент оконча ifflH временного интервала на выходе преобразовател 1. Частота импульсов, поступающих на счетный вход счетчика 4,. измен етс сог ласно функшга коррекции с помощью прог раммного блока 5, который в зависимост от количества импульсов, поступивших на счетчик 1О, вырабатьюает на соогаетствукщем из выходов дешифратора 9 сигнал , подключающий соответствующий выход блока 7 задержки через один иа элементов И 6 группы к первому входу элемента ИЛИ-НЕ 8. Программный блок 5 задает режим суммировани или вычитани на счетчике 4. Прохождение импульсов с одного из ВЫХОДОВ блока 7 задержки на счетный вход счетчика 4 определ етс наличием на втором входе элемента ИПИ-НЕ 8 управл ющего сигнала с выхода преобразовател 1. С приходом сигнала начала временного интервалйс выхода преобразовател 1 на выходе элемента ИЛИ-НЕ 8 по вл етс единичный урсжень, который, проТц через блок 7 задержки и соответствующий элемент И 6 группы, поступает на первый вход элемента ИЛИ-НЕ 8. На выходе этого элемента формируетс нулевой уровень. Через врем задержки (соответствующее выбранному выходу блока 7) сигнал нулевого уровн по вл етс на первом входе элемента ИПИ-НЕ 8 и на выходе последнего формируетс сигнал единичного уровн . Таким образом на выходе элемента ИЛИ-НЕ 8 начинают формироватьс импульсы , частота которых определ етс выбранным временем задержки блока 7 (по существу, совокупность элементов И 6, ИЛИ-НЕ 8 и блока 7 задержки выполн ет роль генератора импульсов управл емой частоты). Через определенное число импульсов управл ющий сигнал по вл етс на другом выходе дешифратора 9, этот сигнал подключает к первому входу элемента ИЛИ-НЕ 8 другой выход блока 7, соответственно этому измен етс врем прохождени импульсов через блок 7 и измен етс частота импульсов, заполн ющих счетчик 4. Процесс изменени частоты импульсов будет продолжатьс до тех пор, пока не закончитс временной интервал, формируемый преобразователем 1. По окончании временного интервала происходит сброс счетчика 10 и триггера 12 в исходное состо ние. Таким образом, предлагаемое устройство дл коррекции нелинейности за счет исключени группы генераторов импульсов оказываетс более простым в технической реализации, чем известное устройство .1 The design relates to automation and computer technology and can be used to correct the nonlinearity of the output characteristics of the sensors resulting in a correction in 1-digit form. A corrective device containing a subtractor, interpolator, and block is known. Scrambled, memory block and analog-to-digital converter tlX The disadvantage of this device is that its accuracy is low. A non-linear pattern is also known (a holder containing a comparator, a digital-to-analog converter, counters, an output register, a reference frequency generator, a controlled frequency divider and a code conversion block 2. The disadvantage of this converter is its limited scope. The closest to the invention is in technical essence is a nonlinearity correction device containing a pulse converter connected by an input to an output of a switching unit connected by information inputs to the input at the device and to the bus of the reference signal W o, and controlling the input to the output of the higher discharge of the analog ball converter connected by an input to the input of the device, and the output of the bits to the installation input of a reverse counter connected to the input of the control of the reverse to the output of the program block connected by a group of outputs to the first inputs of the corresponding element I of the group connected by second inputs to the outputs of the corresponding pulse generator and outputs to the first input of the element I connected by the second input from the output th time pulse converter, the third input - to the second output programmnog unit and output - with vhopom counting down counter and to the input prog rammnogo blokaG-iJ. A disadvantage of the known device is the complexity of the technological implementation, due to the need to use separate pulse generators in each of the linearization sections. The invention is a simplification of the device. This goal is achieved by the fact that a device for correcting nonlinearity, containing a time-pulse converter, is connected by an input to the output of a switching unit connected by information inputs to the input of the device and to the reference signal bus, and by a control input to the output of the higher-order analog digital converter. connected by the input to the device input, and the bit outputs - to the installation input of the reversible counter connected by the control input of the reverse to the output of the program block connected by the group of outputs to the first inputs of the corresponding AND elements of the group, contains the OR-NOT element and the delay block connected by the input to the output of the OR-NOT element, the counting input of the reversible counter and to the first input of the program block, and the outputs to the second inputs of the corresponding AND elements of the group connected by the outputs to the first input of the OR element NOT connected by the second input to the output time of the pulse converter - and to the second input of the program block. In addition, the program block social network decoder, counter, element and a trigger connected to the output of the program block}, the first input to the element output, and the second input to the second input of the program block, the element input and the counter zero input, connected by a counting input with a BbJM input to the program block, and outputs with the decoder inputs, the outputs of which are a group of outputs of the program block 4. The drawing shows a block diagram of a device for correcting nonlinearity. The device contains a pulse converter 1, connected to the output of switching unit 2, connected by information inputs to the output of the device and to the reference signal bus, and controlling to analogue to digital output 3 of the converter. Converter 3 is connected by input with the input of the device, and the outputs of the bits with the installation input of the reversible counter 4 connected by the control input of the reverse to the output of the program block 5. The block 5 is connected by a group of outputs to the inputs of the elements AND into the groups. The delay unit 7 is connected by the input to the output of the IPI-NE 8 element, the counting input of the counter 4 and to the first input of the block 5, and the outputs to the second inputs of the corresponding And 6 elements of the group. The outputs of the elements 6 are connected to the first input of the element OR NOT 8, connected secondly in input 5 to the switching time of pulse converter 1 and to the second input of unit 5. Programming unit 5 can be executed, for example, containing the decoder 9, the counter 1O, the element NOT 11 and trigger 12, connected by the output of block 5, the first input to the output of the element 11, and the second input to the second input of block 5, the input of the element NOT 11 and to the zeroing input of the counter 10. Counter 1O is connected by a counting input to the first input of block 5 , and the outputs - with the inputs of the decoder 9, the outputs of which were A group of x1xBs of block 5, a device for correcting nonlinearity, works as follows. The analog signal Uy is transmitted through the input of the device to analog-to-digital converter 3, for example, according to the bit-wise encoding principle and from the information inputs of the switchboard unit 2 connected by another information input to the reference signal bus Ugri equal to the nominal linearized value of the information signal. The input voltage (Jy is converted, converted by the converter 3 into the code and found into counter 4. Depending on the state of the most significant bit of this code, the switching unit 2 connects the pulse converter 1 to the time or the voltage U) ((if it is less than half its value) its nominal value), or the difference - Y y (if the linearizable voltage is greater than the core of its nominal value). Converter 1 converts these signals into pulse duration, the input OR OR NOT and the second input of program block 5, set three The trigger 12 is in the state corresponding to the sign of the correction function. The trigger 12 changes its state depending on the signals sent to its inputs, and changes its state at the moment it arrives from the output of the converter 1. The trigger 12 is reset at the time of the end ifflH the time interval at the output of converter 1. The frequency of the pulses arriving at the counting input of counter 4, is changed according to the correction function using the program block 5, which, depending on the number of pulses received at counter 1O, generates On the basis of the outputs of the decoder 9, a signal connecting the corresponding output of the delay unit 7 through one AND 6 group elements to the first input of the element OR NOT 8. Program unit 5 sets the summation or subtraction mode at the counter 4. Pulse passage from one of the OUTPUTS of the delay unit 7 the counting input of counter 4 is determined by the presence of a control signal from the output of converter 1 at the second input of the IPI-NE 8 element. With the onset of the start signal, the output interval of the converter 1 at the output of the OR-NE 8 element appears urszhen unit which ancestors through the delay unit 7 and the corresponding AND gate groups 6, is fed to the first input element of the NOR 8. The output of this element is formed by the zero level. Through the delay time (corresponding to the selected output of block 7), the zero level signal appears at the first input of the IPS-NE element 8 and a single level signal is generated at the output of the last element. Thus, at the output of the element OR-NE 8, pulses begin to form, the frequency of which is determined by the selected delay time of unit 7 (essentially, the set of elements AND 6, OR-NOT 8 and delay unit 7 acts as a generator of controlled frequency pulses). After a certain number of pulses, a control signal appears at the other output of the decoder 9, this signal connects to the first input of the OR-HE element 8 another output of block 7, the pulse passing time through block 7 changes and the frequency of the pulses changing counter 4. The process of changing the frequency of the pulses will continue until the time interval formed by converter 1 has expired. At the end of the time interval, the counter 10 and the trigger 12 are reset to their original state. Thus, the proposed device for correcting non-linearity by eliminating a group of pulse generators is more simple in technical implementation than the known device.