Claims (1)
Изобретение относится к устройствам управления и может применяться в системах автоматизации технологическим оборудованием. Целью изобретения является сокращение линий связи между блоками и упрощение процесса программирования при использовании устройства. Эта цель достигается тем, что устройство содержит входной и выходной блоки, блоки оперативной памяти и генератор импульсов, связанный с блоком синхронизации, адресные и командные шины, программный блок и блок коммутации. Блок коммутации содержит управляемую ячейку памяти (триггер), три элемента И, элемент ИЛИ и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и трехвходовой дешифратор, связанный первым и вторым входами с первыми входами первого и второго элементов И, вторые входы которых подключены соответственно к выходам входного блока и блока оперативной памяти, а выходы элементов И соединены через элемент ИЛИ с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен через третий элемент И с управляющим входом ячейки памяти. В блок коммутации введено постоянное запоминающее устройство, имеющее четыре входа, соединенных через командные шины с программным блоком, и пять выходов, три из которых подключены к входам дешифратора, четвертый выход связан с элементом ИСКЛЮЧАЮЩЕЕ ИЛИ, а пятый выход - с информационным входом ячейки памяти.The invention relates to control devices and can be used in automation systems with technological equipment. The aim of the invention is to reduce communication lines between blocks and simplify the programming process when using the device. This goal is achieved by the fact that the device contains input and output blocks, RAM blocks and a pulse generator associated with the synchronization block, address and command buses, a program block and a switching block. The switching unit contains a controllable memory cell (trigger), three AND elements, an OR element, and an EXCLUSIVE OR element and a three-input decoder connected by the first and second inputs to the first inputs of the first and second AND elements, the second inputs of which are connected respectively to the outputs of the input block and the operational block memory, and the outputs of the AND elements are connected through the OR element to the first input of the EXCLUSIVE OR element, the output of which is connected through the third AND element to the control input of the memory cell. A permanent storage device with four inputs connected via command buses to the program unit and five outputs, three of which are connected to the decoder inputs, the fourth output is connected to the EXCLUSIVE OR element, and the fifth output to the information input of the memory cell, is introduced into the switching unit.