RU46399U1 - Устройство для контроля качества канала связи - Google Patents

Устройство для контроля качества канала связи Download PDF

Info

Publication number
RU46399U1
RU46399U1 RU2005106526/22U RU2005106526U RU46399U1 RU 46399 U1 RU46399 U1 RU 46399U1 RU 2005106526/22 U RU2005106526/22 U RU 2005106526/22U RU 2005106526 U RU2005106526 U RU 2005106526U RU 46399 U1 RU46399 U1 RU 46399U1
Authority
RU
Russia
Prior art keywords
input
output
error
information
shift register
Prior art date
Application number
RU2005106526/22U
Other languages
English (en)
Inventor
А.А. Карпиков
В.В. Квашенников
М.В. Рынденков
Original Assignee
Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" filed Critical Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств"
Priority to RU2005106526/22U priority Critical patent/RU46399U1/ru
Application granted granted Critical
Publication of RU46399U1 publication Critical patent/RU46399U1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Устройство для контроля качества канала связи относится к области техники связи и может быть использовано в системах передачи дискретной информации. Сущность полезной модели заключается в том, что устройство содержит регистр сдвига, дешифратор, счетчик ошибок, формирователь временных интервалов, схему И, анализатор ошибок, регистр сдвига тестовой информации, первый блок инверторов, второй блок инверторов, дешифратор нуля и счетчик ошибок тестовой информации, при этом вход синхронизации устройства соединен с входом формирователя временных интервалов, выходы которого связаны с входами счетчика ошибок и анализатора ошибок, а дешифратор соединен со счетчиком ошибок, причем информационный вход устройства соединен с входом регистра сдвига, выход которого связан с входом регистра сдвига тестовой информации, выходы разрядов регистра сдвига связаны с входами первого блока инверторов, выходы которого соединены с входами дешифратора, выход которого соединен с входом схемы И, выходы разрядов регистра сдвига тестовой информации связаны с входами второго блока инверторов, выходы которого соединены с входами дешифратора нуля, выход которого соединен с входом схемы И, выход схемы И связан с входом счетчика ошибок тестовой информации, установочный вход которого соединен с выходом формирователя временных интервалов, выход счетчика ошибок тестовой информации связан с входом анализатора ошибок, другой вход которого соединен с выходом счетчика ошибок, а выход анализатора ошибок является информационным выходом устройства для контроля качества канала связи. Технический результат предлагаемого устройства заключается в повышении точности контроля качества канала связи.

Description

Полезная модель относится к области техники связи и может быть использована в системах передачи дискретной информации для контроля качества канала связи.
Устройство может применяться в адаптивных системах передачи дискретной информации для выбора оптимальных параметров помехоустойчивого кода (информационной длины и избыточности кода) при изменении помеховой обстановки в канале связи. Передачу сообщений по выделенным каналам связи осуществляют через определенные промежутки времени, свободные от передачи полезной информации. В предлагаемом устройстве в эти промежутки времени между сеансами передачи полезной информации передают специальные тестовые последовательности. Контроль качества канала выполняют в зависимости от количества ошибок, обнаруженных в тестовых последовательностях на приемной стороне канала связи. Канал связи оценивают двумя параметрами, характеризующими его качество: средней вероятностью ошибки на бит в канале связи (коэффициентом ошибок) и коэффициентом группирования.
Известно устройство для контроля качества канала связи, содержащее регистр сдвига, анализирующее устройство, счетчик безошибочных блоков и формирователь временных интервалов, при этом анализирующее устройство соединено со счетчиком безошибочных блоков (Элементы теории передачи информации, под ред. Л.П.Пуртова, М.: Связь, 1972, стр.40-42).
Недостатком этого устройства является низкая точность контроля качества канала связи, обусловленная отсутствием функциональных узлов, определяющих корреляционные связи между количеством ошибок в рядом расположенных блоках информации.
Наиболее близким к предлагаемому устройству является устройство (прототип), содержащее регистр сдвига, дешифратор, счетчик ошибок, формирователь временных интервалов, анализатор ошибок и схему И, при этом вход синхронизации устройства соединен с входом формирователя временных интервалов, выход которого связан с входами счетчика ошибок и анализатора ошибок, а дешифратор соединен со счетчиком ошибок. (Коричнев Л.П., Королев В.Д. Статистический контроль качества каналов связи. М., Радио и связь, 1989, стр.124).
Недостатком этого устройства также является недостаточная точность контроля качества канала связи, поскольку канал характеризуют только коэффициентом ошибок и отсутствуют функциональные блоки и связи между ними, позволяющие определять коэффициент группирования ошибок в канале связи.
Цель изобретения - повышение точности контроля качества канала связи за счет того, что качество канала оценивают двумя параметрами: коэффициентом ошибок на бит в канале связи и коэффициентом группирования ошибок.
Для достижения цели предложено устройство для контроля качества канала связи, содержащее регистр сдвига, дешифратор, счетчик ошибок, формирователь временных интервалов, анализатор ошибок и схему И, при этом вход синхронизации устройства соединен с входом формирователя временных интервалов, выходы которого связаны с входами счетчика ошибок и анализатора ошибок, а дешифратор соединен со счетчиком ошибок. Новым является то, что в устройство введены регистр сдвига тестовой информации, первый блок инверторов, второй блок инверторов, дешифратор нуля и счетчик ошибок тестовой информации, при этом информационный вход устройства соединен с входом регистра сдвига, выход которого связан с входом регистра сдвига тестовой информации, выходы разрядов регистра сдвига связаны с входами первого блока инверторов, выходы которого соединены с входами дешифратора, выход которого
соединен с входом схемы И, выходы разрядов регистра сдвига тестовой информации связаны с входами второго блока инверторов, выходы которого соединены с входами дешифратора нуля, выход которого соединен с входом схемы И, выход схемы И связан с входом счетчика ошибок тестовой информации, установочный вход которого соединен с выходом формирователя временных интервалов, выход счетчика ошибок тестовой информации связан с входом анализатора ошибок, другой вход которого соединен с выходом счетчика ошибок, а выход анализатора ошибок является информационным выходом устройства для контроля качества канала связи.
На чертеже приведена структурная схема предлагаемого устройства. Устройство для контроля качества канала связи содержит регистр сдвига 1, первый блок инверторов 2, дешифратор 3, счетчик ошибок 4, формирователь временных интервалов 5, регистр сдвига тестовой информации 6, второй блок инверторов 7, дешифратор нуля 8, схему И 9, счетчик ошибок тестовой информации 10 и анализатор ошибок 11.
Предлагаемое устройство работает следующим образом.
На вход устройства для контроля качества канала связи поступает тестовая информация в виде многократно повторяющейся двоичной тестовой последовательности с=c1 c2 ... сn. В качестве тестовой последовательности обычно выбирают двоичную последовательность с хорошими синхронизирующими свойствами, например, последовательность максимального периода повторения (код Рида-Маллера 1-го порядка). Для надежной работы устройства длина тестовой последовательности должна находиться в диапазоне величин n=20...50. С входа устройства тестовая информация записывается сначала в регистр сдвига 1, а затем в регистр сдвига тестовой информации 6. Регистр сдвига 1 и регистр сдвига тестовой информации 6 работают на тактовой рабочей частоте, совпадающей со скоростью поступления информации из канала связи на вход устройства. Количество разрядов в регистре сдвига 1 и в регистре сдвига тестовой
информации 6 одинаковое и равно длине n тестовой последовательности. При заполнении тестовой последовательностью регистра сдвига 1, в регистре сдвига тестовой информации 6 будет находиться ранее принятая тестовая последовательность. Выходы разрядов регистра сдвига 1 и регистра сдвига тестовой информации 6 подключены соответственно к первому блоку инверторов 2 и второму блоку инверторов 7. Первый блок инверторов 2 и второй блок инверторов 7 реализованы в виде набора схем инверторов, подключенных к определенным разрядам регистра сдвига 1 и регистра сдвига тестовой информации 6. Структура первого блока инверторов 2 и второго блока инверторов 7 одинаковая и настроена на структуру тестовой последовательности. Первой блок инверторов 2 и второй блок инверторов 7 выполняют инвертирование единичных разрядов тестовой последовательности, оставляя без изменения нулевые разряды тестовой последовательности. В момент времени, когда регистр сдвига 1 и регистр сдвига тестовой информации 6 заполнены безошибочными тестовыми последовательностями, на выходах первого блока инверторов 2 и второго блока инверторов 7 будут нулевые двоичные последовательности. Дешифратор 3 и дешифратор нуля 8 определяют наличие нулевых последовательностей на своем входе и формируют на своих выходах соответствующие сигналы. Дешифратор 3 определяет наличие безошибочной тестовой последовательности во входной информации устройства, а дешифратор нуля 8 - наличие безошибочной тестовой последовательности во входной информации устройства с задержкой по времени, равной длительности поступления тестовой последовательности. Сигнал с выхода дешифратора 3 далее поступает на вход счетчика ошибок 4, который подсчитывает количество безошибочных тестовых последовательностей на входе устройства. Одновременно сигнал с выхода дешифратора 3 поступает на вход схемы И 9, на другой вход которой поступает аналогичный сигнал с выхода дешифратор нуля 8. При наличии двух рядом расположенных безошибочных тестовых последовательностей в регистре сдвига 1
и регистре сдвига тестовой информации 6, на выходе схемы И 9 возникает сигнал, который далее поступает на вход счетчика ошибок тестовой информации 10. Счетчик ошибок тестовой информации 10 подсчитывает число пар рядом расположенных тестовых последовательностей на входе устройства.
Контроль качества канала связи осуществляют по показаниям счетчика ошибок 4 и счетчика ошибок задержанной информации 10 в моменты времени, определяемые формирователем временных интервалов 5. Формирователь временных интервалов 5 реализован на счетчиках, на входы которых по цепи синхронизации устройства поступают сигналы тактовой рабочей частоты, совпадающей со скоростью поступления информации из канала связи. Через определенные промежутки времени на выходе формирователя временных интервалов 5 возникают управляющие сигналы, по которым показания счетчика ошибок 4 и счетчика ошибок тестовой информации 10 считывают в анализатор ошибок 11, а затем устанавливают счетчик ошибок 4 и счетчик ошибок тестовой информации 10 в нулевое состояние. Формирователь временных интервалов 5 задает интервал времени, в течение которого подсчитывают общее число неискаженных тестовых последовательностей и пар рядом расположенных неискаженных тестовых последовательностей. Длительность этого интервала времени должна быть достаточной для получения статистики неискаженного приема тестовой последовательности. При погрешности определения параметров канала связи, не превышающей 5%, длине тестовой последовательности, составляющей 31 бит, для канала связи со средней вероятностью ошибок на бит равной 0,001, как показали результаты моделирования, интервал времени должен быть не менее времени приема 300...400 тестовых последовательностей. При этом будет принято не менее 10 искаженных тестовых последовательностей.
Параметры канала связи, характеризующие его качество: среднюю вероятность ошибки на бит и коэффициент группирования, вычисляют в анализаторе ошибок 11.
Для канала с группированием ошибок согласно модифицированной модели канала Пуртова (Самойлов В.М. Обобщенная аналитическая модель канала с групповым распределением ошибок. Вопросы радиоэлектроники, сер. ОВР, вып.6, 1990) вероятность t и более ошибок (t≥2) в блоке длины n бит выражается формулой
p - средняя вероятность на бит в канале связи,
а - коэффициент группирования ошибок (0≤а≤1).
Вероятность искажения тестовой последовательности длины n бит равна
Вероятность безошибочного приема тестовой последовательности (без учета трансформаций) запишется в виде
Используя формулу (1), при наличии статистики безошибочного приема тестовой последовательности для двух различных длин n и 2n блоков символов, уравнения, позволяющие определить оба параметра p и а канала связи с группированием ошибок запишем в виде
где λ1 - частота безошибочного приема тестовой последовательности длины n бит, равная отношению числа безошибочно принятых тестовых последовательностей к общему числу переданных тестовых последовательностей (оценка вероятности безошибочного приема),
λ2 - частота безошибочного приема двух рядом расположенных тестовых последовательностей, общей длины 2n бит.
Отсюда
Анализатор ошибок 11 определяет параметры канала связи p и а согласно уравнений (3). При этом предварительно вычисляют частоты λ1 и λ2, равные соответственно отношению показаний счетчика ошибок 4 и счетчика ошибок тестовой информации 10 к величине временного интервала, определяемого сигналом с формирователя временных интервалов 5.
Для выполнения указанных вычислений анализатор ошибок 11 может быть реализован, например, на микроконтроллере. В этом случае счетчик ошибок 4 и счетчик ошибок тестовой информации 10 подключены к входным портам микроконтроллера. Сигнал с выхода формирователя временных интервалов 5 используют в качестве сигнала прерывания микроконтроллера, по которому данные из входных портов считываются во внутреннюю память микроконтроллера и инициализируется процесс вычисления параметров канала связи а и p по формулам (3). Затем эти параметры канала связи через выходные порты микроконтроллера поступают на выход устройства для контроля качества канала связи.
В предлагаемом устройстве качество канала связи оценивают двумя параметрами: средней вероятностью ошибки на бит p и коэффициентом группирования ошибок а. Эти параметры определяют не только частоту
ошибок, но и степень группирования ошибок. Они позволяют вычислять блочную статистику ошибок канала и моделировать поток ошибок в канале связи с группированием ошибок. Поэтому, предлагаемая полезная модель точнее определяет распределение ошибок в канале связи по сравнению с прототипом.
Достигаемым техническим результатом предлагаемого устройства для контроля качества канала связи является повышение точности контроля качества канала связи.

Claims (1)

  1. Устройство для контроля качества канала связи, содержащее регистр сдвига, дешифратор, счетчик ошибок, формирователь временных интервалов, анализатор ошибок и схему И, при этом вход синхронизации устройства соединен с входом формирователя временных интервалов, выходы которого связаны с входами счетчика ошибок и анализатора ошибок, а дешифратор соединен со счетчиком ошибок, отличающееся тем, что в устройство введены регистр сдвига тестовой информации, первый блок инверторов, второй блок инверторов, дешифратор нуля и счетчик ошибок тестовой информации, при этом информационный вход устройства соединен с входом регистра сдвига, выход которого связан с входом регистра сдвига тестовой информации, выходы разрядов регистра сдвига связаны с входами первого блока инверторов, выходы которого соединены с входами дешифратора, выход которого соединен с входом схемы И, выходы разрядов регистра сдвига тестовой информации связаны с входами второго блока инверторов, выходы которого соединены с входами дешифратора нуля, выход которого соединен с входом схемы И, выход схемы И связан с входом счетчика ошибок тестовой информации, установочный вход которого соединен с выходом формирователя временных интервалов, выход счетчика ошибок тестовой информации связан с входом анализатора ошибок, другой вход которого соединен с выходом счетчика ошибок, а выход анализатора ошибок является информационным выходом устройства для контроля качества канала связи.
    Figure 00000001
RU2005106526/22U 2005-03-09 2005-03-09 Устройство для контроля качества канала связи RU46399U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2005106526/22U RU46399U1 (ru) 2005-03-09 2005-03-09 Устройство для контроля качества канала связи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2005106526/22U RU46399U1 (ru) 2005-03-09 2005-03-09 Устройство для контроля качества канала связи

Publications (1)

Publication Number Publication Date
RU46399U1 true RU46399U1 (ru) 2005-06-27

Family

ID=35837227

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005106526/22U RU46399U1 (ru) 2005-03-09 2005-03-09 Устройство для контроля качества канала связи

Country Status (1)

Country Link
RU (1) RU46399U1 (ru)

Similar Documents

Publication Publication Date Title
US9893911B2 (en) Multidrop data transfer
US11784782B2 (en) Method for measuring and correcting multi-wire skew
US5412698A (en) Adaptive data separator
EP4033666B1 (en) Method and system for calibrating multi-wire skew
US10063305B2 (en) Communications link performance analyzer that accommodates forward error correction
CN1518846B (zh) 通信方法和设备
CN100417062C (zh) 一种无线数字通信系统的误码检测方法及装置
CN107454028B (zh) 基于FPGA的LiFi信号解调方法及解调器
CN113934667A (zh) 一种基于fpga逻辑资源延时的过采样异步通信方法
CN101442380B (zh) 基于高速串行接口编码方式的误码率测试方法与装置
RU46399U1 (ru) Устройство для контроля качества канала связи
US4914618A (en) Asynchronous serial communications apparatus with variable length stop bit generation capability
CN107612864A (zh) 突发模式简化符号同步方法的判决门限值设定方法
JP5291395B2 (ja) 伝送システム、送信装置、受信装置、及び、伝送方法
US7489719B1 (en) Training sequences, methods and wireless communication systems providing security-enhanced initialization
US3447132A (en) Apparatus and method for processing digital data affected by errors
CN1838584B (zh) 信号抖动的测量方法及装置
TWI427942B (zh) 具傳輸速率偵測功能的通訊裝置及其傳輸速率偵測方法
CN210112175U (zh) Spdif接收控制器、fpga芯片及电子设备
US7064686B2 (en) Method of determining a data rate and apparatus therefor
SU944146A1 (ru) Система передачи и приема дискретной информации
RU2304841C2 (ru) Декодирующее устройство помехоустойчивого каскадного кода переменной длины
CN117856986A (zh) 一种运用于误码率测试的电路系统设计
RU2011300C1 (ru) Многопараметрическая адаптивная цифровая система радиосвязи
SU856023A1 (ru) Устройство дл контрол качества канала св зи

Legal Events

Date Code Title Description
MM1K Utility model has become invalid (non-payment of fees)

Effective date: 20090310