RU2790010C1 - Device for selecting the smaller of binary numbers - Google Patents

Device for selecting the smaller of binary numbers Download PDF

Info

Publication number
RU2790010C1
RU2790010C1 RU2022107183A RU2022107183A RU2790010C1 RU 2790010 C1 RU2790010 C1 RU 2790010C1 RU 2022107183 A RU2022107183 A RU 2022107183A RU 2022107183 A RU2022107183 A RU 2022107183A RU 2790010 C1 RU2790010 C1 RU 2790010C1
Authority
RU
Russia
Prior art keywords
input
output
binary numbers
elements
smaller
Prior art date
Application number
RU2022107183A
Other languages
Russian (ru)
Inventor
Руслан Викторович Шкирдов
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Application granted granted Critical
Publication of RU2790010C1 publication Critical patent/RU2790010C1/en

Links

Images

Abstract

FIELD: computer technology.
SUBSTANCE: invention relates to the field of computer technology. The device contains
Figure 00000192
elements OR-NOT
Figure 00000193
Figure 00000194
and
Figure 00000195
elements NOT
Figure 00000196
. Due to these elements and the new scheme of their connection, processing of
Figure 00000197
n-bit binary numbers is provided. As a result, the functionality of the device for selecting the smaller of the binary numbers has been expanded.
EFFECT: expansion of functionality by providing selection of the smaller of
Figure 00000197
n-bit binary numbers specified by binary signals.
1 cl, 1 dwg, 1 tbl

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.The invention relates to computer technology and can be used to build automation equipment, functional units of control systems, etc.

Известны устройства селекции меньшего из двоичных чисел (см., например, патент РФ 2300133, кл. G06F7/02, 2007г.), выполняющие селекцию меньшего из двух двухразрядных двоичных чисел, задаваемых двоичными сигналами.Devices for selecting the smaller of the binary numbers are known (see, for example, RF patent 2300133, class G06F7/02, 2007), performing the selection of the smaller of two two-bit binary numbers specified by binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных устройств селекции меньшего из двоичных чисел, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка

Figure 00000001
n-разрядных двоичных чисел, задаваемых двоичными сигналами.The reason preventing the achievement of the technical result indicated below when using known devices for selecting the smallest of binary numbers includes limited functionality due to the fact that processing is not allowed
Figure 00000001
n -bit binary numbers specified by binary signals.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятое за прототип устройство селекции меньшего из двоичных чисел (патент РФ 2300130, кл. G06F7/02, 2007г.), которое содержит

Figure 00000002
входов, n выходов и выполняет селекцию меньшего из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами.The closest device for the same purpose to the claimed invention in terms of the set of features is the device for selecting the smallest of the binary numbers adopted as a prototype (RF patent 2300130, class G06F7 / 02, 2007), which contains
Figure 00000002
inputs, n outputs, and selects the smaller of two n -bit binary numbers given by binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка

Figure 00000001
n-разрядных двоичных чисел, задаваемых двоичными сигналами.The reason preventing the achievement of the technical result indicated below when using the prototype includes limited functionality due to the fact that processing is not allowed.
Figure 00000001
n -bit binary numbers specified by binary signals.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения селекции меньшего из

Figure 00000001
n-разрядных двоичных чисел, задаваемых двоичными сигналами.The technical result of the invention is the expansion of functionality by providing selection of the smaller of
Figure 00000001
n -bit binary numbers specified by binary signals.

Указанный технический результат при осуществлении изобретения достигается тем, что в устройстве селекции меньшего из двоичных чисел, содержащем

Figure 00000003
входов и n выходов, особенность заключается в том, что в него введены
Figure 00000004
(
Figure 00000001
) элементов ИЛИ-НЕ и
Figure 00000005
элементов НЕ, причем все элементы сгруппированы в n групп так, что k
Figure 00000006
и n-я группы содержат соответственно
Figure 00000007
элементов ИЛИ-НЕ, элемент НЕ и
Figure 00000008
элементов ИЛИ-НЕ, в k-й группе первый вход i-го
Figure 00000009
элемента ИЛИ-НЕ, подключенного выходом к i-му входу
Figure 00000010
-го элемента ИЛИ-НЕ, и вход элемента НЕ соединены соответственно с первым входом
Figure 00000011
-го элемента ИЛИ-НЕ и выходом
Figure 00000012
-го элемента ИЛИ-НЕ, в k-й группе второй вход
Figure 00000013
-го элемента ИЛИ-НЕ, подключенного выходом к второму входу
Figure 00000014
-го элемента ИЛИ-НЕ, и выход i-го элемента ИЛИ-НЕ соединены соответственно с выходом элемента НЕ и первым входом
Figure 00000015
-го элемента ИЛИ-НЕ, в n-й группе выход i-го элемента ИЛИ-НЕ подключен к i-му входу
Figure 00000016
-го элемента ИЛИ-НЕ, первый вход i-го элемента ИЛИ-НЕ первой группы и первый вход i-го элемента ИЛИ-НЕ
Figure 00000017
-й группы соединены соответственно с шиной нулевого потенциала и выходом
Figure 00000018
-го элемента ИЛИ-НЕ k-й группы, а вторые входы первого, второго, …, m-го и выход
Figure 00000019
-го элементов ИЛИ-НЕ j
Figure 00000020
группы подключены соответственно к j-му,
Figure 00000021
-му, …,
Figure 00000022
-му входам и j-му выходу устройства селекции меньшего из двоичных чисел.The specified technical result in the implementation of the invention is achieved by the fact that in the device for selecting the smaller of the binary numbers, containing
Figure 00000003
inputs and n outputs, the peculiarity lies in the fact that
Figure 00000004
(
Figure 00000001
) OR-NOT elements and
Figure 00000005
NOT elements, and all elements are grouped into n groups so that the k -th
Figure 00000006
and n -th groups contain respectively
Figure 00000007
OR-NOT elements, NOT element and
Figure 00000008
elements OR-NOT, in the k -th group, the first input of the i -th
Figure 00000009
element OR-NOT connected by output to the i -th input
Figure 00000010
-th element OR-NOT, and the input of the element are NOT connected respectively to the first input
Figure 00000011
-th element OR-NOT and output
Figure 00000012
-th element OR-NOT, in the k -th group the second input
Figure 00000013
-th element OR-NOT connected by output to the second input
Figure 00000014
-th element OR-NOT, and the output of the i -th element OR-NOT are connected respectively to the output of the NOT element and the first input
Figure 00000015
-th element OR-NOT, in the n -th group, the output of the i -th element OR-NOT is connected to the i -th input
Figure 00000016
-th element OR-NOT, the first input of the i -th element OR-NOT of the first group and the first input of the i -th element OR-NOT
Figure 00000017
-th group are connected respectively to the zero potential bus and the output
Figure 00000018
-th element OR-NOT of the k -th group, and the second inputs of the first, second, ..., m -th and the output
Figure 00000019
-th element OR-NOT j -th
Figure 00000020
groups are connected respectively to the j -th,
Figure 00000021
-mu, ...,
Figure 00000022
-th input and j -th output of the device for selecting the smallest of the binary numbers.

На чертеже представлена схема предлагаемого устройства селекции меньшего из двоичных чисел.The drawing shows a diagram of the proposed device selection of the smaller of the binary numbers.

Устройство селекции меньшего из двоичных чисел содержит элементы ИЛИ-НЕ

Figure 00000023
,
Figure 00000024
(
Figure 00000025
) и элементы НЕ
Figure 00000026
, причем все элементы сгруппированы в n групп так, что k
Figure 00000006
и n-я группы содержат соответственно элементы
Figure 00000027
,
Figure 00000028
и элементы
Figure 00000029
, первый вход элемента
Figure 00000030
Figure 00000009
, подключенного выходом к i-му входу элемента
Figure 00000031
, и вход элемента
Figure 00000028
соединены соответственно с первым входом элемента
Figure 00000032
и выходом элемента
Figure 00000031
, второй вход элемента
Figure 00000033
, подключенного выходом к второму входу элемента
Figure 00000034
, и выход элемента
Figure 00000035
соединены соответственно с выходом элемента
Figure 00000028
и первым входом элемента
Figure 00000036
, выход элемента
Figure 00000037
подключен к i-му входу элемента
Figure 00000038
, первый вход элемента
Figure 00000039
и первый вход элемента
Figure 00000040
соединены соответственно с шиной нулевого потенциала и выходом элемента
Figure 00000041
, а вторые входы элементов
Figure 00000042
,
Figure 00000043
, …,
Figure 00000044
Figure 00000020
и выход элемента
Figure 00000045
подключены соответственно к j-му,
Figure 00000021
-му, …,
Figure 00000022
-му входам и j-му выходу устройства селекции меньшего из двоичных чисел.The device for selecting the smaller of the binary numbers contains elements OR-NOT
Figure 00000023
,
Figure 00000024
(
Figure 00000025
) and NOT elements
Figure 00000026
, and all elements are grouped into n groups so that the k -th
Figure 00000006
and n -th groups contain, respectively, the elements
Figure 00000027
,
Figure 00000028
and elements
Figure 00000029
, the first entry of the element
Figure 00000030
Figure 00000009
connected by the output to the i -th input of the element
Figure 00000031
, and element input
Figure 00000028
connected respectively to the first input of the element
Figure 00000032
and element output
Figure 00000031
, the second element input
Figure 00000033
, connected by the output to the second input of the element
Figure 00000034
, and element output
Figure 00000035
connected respectively to the output of the element
Figure 00000028
and the first element input
Figure 00000036
, element output
Figure 00000037
connected to the i -th input of the element
Figure 00000038
, the first entry of the element
Figure 00000039
and the first element input
Figure 00000040
connected respectively to the zero potential bus and the output of the element
Figure 00000041
, and the second inputs of elements
Figure 00000042
,
Figure 00000043
, …,
Figure 00000044
Figure 00000020
and element output
Figure 00000045
connected respectively to the j -th,
Figure 00000021
-mu, ...,
Figure 00000022
-th input and j -th output of the device for selecting the smallest of the binary numbers.

Работа предлагаемого устройства селекции меньшего из двоичных чисел осуществляется следующим образом. На его первый,…,n-й,

Figure 00000046
-й,…,
Figure 00000047
-й, …,
Figure 00000048
-й,…,
Figure 00000049
-й входы подаются соответственно произвольные двоичные сигналы
Figure 00000050
,
Figure 00000051
, …,
Figure 00000052
, которые задают
Figure 00000025
подлежащих обработке n-разрядных двоичных чисел
Figure 00000053
,
Figure 00000054
, …,
Figure 00000055
(
Figure 00000056
,
Figure 00000057
, …,
Figure 00000058
и
Figure 00000059
,
Figure 00000060
, …,
Figure 00000061
определяют значения старших и младших разрядов соответственно). Тогда сигнал на j-ом
Figure 00000020
выходе предлагаемого устройства, например, при
Figure 00000062
, будет определяться выражениемThe operation of the proposed device selection of the smaller of the binary numbers is as follows. On his first,…,nth,
Figure 00000046
th, ...,
Figure 00000047
th, ...,
Figure 00000048
th, ...,
Figure 00000049
-th inputs are given respectively arbitrary binary signals
Figure 00000050
,
Figure 00000051
, …,
Figure 00000052
, which set
Figure 00000025
to be processedn-bit binary numbers
Figure 00000053
,
Figure 00000054
, …,
Figure 00000055
(
Figure 00000056
,
Figure 00000057
, …,
Figure 00000058
And
Figure 00000059
,
Figure 00000060
, …,
Figure 00000061
determine the values of the most significant and least significant digits, respectively). Then the signal toj-ohm
Figure 00000020
output of the proposed device, for example, when
Figure 00000062
, will be determined by the expression

Figure 00000063
Figure 00000063

гдеWhere

Figure 00000064
Figure 00000064

Figure 00000065
Figure 00000065

Figure 00000066
Figure 00000066

Здесь

Figure 00000067
, и - , not есть обозначения операций ИЛИ, И и операции НЕ. В представленной ниже таблице приведены значения реализуемых выражениями (2), (3), (4) функций на всех возможных наборах значений их аргументов. Жирным в таблице выделены значения функций и их аргументов при
Figure 00000068
. Here
Figure 00000067
, and - , not are notations for the operations OR, AND and operations NOT. The table below shows the values of the functions implemented by expressions (2), (3), (4) on all possible sets of values of their arguments. Bold in the table are the values of functions and their arguments when
Figure 00000068
.

Figure 00000069
Figure 00000069
Figure 00000070
Figure 00000070
Figure 00000071
Figure 00000071
Figure 00000072
Figure 00000072
Figure 00000073
Figure 00000073
Figure 00000074
Figure 00000074
Figure 00000075
Figure 00000075
Figure 00000076
Figure 00000076
Figure 00000077
Figure 00000077
- - - 00 00 00 00 00 00 - - - 00 00 11 00 00 11 - - - 00 11 00 00 11 00 - - - 00 11 11 00 11 11 - - - 11 00 00 11 00 00 - - - 11 00 11 11 00 11 - - - 11 11 00 11 11 00 - - - 11 11 11 00 00 00 00 00 11 00 00 00 00 00 11 00 00 11 00 00 11 00 00 11 00 00 11 00 11 00 00 11 11 00 00 11 00 11 11 00 11 11 00 00 11 11 00 00 11 00 11 00 00 11 11 00 11 11 00 11 00 00 11 11 11 00 00 00 11 00 00 11 11 11 11 00 00 11 00 11 00 00 00 00 00 11 00 00 11 00 00 00 11 00 11 11 00 11 00 00 11 00 00 11 00 00 11 00 00 11 11 00 11 11 00 11 00 11 00 00 11 11 00 00 11 00 11 00 11 00 11 00 00 11 00 11 11 00 11 11 00 00 11 00 11 11 11 00 11 00 00 11 11 00 00 00 00 11 11 00 11 11 00 00 11 00 11 11 00 11 11 00 11 00 00 11 11 00 11 11 00 11 11 00 11 11 00 11 11 11 00 00 00 11 11 00 11 11 11 00 11 00 11 11 00 11 11 11 11 00 00 11 11 00 11 11 11 11 11 00 11 11 11 00 00 00 00 00 11 00 00 11 00 00 00 00 11 11 00 11 11 00 00 00 11 00 11 11 00 11 00 00 00 11 11 11 00 00 11 00 00 11 00 00 11 00 00 11 00 00 11 00 11 11 00 11 11 00 00 11 11 00 11 11 00 11 00 00 11 11 11 11 00 00 11 00 11 00 00 00 11 00 11 11 00 11 00 00 11 11 00 11 11 00 11 00 11 00 11 00 11 11 00 11 00 11 11 11 00 11 11 00 11 11 00 00 11 00 11 11 00 11 11 00 11 11 00 11 11 00 11 11 11 00 11 00 11 11 00 11 11 11 11 11 00 11 11 11 00 00 00 00 11 11 00 11 11 00 00 00 11 11 11 00 11 11 00 00 11 00 11 11 00 11 11 00 00 11 11 11 11 00 11 11 00 11 00 00 11 11 00 11 11 00 11 00 11 11 11 00 11 11 00 11 11 00 11 11 00 11 11 00 11 11 11 11 11 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 11 00 00 11 00 00 00 00 11 00 00 11 00 00 00 00 00 11 11 00 11 11 00 00 00 11 00 00 11 00 00 00 00 00 11 00 11 11 00 11 00 00 00 11 11 00 11 11 00 00 00 00 11 11 11 00 00 00

Анализ данных, приведенных в таблице, позволяет заключить, что:Analysis of the data given in the table allows us to conclude that:

1) если

Figure 00000078
либо
Figure 00000079
либо
Figure 00000080
либо
Figure 00000081
либо
Figure 00000082
либо
Figure 00000083
либо
Figure 00000084
, то соответственно
Figure 00000085
либо
Figure 00000086
либо
Figure 00000087
либо
Figure 00000088
либо
Figure 00000089
либо
Figure 00000090
либо
Figure 00000091
;1) if
Figure 00000078
or
Figure 00000079
or
Figure 00000080
or
Figure 00000081
or
Figure 00000082
or
Figure 00000083
or
Figure 00000084
, then respectively
Figure 00000085
or
Figure 00000086
or
Figure 00000087
or
Figure 00000088
or
Figure 00000089
or
Figure 00000090
or
Figure 00000091
;

2) если

Figure 00000092
и
Figure 00000093
либо
Figure 00000094
и
Figure 00000095
либо
Figure 00000096
и
Figure 00000097
либо
Figure 00000098
и
Figure 00000099
либо
Figure 00000100
и
Figure 00000101
либо
Figure 00000102
и
Figure 00000103
либо
Figure 00000104
и
Figure 00000105
, то соответственно
Figure 00000106
либо
Figure 00000107
либо
Figure 00000108
либо
Figure 00000109
либо
Figure 00000110
либо
Figure 00000111
либо
Figure 00000112
;2) if
Figure 00000092
And
Figure 00000093
or
Figure 00000094
And
Figure 00000095
or
Figure 00000096
And
Figure 00000097
or
Figure 00000098
And
Figure 00000099
or
Figure 00000100
And
Figure 00000101
or
Figure 00000102
And
Figure 00000103
or
Figure 00000104
And
Figure 00000105
, then respectively
Figure 00000106
or
Figure 00000107
or
Figure 00000108
or
Figure 00000109
or
Figure 00000110
or
Figure 00000111
or
Figure 00000112
;

3) если

Figure 00000113
и
Figure 00000114
либо
Figure 00000115
и
Figure 00000116
либо
Figure 00000117
и
Figure 00000118
, то соответственно
Figure 00000119
либо
Figure 00000120
либо
Figure 00000121
;3) if
Figure 00000113
And
Figure 00000114
or
Figure 00000115
And
Figure 00000116
or
Figure 00000117
And
Figure 00000118
, then respectively
Figure 00000119
or
Figure 00000120
or
Figure 00000121
;

4) если

Figure 00000122
и
Figure 00000123
либо
Figure 00000124
и
Figure 00000125
либо
Figure 00000126
и
Figure 00000127
, то соответственно
Figure 00000128
либо
Figure 00000129
либо
Figure 00000130
;4) if
Figure 00000122
And
Figure 00000123
or
Figure 00000124
And
Figure 00000125
or
Figure 00000126
And
Figure 00000127
, then respectively
Figure 00000128
or
Figure 00000129
or
Figure 00000130
;

5) если

Figure 00000131
и
Figure 00000132
либо
Figure 00000133
и
Figure 00000134
либо
Figure 00000135
и
Figure 00000136
, то соответственно
Figure 00000137
либо
Figure 00000138
либо
Figure 00000139
;5) if
Figure 00000131
And
Figure 00000132
or
Figure 00000133
And
Figure 00000134
or
Figure 00000135
And
Figure 00000136
, then respectively
Figure 00000137
or
Figure 00000138
or
Figure 00000139
;

6) если

Figure 00000140
и
Figure 00000141
либо
Figure 00000142
и
Figure 00000143
либо
Figure 00000144
и
Figure 00000145
, то соответственно
Figure 00000146
либо
Figure 00000147
либо
Figure 00000148
.6) if
Figure 00000140
And
Figure 00000141
or
Figure 00000142
And
Figure 00000143
or
Figure 00000144
And
Figure 00000145
, then respectively
Figure 00000146
or
Figure 00000147
or
Figure 00000148
.

Таким образом, на первом и r-ом

Figure 00000149
выходах предлагаемого устройства согласно (1) получимThus, on the first and rth
Figure 00000149
outputs of the proposed device according to (1) we get

Figure 00000150
(5)
Figure 00000150
(5)

иAnd

Figure 00000151
, (6)
Figure 00000151
, (6)

где

Figure 00000152
,
Figure 00000153
,
Figure 00000154
– фрагменты n-разрядных двоичных чисел
Figure 00000155
,
Figure 00000156
,
Figure 00000157
. Следовательно, с учетом (5), (6) имеем
Figure 00000158
, где
Figure 00000159
есть n-разрядное двоичное число, задаваемое двоичными сигналами
Figure 00000160
(
Figure 00000161
и
Figure 00000162
определяют значения старшего и младшего разрядов соответственно).Where
Figure 00000152
,
Figure 00000153
,
Figure 00000154
– fragments of n -bit binary numbers
Figure 00000155
,
Figure 00000156
,
Figure 00000157
. Therefore, taking into account (5), (6) we have
Figure 00000158
, Where
Figure 00000159
is an n -bit binary number given by binary signals
Figure 00000160
(
Figure 00000161
And
Figure 00000162
determine the values of the most significant and least significant digits, respectively).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемое устройство обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает селекцию меньшего из

Figure 00000001
n-разрядных двоичных чисел, задаваемых двоичными сигналами.The above information allows us to conclude that the proposed device has wider functionality compared to the prototype, as it provides the selection of the smaller of
Figure 00000001
n -bit binary numbers specified by binary signals.

Claims (1)

Устройство селекции меньшего из двоичных чисел, содержащее
Figure 00000163
входов и n выходов, отличающееся тем, что в него введены
Figure 00000164
(
Figure 00000165
) элементов ИЛИ-НЕ и
Figure 00000166
элементов НЕ, причем все элементы сгруппированы в n групп так, что k-я
Figure 00000167
и n-я группы содержат соответственно
Figure 00000168
элементов ИЛИ-НЕ, элемент НЕ и
Figure 00000169
элементов ИЛИ-НЕ, в k-й группе первый вход i-го
Figure 00000170
элемента ИЛИ-НЕ, подключенного выходом к i-му входу
Figure 00000171
-го элемента ИЛИ-НЕ, и вход элемента НЕ соединены соответственно с первым входом
Figure 00000172
-го элемента ИЛИ-НЕ и выходом
Figure 00000173
-го элемента ИЛИ-НЕ, в k-й группе второй вход
Figure 00000174
-го элемента ИЛИ-НЕ, подключенного выходом к второму входу
Figure 00000175
-го элемента ИЛИ-НЕ, и выход i-го элемента ИЛИ-НЕ соединены соответственно с выходом элемента НЕ и первым входом
Figure 00000176
-го элемента ИЛИ-НЕ, в n-й группе выход i-го элемента ИЛИ-НЕ подключен к i-му входу
Figure 00000177
-го элемента ИЛИ-НЕ, первый вход i-го элемента ИЛИ-НЕ первой группы и первый вход i-го элемента ИЛИ-НЕ
Figure 00000178
-й группы соединены соответственно с шиной нулевого потенциала и выходом
Figure 00000179
-го элемента ИЛИ-НЕ k-й группы, а вторые входы первого, второго, …, m-го и выход
Figure 00000180
-го элементов ИЛИ-НЕ j-й
Figure 00000181
группы подключены соответственно к j-му,
Figure 00000182
-му, …,
Figure 00000183
-му входам и j-му выходу устройства селекции меньшего из двоичных чисел.
Device for selecting the smallest of binary numbers, containing
Figure 00000163
inputs and n outputs, characterized in that it contains
Figure 00000164
(
Figure 00000165
) OR-NOT elements and
Figure 00000166
NOT elements, and all elements are grouped into n groups so that the kth
Figure 00000167
and n-th groups contain respectively
Figure 00000168
OR-NOT elements, NOT element and
Figure 00000169
elements OR-NOT, in the k-th group the first input of the i-th
Figure 00000170
OR-NOT element connected by output to the i-th input
Figure 00000171
-th element OR-NOT, and the input of the element are NOT connected respectively to the first input
Figure 00000172
-th element OR-NOT and output
Figure 00000173
-th element OR-NOT, in the k-th group the second input
Figure 00000174
-th element OR-NOT connected by output to the second input
Figure 00000175
-th element OR-NOT, and the output of the i-th element OR-NOT are connected respectively to the output of the NOT element and the first input
Figure 00000176
-th element OR-NOT, in the n-th group, the output of the i-th element OR-NOT is connected to the i-th input
Figure 00000177
-th element OR-NOT, the first input of the i-th element OR-NOT of the first group and the first input of the i-th element OR-NOT
Figure 00000178
-th group are connected respectively to the zero potential bus and the output
Figure 00000179
-th element OR-NOT of the k-th group, and the second inputs of the first, second, ..., m-th and the output
Figure 00000180
-th element OR-NOT j-th
Figure 00000181
groups are connected respectively to j-th,
Figure 00000182
-mu, ...,
Figure 00000183
-th input and j-th output of the device for selecting the smallest of the binary numbers.
RU2022107183A 2022-03-18 Device for selecting the smaller of binary numbers RU2790010C1 (en)

Publications (1)

Publication Number Publication Date
RU2790010C1 true RU2790010C1 (en) 2023-02-14

Family

ID=

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5515306A (en) * 1995-02-14 1996-05-07 Ibm Processing system and method for minimum/maximum number determination
US20010013048A1 (en) * 2000-01-06 2001-08-09 Imbert De Tremiolles Ghislain Method and circuits for performing the quick search of the minimum/maximum value among a set of numbers
RU2606311C2 (en) * 2015-05-12 2017-01-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Selector of binary numbers
RU2703352C1 (en) * 2018-08-30 2019-10-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Device for selecting binary numbers

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5515306A (en) * 1995-02-14 1996-05-07 Ibm Processing system and method for minimum/maximum number determination
US20010013048A1 (en) * 2000-01-06 2001-08-09 Imbert De Tremiolles Ghislain Method and circuits for performing the quick search of the minimum/maximum value among a set of numbers
RU2606311C2 (en) * 2015-05-12 2017-01-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Selector of binary numbers
RU2703352C1 (en) * 2018-08-30 2019-10-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Device for selecting binary numbers

Similar Documents

Publication Publication Date Title
RU2287897C1 (en) Majority module
RU2649296C1 (en) Comparator of binary numbers
RU2790010C1 (en) Device for selecting the smaller of binary numbers
RU2363037C1 (en) Device for comparing binary numbers
RU2677371C1 (en) Binary numbers comparison device
RU2791460C1 (en) Device for selection of the bigger of binary numbers
RU2704735C1 (en) Threshold module
RU2791464C1 (en) Device for selecting the smallest of binary numbers
RU2789747C1 (en) Device for selection of the bigger from binary numbers
RU2300137C1 (en) Majority module
RU2789723C1 (en) Device for selecting the smaller of two binary numbers
RU2300135C1 (en) Device for selecting the greater one of two binary numbers
RU2718209C1 (en) Logic module
RU2791463C1 (en) Comparison device for binary numbers
RU2809211C1 (en) Binary number comparator
RU2791455C1 (en) Binary number comparator
RU2762621C1 (en) Binary number comparison device
RU2363034C1 (en) Device for selecting greater of two binary numbers
RU2703352C1 (en) Device for selecting binary numbers
RU2676891C1 (en) Device for selecting greater of binary numbers
RU2787333C1 (en) Binary number comparator
RU2242044C1 (en) Majority module
RU2676888C1 (en) Logical module
RU2606311C2 (en) Selector of binary numbers
RU2300130C1 (en) Device for selecting the lesser one of two binary numbers