RU2554849C2 - Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу - Google Patents

Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу Download PDF

Info

Publication number
RU2554849C2
RU2554849C2 RU2013143517/08A RU2013143517A RU2554849C2 RU 2554849 C2 RU2554849 C2 RU 2554849C2 RU 2013143517/08 A RU2013143517/08 A RU 2013143517/08A RU 2013143517 A RU2013143517 A RU 2013143517A RU 2554849 C2 RU2554849 C2 RU 2554849C2
Authority
RU
Russia
Prior art keywords
transistors
memory cell
groups
transistor
integrated circuit
Prior art date
Application number
RU2013143517/08A
Other languages
English (en)
Other versions
RU2013143517A (ru
Inventor
Владимир Яковлевич Стенин
Юрий Вячеславович Катунин
Павел Викторович Степанов
Original Assignee
Федеральное государственное бюджетное учреждение науки Российской академии наук Научно-исследовательский институт системных исследований РАН (НИИСИ РАН)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное учреждение науки Российской академии наук Научно-исследовательский институт системных исследований РАН (НИИСИ РАН) filed Critical Федеральное государственное бюджетное учреждение науки Российской академии наук Научно-исследовательский институт системных исследований РАН (НИИСИ РАН)
Priority to RU2013143517/08A priority Critical patent/RU2554849C2/ru
Publication of RU2013143517A publication Critical patent/RU2013143517A/ru
Application granted granted Critical
Publication of RU2554849C2 publication Critical patent/RU2554849C2/ru

Links

Images

Landscapes

  • Static Random-Access Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

Изобретение относится к вычислительной технике. Технический результат заключается в повышении сбоеустойчивости к воздействию одиночных ядерных частиц без избыточного увеличения площади, занимаемой одной ячейкой памяти на кристалле в составе интегрального КМОП ОЗУ. Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры ОЗУ состоит из пар NMOП и РМОП транзисторов, соединенных между собой, с шиной источника питания и линиями выборки и линиями данных и размещенных на кристалле интегральной микросхемы, причем транзисторы объединены в две группы, каждая из которых содержит одну пару NMOП и РМОП транзисторов с объединенными стоками, один NMOП транзистор и один РМОП транзистор, соединенные своими затворами с объединенными стоками этой пары, причем эти две группы транзисторов размещены на кристалле интегральной микросхемы одна от другой на расстоянии, равном или больше порогового расстояния, для исключения одновременного воздействия одиночной ядерной частицы на обе группы транзисторов с уровнем больше порогового. 1 з.п. ф-лы, 3 ил., 2 табл.

Description

Изобретение относится к области вычислительной техники и может быть использована в блоках статических ОЗУ.
Воздействие одиночной ядерной частицы на ячейку памяти комплементарной металл-оксид-полупроводниковой структуры (далее КМОП) приводит к сбою ее состояния. Наиболее распространенным вариантом сбоеустойчивой статической КМОП ячейки памяти в настоящее время является ячейка памяти с дублированием хранения логического состояния (ячейка DICE).
Наиболее близкой по технической сущности и достигаемому результату является ячейка памяти комплементарной металл-оксид-полупроводниковой структуры ОЗУ, состоящая из пар NМОП и PМОП транзисторов, соединенных между собой, с шиной источника питания, и линиями выборки и данных и размещенных на кристалле интегральной микросхемы (US Patent №5570313, кл. G11C 11/34, опублик. 1996).
Недостатком описанной ячейки является недостаточная помехоустойчивость и сниженная радиационная стойкость транзисторов ячеек памяти к воздействию одиночных ядерных частиц.
Техническим результатом, ожидаемым от использования изобретения, является повышение сбоеустойчивости к воздействию одиночных ядерных частиц без избыточного увеличения площади, занимаемой одной ячейкой памяти на кристалле в составе интегрального КМОП ОЗУ.
Указанный технический результат достигается тем, что в ячейке памяти комплементарной металл-оксид-полупроводниковой структуры ОЗУ, состоящей из пар NМОП и РМОП транзисторов, соединенных между собой, с шиной источника питания, и линиями выборки и линиями данных и размещенных на кристалле интегральной микросхемы, согласно изобретению, транзисторы объединены в две группы, каждая из которых содержит одну пару NМОП и РМОП транзисторов с объединенными стоками, один NМОП транзистор и один РМОП транзистор, соединенные своими затворами с объединенными стоками этой пары, причем эти две группы транзисторов размещены на кристалле интегральной микросхемы одна от другой на расстоянии равном или больше порогового расстояния, для исключения одновременного воздействия одиночной ядерной частицы на обе группы транзисторов с уровнем больше порогового.
А так же тем, что, группы транзисторов размещены на кристалле интегральной микросхемы одна за другой, при этом i-я и (i+K)-я группы транзисторов образуют i-ю ячейку памяти, где i=1, 2, …, K.
Указанная совокупность признаков позволяет снизить вероятность сбоя состояния ячейки памяти при воздействии одиночной ядерной частицы при одновременном снижении площади, занимаемой ячейкой памяти на кристалле.
Изобретение поясняется чертежами, где на фиг.1 изображена электрическая принципиальная схема ячейки памяти, на фиг.2 изображена схема взаимного расположения групп транзисторов одной ячейки памяти, на фиг.3 изображена схема взаимного расположения восьми групп транзисторов в базовом элементе ОЗУ, содержащем четыре ячейки памяти.
Ячейка памяти содержит две группы транзисторов I и II, первая группа I имеет три вывода 1, 2, 3, вторая группа II имеет три вывода 4, 5, 6. В состав первой группы I входят два NМОП транзистора 7, 8 и два РМОП транзистора 9, 10, в состав второй группы II входят два NМОП транзистора 11, 12 и два РМОП транзистора 13, 14. Кроме того, ячейка памяти содержит четыре проходных ключа 15, 16, 17, 18, затворы проходных ключей 15, 16, 17, 18 соединены с соответствующими линиями 19, 20, 21, 22 выборки. Один из выводов проходных ключей 15, 16, 17, 18 соединен соответственно с выводом 3, 4, 2, 6 групп I и II транзисторов; другой вывод проходных ключей 15, 16, 17, 18 соединен с одной из четырех битовых линий 23, 24, 25, 26 ячейки памяти.
Расстояние между двумя группами транзисторов должно быть равным или больше порогового и определяется из выражения:
L1,2≥LПОР={(πQТР2SСБ2Dn,p//(8ΔlTP))(RВЫХ.ОТКРСУЗЛА·λНλВЫХ/QПЕР)}1/3×tgθ,
где QТР2 - заряд, образованный на отрезке трека ΔlTP, наиболее близкого ко второй группе II транзисторов;
SСБ2=ΔlCБ2×wCБ2 - площадь сбора заряда во второй группе II транзисторов;
ΔlСБ2 - размер области сбора заряда в одном направлении с направлением трека, а
wСБ2 - в поперечном направлении;
Dn,p - коэффициент амбиполярной диффузии носителей заряда;
ΔlTP - длина отрезка трека, из области которого диффундируют неравновесные носители во вторую группу II транзисторов;
RВЫХ.ОТКР - выходное сопротивление (усредненное значение) открытого МОП транзистора, соединенного его собственным стоком со стоком транзистора, собирающего заряд во второй группе II транзисторов;
QПЕР - заряд переключения транзистора второй группы II транзисторов ячейки;
θ - угол наклона трека частицы относительно нормали к поверхности кристалла;
λН=(τНСП)a, aН/(τСПН).
Постоянные времени нарастания τН и спада τСП импульса фототока, образованного диффузией заряда от трека частицы, зависят от постоянной времени диффузии неравновесных носителей τD из области трека до собирающей заряд области второй группы II транзисторов ячейки. Их связь определяется из следующего выражения:
τСПD=4r2/(π2Dn,p) и τНСП/9,
где Dn,p - коэффициент амбиполярной диффузии носителей заряда.
Коэффициент λВЫХ определяется как λВЫХ=(τВЫХСП)a, аВЫХ/(τСПВЫХ), где τВЫХ=RВЫХ.ОТКР.2×СУЗЛА - постоянная времени перезаряда узла ячейки; СУЗЛА - емкость узла, заряд QПЕР на которой образует импульс помехи с амплитудой, переключающей ячейку памяти.
Заряд QТР2 следует из выражения:
QTP2=q×LET×ρSi×ΔlTp/Epn,
где LET - линейные потери энергии частицей;
q - заряд электрона;
ΔlTP - длина отрезка трека, из области которого диффундируют неравновесные носители;
ρSi - плотность кремния;
Ер,n - энергия образования одной электронно-дырочной пары.
Описанное устройство работает следующим образом.
Запись данных в ячейку памяти осуществляется в четыре узла, которыми являются стоки транзисторов 7 и 12 (выводы 3 и 6) и стоки транзисторов 8 и 11 (выводы 2 и 4). Запись и считывание производится через проходные ключи 15, 16, 17, 18.
Ячейка памяти может работать в одном из трех режимов: хранение, запись и чтение.
В режиме хранения на всех линиях 19, 20, 21, 22 выборки устанавливают неактивный уровень, что поддерживает все проходные ключи 15, 16, 17, 18 в закрытом состоянии. На выводах 3, 4, 5, 6 ячейки памяти хранятся уровни сигналов, соответствующих записанным данным.
При записи на битовые линии 23, 24, 25, 26 подают записываемые данные в дифференциальной форме. Установкой активного уровня на линиях 19, 20, 21, 22 выборки открывают проходные ключи 15, 16, 17, 18, пропуская записываемые данные (сигналы) на выводы 3, 4, 5, 6 ячейки памяти.
При чтении на линиях 19, 20, 21, 22 выборки устанавливают активный уровень. Проходные ключи 15, 16, 17, 18 открываются, позволяя считывать хранимые сигналы (данные) с выводов 3, 4, 5, 6 ячейки памяти на битовые линии 23, 24, 25, 26.
При воздействии на ячейку памяти одиночной ядерной частицы, когда трек частицы направлен от запертого транзистора одной группы I к запертому транзистору другой группы II, происходит образование вдоль трека частицы неравновесных носителей заряда, которые диффундируют к транзисторам, где выводятся в виде фототоков через стоковые электроды запертых транзисторов и перезаряжают емкости этих узлов, вызывая импульсы напряжения помехи, которые могут произвести сбой состояния ячейки памяти при превышении порога переключения.
Критичным для оценки стойкости ячейки памяти является сбой состояния в режиме хранения данных. Сбой логического состояния ячейки может произойти при воздействии частицы одновременно на два МОП транзистора ячейки памяти, находящихся в запертом состоянии, исключая воздействия на следующие пары транзисторов 7 и 9, 8 и 10, 11 и 13, 12 и 14 в их запертом состоянии, при котором происходит размыкание обратной связи в триггере ячейки памяти, что и сохраняет исходное логическое состояние ячейки памяти.
Сбой исходного состояния ячейки памяти возможен только при одновременном воздействии одиночной частицы на пару запертых транзисторов, один из которых относится к группе I транзисторов, а второй к группе II транзисторов, например, в одном из двух логических состояний ячейки памяти это пары транзисторов 7 и 12, 7 и 14, 9 и 12, 9 и 14.
Пример реализации изобретения
Устройство по изобретению реализовано в виде накопителя статического ОЗУ в составе КМОП СБИС микропроцессорной системы по проектной норме 65 нм. Накопитель содержит 32×64 предложенных ячеек памяти. Эскизное изображение конструкции одной ячейки памяти без проходных ключей 15, 16, 17, 18 приведено на фиг.2. Для достижения технического результата - повышения сбоеустойчивости ячейки памяти при воздействии одиночных ядерных частиц группы I и II транзисторов ячейки памяти (см. фиг.2) разнесены на расстояние L1,2=2,31 мкм.
Основой структуры накопителя статического ОЗУ на основе предложенных ячеек памяти является базовый элемент из четырех ячеек памяти, каждая из которых состоит из двух групп транзисторов (всего восемь групп транзисторов I-VIII), которые чередуются с группами транзисторов других ячеек в блоке памяти. Упрощенное изображение базового элемента накопителя приведено на фиг.3, где для обозначения групп транзисторов использовано обозначение из цифр I-VIII, нечетные цифры соответствуют первым группам транзисторов в ячейке, а четные - вторым группам транзисторов данной ячейки. Расположение транзисторов первой ячейки на фиг.3 соответствует расположению транзисторов в группах I и II на фиг.2. Расстояния между чувствительными парами обратно смещенных pn переходов сток-подложка транзисторов, находящихся при обратном смещении в одном из логических состояний ячейки, отмечены на фиг.3 обозначениями LAC, LAD, LBD, LBC, LAB. В другом логическом состоянии ячейки имеется такой же набор пар стоковых областей, отмеченных точечными метками на фиг.3, с такими же расстояниями между парами запертых транзисторов в другом логическом состоянии ячейки.
В таблице 1 приведены расстояния между стоковыми областями транзисторов, одновременно находящихся в запертом состоянии, для ячейки памяти в составе базового элемента ОЗУ из 4-х ячеек по проектной норме КМОП 65 нм, использованного в накопителе ОЗУ микросхемы.
Таблица 1
Расстояния между стоковыми областями транзисторов базового элемента ОЗУ из четырех ячеек памяти
Параметр HCT, мкм WCT, мкм WБ.Э, мкм LAB, мкм LAC, мкм LAD, мкм LBC, мкм LBD, мкм
Значение 3.59 0.62 4.96 0.95 3.41 2.64 2.76 2.31
Расстояние между транзисторами, одновременно находящимися в запертом состоянии в одной общей группе транзисторов LAB (см. фиг.2 и 3), не влияет на сбоеустойчивость ячейки памяти, поскольку одновременное воздействие частицы на эти транзисторы приводит к размыканию цепи обратной связи в ячейке памяти, это сохраняет исходное состояние ячейки, и хранящиеся данные остаются без изменения.
Сбоеустойчивость ячейки памяти при воздействии одиночных ядерных частиц обусловлена разделением транзисторов ячейки памяти на две группы и разнесением их на кристалле микросхемы на расстояние, больше или равном пороговому расстоянию, для исключения одновременного воздействия одиночной ядерной частицы на обе группы I и II транзисторов с уровнем больше порогового.
Сбой ячейки памяти при одновременном воздействии частицы на два обратно смещенных транзистора из разных групп I и II, например 7 и 14, происходит, когда на каждый из этих транзисторов выводятся заряды больше порогового значения переключения для данного транзистора QПОР (в диапазоне значений, например, QПОР=0,5-1,5 фКл для ячеек памяти по проектной норме КМОП 65 нм и QПОР=0,2-0,5 фКл для ячеек памяти по проектной норме КМОП 28 нм). Если же запертым транзистором в группе II от импульса фототока собирается заряд QСБ, меньше порогового заряда QСБ<QПОР, то независимо от значения заряда, собранного другим транзистором в группе I, сбоя ячейки памяти нет. Критичными при оценке сбоеустойчивости ячеек памяти являются воздействия частицы, когда ее трек проходит под малым углом к поверхности полупроводникового кристалла, что соответствует углам наклона трека частицы относительно нормали к поверхности кристалла θ=75°-60°. Наиболее жестким случаем оценки сбоеустойчивости является случай, когда трек частицы проходит в непосредственной близости или просто через область обратно смещенного pn перехода сток-подложка одного из запертых транзисторов в паре, например транзистора 7 из первой группы I, а на второй подвергнутый воздействию транзистор, например на транзистор 14 из второй группы II, действует заряд неосновных носителей, диффундирующих к нему от ближайшей к нему области трека частицы. Чтобы сбой ячейки памяти не произошел, расстояние L1,2 между парами МОП транзисторов из двух групп I и II должно быть равно или больше порогового значения LПОР.
В таблице 2 приведены пороговые значения расстояния LПОР между транзисторами двух групп I и II предложенной ячейки памяти по проектной норме КМОП 65 нм, обеспечивающие сбоеустойчивость к воздействию одиночных ядерных частиц с линейными потерями 40 и 60 МэВ·см2/мг для углов падения одиночной частицы θ=60° и 75° в зависимости от параметров транзисторов: IC.НАС=67-460 мкА, - RВЫХ.ОТКР=0.95-7.3 кОм при СУЗЛА=3 фФ. Чем выше потери энергии частицей, тем больше пороговое расстояние между чувствительными транзисторами групп I и II.
Таблица 2
Пороговые расстояния между запертыми транзисторами двух групп I и II транзисторов одной ячейки памяти LПОР
Пример № 1 2 3 4 5 6 7
θ, градус 60 60 60 60 75 75 75
LET, МэВ·см2/мг 40 60 40 60 40 60 40
ΔlTP, мкм 0.6 0.6 0.6 0.6 0.6 0.6 0.6
Dn,p, см2 10 10 10 10 10 10 10
SСБ2, мкм2 0.8 0.8 0.8 0.8 0.8 0.8 0.8
ΔlСБ2, мкм 0.6 0.6 0.6 0.6 0.6 0.6 0.6
IC.HAC, мкА 460 460 89 89 460 460 89
RВЫХ.ОТКР, кОм 0.95 0.95 5.84 5.84 0.95 0.95 5.84
QПОР, фКл 1.0 1.0 1.0 1.0 1.0 1.0 1.0
LПОР, мкм 1.16 1.34 2.00 2.31 2.50 2.88 4.34
Примечание: IC.HAC - ток стока насыщения открытого МОП транзистора, через который вытекает часть фототока, вызванного воздействием частицы
Моделирование показало, что предложенная ячейка памяти в составе КМОП ОЗУ на основе базового элемента из четырех ячеек памяти по проектной норме КМОП 65 нм обеспечит бессбойное хранение данных при воздействии одиночных частиц со значениями линейных потерь энергии LET до 60 МэВ×см2/мг при углах трека относительно нормали к поверхности кристалла микросхемы до 60°, поскольку расстояния между запертыми транзисторами двух групп I и II в обоих состояниях ячейки памяти в режиме хранения данных больше порогового значения L1,2>LПОР=2,31 мкм (см. данные в таблице 1 и таблице 2).

Claims (2)

1. Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры ОЗУ, состоящая из пар NMOП и РМОП транзисторов, соединенных между собой, с шиной источника питания и линиями выборки и линиями данных и размещенных на кристалле интегральной микросхемы, отличающаяся тем, что транзисторы объединены в две группы, каждая из которых содержит одну пару NMOП и РМОП транзисторов с объединенными стоками, один NMOП транзистор и один РМОП транзистор, соединенные своими затворами с объединенными стоками этой пары, причем эти две группы транзисторов размещены на кристалле интегральной микросхемы одна от другой на расстоянии, равном или больше порогового расстояния, для исключения одновременного воздействия одиночной ядерной частицы на обе группы транзисторов с уровнем больше порогового.
2. Ячейка памяти по п.1, отличающаяся тем, что группы транзисторов размещены на кристалле интегральной микросхемы одна за другой, при этом i-я и (i+К)-я группы транзисторов образуют i-ю ячейку памяти, где i=1, 2,…, К.
RU2013143517/08A 2013-09-26 2013-09-26 Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу RU2554849C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013143517/08A RU2554849C2 (ru) 2013-09-26 2013-09-26 Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013143517/08A RU2554849C2 (ru) 2013-09-26 2013-09-26 Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу

Publications (2)

Publication Number Publication Date
RU2013143517A RU2013143517A (ru) 2015-04-10
RU2554849C2 true RU2554849C2 (ru) 2015-06-27

Family

ID=53282274

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013143517/08A RU2554849C2 (ru) 2013-09-26 2013-09-26 Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу

Country Status (1)

Country Link
RU (1) RU2554849C2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2621011C1 (ru) * 2016-05-25 2017-05-30 Федеральное государственное учреждение "Федеральный научный центр Научно-исследовательский институт системных исследований Российской академии наук" (ФГУ ФНЦ НИИСИ РАН) Логический элемент сравнения комплементарной металл-оксид-полупроводниковой структуры ассоциативного селектора запоминающего устройства
RU184546U1 (ru) * 2018-07-24 2018-10-30 Акционерное общество Научно-производственный центр "Электронные вычислительно-информационные системы" (АО НПЦ "ЭЛВИС") Радиационно-стойкий элемент памяти для статических оперативных запоминающих устройств на комплементарных металл-окисел-полупроводник транзисторах

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2209507C1 (ru) * 2002-05-13 2003-07-27 Институт проблем управления им. В.А. Трапезникова РАН Парафазное каскадное логическое устройство на кмдп транзисторах
US6744661B1 (en) * 2002-05-15 2004-06-01 Virage Logic Corp. Radiation-hardened static memory cell using isolation technology
US8014184B1 (en) * 2009-09-14 2011-09-06 Xilinx, Inc. Radiation hardened memory cell
RU2470390C1 (ru) * 2011-05-03 2012-12-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Санкт-Петербургский государственный политехнический университет" (ФГБОУ ВПО "СПбГПУ") Статическая запоминающая ячейка с двумя адресными входами

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2209507C1 (ru) * 2002-05-13 2003-07-27 Институт проблем управления им. В.А. Трапезникова РАН Парафазное каскадное логическое устройство на кмдп транзисторах
US6744661B1 (en) * 2002-05-15 2004-06-01 Virage Logic Corp. Radiation-hardened static memory cell using isolation technology
US8014184B1 (en) * 2009-09-14 2011-09-06 Xilinx, Inc. Radiation hardened memory cell
RU2470390C1 (ru) * 2011-05-03 2012-12-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Санкт-Петербургский государственный политехнический университет" (ФГБОУ ВПО "СПбГПУ") Статическая запоминающая ячейка с двумя адресными входами

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2621011C1 (ru) * 2016-05-25 2017-05-30 Федеральное государственное учреждение "Федеральный научный центр Научно-исследовательский институт системных исследований Российской академии наук" (ФГУ ФНЦ НИИСИ РАН) Логический элемент сравнения комплементарной металл-оксид-полупроводниковой структуры ассоциативного селектора запоминающего устройства
RU184546U1 (ru) * 2018-07-24 2018-10-30 Акционерное общество Научно-производственный центр "Электронные вычислительно-информационные системы" (АО НПЦ "ЭЛВИС") Радиационно-стойкий элемент памяти для статических оперативных запоминающих устройств на комплементарных металл-окисел-полупроводник транзисторах

Also Published As

Publication number Publication date
RU2013143517A (ru) 2015-04-10

Similar Documents

Publication Publication Date Title
US11699484B2 (en) Scalable floating body memory cell for memory compilers and method of using floating body memories with memory compilers
US10163491B2 (en) Memory circuit having shared word line
Chang et al. A 20nm 112Mb SRAM in High-к metal-gate with assist circuitry for low-leakage and low-V MIN applications
Qazi et al. Challenges and directions for low-voltage SRAM
Karl et al. A 4.6 GHz 162 Mb SRAM design in 22 nm tri-gate CMOS technology with integrated read and write assist circuitry
KR20140110710A (ko) 듀얼 포트 sram 시스템
TWI720237B (zh) 靜態隨機存取記憶體單元、佈局圖案及其操作方法
US20140191328A1 (en) Semiconductor memory device
JP2518133B2 (ja) スタティック型半導体記憶装置
Zheng et al. The increased single-event upset sensitivity of 65-nm DICE SRAM induced by total ionizing dose
RU2554849C2 (ru) Ячейка памяти комплементарной металл-оксид-полупроводниковой структуры озу
Luk et al. A novel dynamic memory cell with internal voltage gain
FR2979738A1 (fr) Memoire sram a circuits d&#39;acces en lecture et en ecriture separes
Qazi et al. A low-voltage 1Mb FeRAM in 0.13 μm CMOS featuring time-to-digital sensing for expanded operating margin in scaled CMOS
US20120280133A1 (en) Neutron detector having plurality of sensing elements
Meinerzhagen et al. Design and failure analysis of logic-compatible multilevel gain-cell-based DRAM for fault-tolerant VLSI systems
RU2692307C1 (ru) Радиационно-стойкий элемент памяти для статических оперативных запоминающих устройств на комплементарных металл-окисел-полупроводник транзисторах
JPS6337505B2 (ru)
RU2541894C1 (ru) Триггер комплементарной металл-оксид-полупроводниковой структуры микросхемы
Lupo et al. Design of resistive non-volatile memories for rad-hard applications
JPS6298765A (ja) ダイナミツクランダムアクセスメモリ
RU184546U1 (ru) Радиационно-стойкий элемент памяти для статических оперативных запоминающих устройств на комплементарных металл-окисел-полупроводник транзисторах
RU2621011C1 (ru) Логический элемент сравнения комплементарной металл-оксид-полупроводниковой структуры ассоциативного селектора запоминающего устройства
Casse et al. A novel concept for a fully digital particle detector
Fredeman et al. 17.4 A 14nm 1.1 Mb embedded DRAM macro with 1ns access

Legal Events

Date Code Title Description
PD4A Correction of name of patent owner