RU2533449C1 - Радиочастотный безопасный логический элемент "и" - Google Patents

Радиочастотный безопасный логический элемент "и" Download PDF

Info

Publication number
RU2533449C1
RU2533449C1 RU2013145417/08A RU2013145417A RU2533449C1 RU 2533449 C1 RU2533449 C1 RU 2533449C1 RU 2013145417/08 A RU2013145417/08 A RU 2013145417/08A RU 2013145417 A RU2013145417 A RU 2013145417A RU 2533449 C1 RU2533449 C1 RU 2533449C1
Authority
RU
Russia
Prior art keywords
inputs
signal
frequency
output
outputs
Prior art date
Application number
RU2013145417/08A
Other languages
English (en)
Inventor
Игорь Давидович Долгий
Александр Георгиевич Кулькин
Станислав Александрович Кулькин
Юрий Эдуардович Пономарев
Игорь Наумович Розенберг
Original Assignee
Игорь Давидович Долгий
Александр Георгиевич Кулькин
Станислав Александрович Кулькин
Юрий Эдуардович Пономарев
Игорь Наумович Розенберг
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Игорь Давидович Долгий, Александр Георгиевич Кулькин, Станислав Александрович Кулькин, Юрий Эдуардович Пономарев, Игорь Наумович Розенберг filed Critical Игорь Давидович Долгий
Priority to RU2013145417/08A priority Critical patent/RU2533449C1/ru
Application granted granted Critical
Publication of RU2533449C1 publication Critical patent/RU2533449C1/ru

Links

Abstract

Изобретение относится к высокочастотной измерительной технике и может быть использовано для создания специализированных вычислительных структур и построения на их основе контроллеров для создания критичных систем управления железнодорожным транспортом. Техническим результатом является повышение надежности работы за счет обеспечения перехода элемента в безопасное состояние в случае попадания на вход смеси сигналов при коротком замыкании в аппаратном устройстве. Устройство содержит смесители, фильтр верхних частот, сумматоры, полосовые фильтры, вычислители огибающей сигнала, вычитатели, пороговые элементы, аналоговые ключи. 1 ил.

Description

Изобретение относится к высокочастотной измерительной технике и может быть использовано для создания специализированных вычислительных структур и построения на их основе контроллеров для создания критичных систем управления железнодорожным транспортом.
Известны устройства, выполняющие логические функции при приеме радиочастотных сигналов (RU 2465645 С1 27.10.2012, SU 1251320 А1 15.08.1986, SU 1615878 А1 23.12.1990, US 20070150794 А1 28.06.2007). Недостатком данных устройств является низкая безопасность от ложного срабатывания.
Наиболее близкий к предлагаемому по функциональным особенностям элементу является представленный в (Кичак В.М. Радiочастотнi та широтно-iмпульснi елементи цифровоï технiки / В.М. Кичак, О.О. Семенова. - Монографiя Вiнниця: УНIВЕРСУМ-Вiнниця, 2008 - 163 с.) радиочастотный логический элемент «И», который содержит смеситель частот 1, имеющий два входа, на каждый из которых подается частота либо f0, либо частота f1, при этом f1>f0, соединенный с фильтром верхних частот 2 (выделяющий частоту f0 и выше), который, в свою очередь, соединен со смесителями 3 и 4, имеющими по два входа каждый, причем на смеситель 3 подается частота f0, а на смеситель 4 - частота f1. Смесители 3 и 4 соединены с сумматором 5, который, в свою очередь, соединяется с полосовым фильтром 6, выделяющим частоту f0, помимо прочего смеситель 4 соединяется так же с полосовым фильтром 7, выделяющим частоту f1. Далее выходы смесителей 6 и 7 соединяются с входом сумматора 17. Таким образом, при поступлении на вход элемента двух сигналов с частотой f1 представленная схема позволяет получить на выходе сигнал с частотой f1, а во всех остальных случаях - сигнал с частотой f0.
Недостатком данного устройства является то, что в результате появления на одном или обоих входах элемента смеси частот f0 и f1 (при коротком замыкании дорожек в аппаратном устройстве) элемент пропускает на выход суммарный сигнал этих частот, что недопустимо для критичных систем, таких как системы управления железнодорожным транспортом.
Технический результат заключается в повышении надежности работы путем обеспечения перехода элемента в безопасное состояние в случае попадания на вход смеси сигналов при коротком замыкании в аппаратном устройстве.
Для этого предлагается радиочастотный безопасный логический элемент И, содержащий первый смеситель, выход которого соединен через фильтр верхних частот с входами первого и второго сумматоров и первыми входами второго и третьего смесителей, выходы которых соединены соответственно со вторыми входами первого и второго сумматоров, выходы которых соединены соответственно через первый и второй полосовые фильтры с входами первого и второго вычислителей огибающей сигнала, выходы которых соединены соответственно с первыми и вторыми входами первого и второго вычитателей, выходы которых через первый и второй пороговые элементы соединены соответственно с управляющими входами первого и второго аналоговых ключей, выходы которых соединены с входами третьего сумматора, при этом выход второго смесителя соединен с третьим входом второго сумматора.
На фиг.1 представлена структурная электрическая схема радиочастотного безопасного логического элемента И.
Радиочастотный безопасный логический элемент И содержит первый смеситель 1, фильтр верхних частот 2, второй и третий смесители 3 и 4, первый и второй сумматоры 5 и 6, первый и второй полосовые фильтры 7 и 8, первый и второй вычислители огибающей сигнала 9 и 10, первый и второй вычитатели 11 и 12, первый и второй пороговые элементы 13 и 14, первый и второй аналоговые ключи 15 и 16, и третий сумматор 17.
Элемент функционирует следующим образом.
В условиях нормального режима работы входные информационные сигналы X1 и Х2 с частотами f1 и амплитудой А поступают на вход первого смесителя 1. Результирующий сигнал подается на фильтр верхних частот 2, пропускающий частоты, выше частоты f0. Так как на вход подавались сигналы с частотой f1, то фильтр верхних частот 2 пропускает поступивший на вход после первого смесителя 1 сигнал с частотой 2f1 на входы второго и третьего смесителей 3 и 4, а также с первого и второго сумматоров 5 и 6. На вход первого сумматора 5 поступают сигналы с выхода фильтра верхних частот 2, первого смесителя 3 и второго смесителя 4, а на вход второго сумматора 6 поступают сигналы с выходов фильтра верхних частот 2 и второго смесителя 4. С выходов первого и второго сумматоров 5 и 6 сигналы поступают на вход соответственно первого и второго полосовых фильтров 7 и 8 и далее на входы первого и второго вычислителей огибающей сигнала 9 и 10 соответственно. Первый полосовой фильтр 7 настроен на пропуск сигнала с частотой f0, поэтому на его выходе будет нулевой сигнал, а следовательно, на выходе первого вычислителя огибающей сигнала 9 будет присутствовать нулевой сигнал. Второй полосовой фильтр 8 настроен так, чтобы выделять сигнал с частотой f1, таким образом, на его выходе будет присутствовать сигнал с частотой f1, что соответственно приведет к возникновению огибающей сигнала с амплитудой А на выходе второго вычислителя огибающей сигнала 10. Выходы вычислителей огибающей сигнала 9 и 10 соединены с входами первого и второго вычитателей 11 и 12. Таким образом, на выходе первого вычитателя 11 будет присутствовать сигнал с амплитудой -А, а на выходе второго вычитателя 12 - сигнал с амплитудой +А. Выходы первого и второго вычитателей 11 и 12 соединены с входами второго и первого пороговых элементов 14 и 13 соответственно. Следовательно, на выходе второго порогового элемента 14 будет присутствовать логический ноль, на выходе первого порогового элемента 13 - логическая единица. Первый и второй пороговые элементы 13 и 14 соединены с входами второго и первого аналоговых ключей 16 и 15 соответственно (работают по принципу: если на входе есть логическая единица, полезный сигнал пропускается, если нет - блокируется). Поэтому на выходе первого аналогового ключа 15 будет присутствовать ноль, а на выходе второго аналогового ключа 16 - полезный сигнал с частотой f1. Выходы аналоговых ключей соединены с входом сумматора третьего 17, на выходе которого в данном случае будет присутствовать сигнал с частотой f1. В случае подачи на один или оба входа сигнала с частотой f0 на выходе первого вычитателя 11 будет присутствовать сигнал с амплитудой +А, а на выходе второго вычитателя 12 - сигнал с амплитудой -А, следствием чего будет являться появление логической единицы на выходе первого порогового элемента 13 и логического нуля на выходе второго порогового элемента 14, что соответственно приведет к срабатыванию первого аналогового ключа 15 и появлению на выходе сигнала с частотой f0.
В условиях неисправности: случай короткого замыкания, при котором на один или оба входа попадают сигналы с частотами f0 и f1, логический элемент сработает следующим образом: первый и второй полосовые фильтры 7 и 8 выделят частоты f0 и f1 соответственно и передадут их на вход первого и второго вычислителей огибающей сигнала 9 и 10 соответственно. С выходов первого и второго вычислителей огибающей сигнала 9 и 10 вычисленные огибающие сигналов будут переданы на входы первого и второго вычитателей 11 и 12 соответственно. В результате с выходов второго и первого пороговых элементов 14 и 13 на первый и второй аналоговые ключи 15 и 16 поступят логические нули, что приведет к их несрабатыванию. В результате на выходе схемы будет нулевой сигнал, что удовлетворяет требованиям, предъявляемым к элементам, используемым при построении функциональных узлов железнодорожных критичных систем.
В случае обрыва или подачи на вход нулевого сигнала на входе сигналы будут отсутствовать и соответственно на выходе тоже будет нулевой сигнал.

Claims (1)

  1. Радиочастотный безопасный логический элемент И, содержащий первый смеситель, выход которого соединен через первый фильтр верхних частот с входами первого и второго сумматоров и первыми входами второго и третьего смесителей, выходы которых соединены соответственно со вторыми входами первого и второго сумматоров, выходы которых соединены соответственно через первый и второй полосовые фильтры с входами первого и второго вычислителей огибающей сигнала, выходы которых соединены соответственно с первыми и вторыми входами первого и второго вычитателей, выходы которых через первый и второй пороговые элементы соединены соответственно с управляющими входами первого и второго аналоговых ключей, выходы которых соединены с входами третьего сумматора, при этом выход второго смесителя соединен с третьим входом второго сумматора.
RU2013145417/08A 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "и" RU2533449C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013145417/08A RU2533449C1 (ru) 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "и"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013145417/08A RU2533449C1 (ru) 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "и"

Publications (1)

Publication Number Publication Date
RU2533449C1 true RU2533449C1 (ru) 2014-11-20

Family

ID=53382712

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013145417/08A RU2533449C1 (ru) 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "и"

Country Status (1)

Country Link
RU (1) RU2533449C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1401596A1 (ru) * 1986-05-25 1988-06-07 Винницкий политехнический институт Логический элемент
SU1499479A1 (ru) * 1987-12-07 1989-08-07 Конструкторское Бюро Главного Управления Сигнализации И Связи Мпс Ссср Безопасный логический элемент
SU1599986A1 (ru) * 1988-07-12 1990-10-15 Винницкий политехнический институт Радиоимпульсный логический элемент И
RU2009612C1 (ru) * 1991-06-27 1994-03-15 Научно-исследовательский и проектно-конструкторский институт средств автоматизации на железнодорожном транспорте "НИИжелдоравтоматизация" Логический элемент

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1401596A1 (ru) * 1986-05-25 1988-06-07 Винницкий политехнический институт Логический элемент
SU1499479A1 (ru) * 1987-12-07 1989-08-07 Конструкторское Бюро Главного Управления Сигнализации И Связи Мпс Ссср Безопасный логический элемент
SU1599986A1 (ru) * 1988-07-12 1990-10-15 Винницкий политехнический институт Радиоимпульсный логический элемент И
RU2009612C1 (ru) * 1991-06-27 1994-03-15 Научно-исследовательский и проектно-конструкторский институт средств автоматизации на железнодорожном транспорте "НИИжелдоравтоматизация" Логический элемент

Similar Documents

Publication Publication Date Title
TWI486853B (zh) A Noise Reduction Method, Equipment and System Based on Capacitive Screen Touch Detection
US8558579B2 (en) Digital glitch filter
JP6249315B2 (ja) タッチスクリーン干渉抑制方法および装置、ならびに端末デバイス
US10734803B2 (en) Travelling wave protection of a transmission line based on high-pass filtering
WO2009154797A3 (en) Frequency responsive bus coding
EP3423849B1 (en) Ultra-fast autonomous clock monitoring circuit for safe and secure automotive applications
US8860468B1 (en) Clock multiplexer
CN104715121A (zh) 基于三模冗余的防御硬件木马威胁的电路安全性设计方法
CN112436902B (zh) 信号检测电路及电子设备
RU2533449C1 (ru) Радиочастотный безопасный логический элемент "и"
US10074969B2 (en) Travelling wave protection of a transmission line
KR101327888B1 (ko) 터치 패널 시스템의 믹서 회로 및 방법
RU2525753C1 (ru) Радиочастотный безопасный логический элемент "или"
RU2533447C1 (ru) Радиочастотный безопасный логический элемент "не"
CN103838433A (zh) 一种触控装置及电子设备
CN110647059A (zh) 适用于无人机高可靠性飞行控制的计算机系统
CN106873616A (zh) 一种飞行控制系统地面状态的判定方法
KR101157602B1 (ko) 하이브리드 부분 방전 진단 방법 및 장치
JP2014165812A (ja) 異常検出保護回路
CN110554801A (zh) 干扰检测
EP2448165B1 (en) Redundant data bus
US20150030117A1 (en) Shift frequency divider circuit
JPS58146864A (ja) 位相検出装置
CN111241780A (zh) 用于集成电路的防止故障注入控制信号的方法及集成电路
JP6312209B2 (ja) ディジタル形保護継電器

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20191011