RU2525753C1 - Радиочастотный безопасный логический элемент "или" - Google Patents

Радиочастотный безопасный логический элемент "или" Download PDF

Info

Publication number
RU2525753C1
RU2525753C1 RU2013145416/08A RU2013145416A RU2525753C1 RU 2525753 C1 RU2525753 C1 RU 2525753C1 RU 2013145416/08 A RU2013145416/08 A RU 2013145416/08A RU 2013145416 A RU2013145416 A RU 2013145416A RU 2525753 C1 RU2525753 C1 RU 2525753C1
Authority
RU
Russia
Prior art keywords
inlets
signal
inputs
outlets
mixer
Prior art date
Application number
RU2013145416/08A
Other languages
English (en)
Inventor
Игорь Давидович Долгий
Александр Георгиевич Кулькин
Станислав Александрович Кулькин
Юрий Эдуардович Пономарев
Игорь Наумович Розенберг
Original Assignee
Игорь Давидович Долгий
Александр Георгиевич Кулькин
Станислав Александрович Кулькин
Юрий Эдуардович Пономарев
Игорь Наумович Розенберг
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Игорь Давидович Долгий, Александр Георгиевич Кулькин, Станислав Александрович Кулькин, Юрий Эдуардович Пономарев, Игорь Наумович Розенберг filed Critical Игорь Давидович Долгий
Priority to RU2013145416/08A priority Critical patent/RU2525753C1/ru
Application granted granted Critical
Publication of RU2525753C1 publication Critical patent/RU2525753C1/ru

Links

Landscapes

  • Train Traffic Observation, Control, And Security (AREA)

Abstract

Изобретение относится к высокочастотной измерительной технике. Технический результат - повышение надежности работы путем обеспечения перехода элемента в безопасное состояние в случае попадания на вход смеси сигналов при коротком замыкании в аппаратном устройстве. Радиочастотный безопасный логический элемент ИЛИ, содержащий первый смеситель, выход которого соединен через первый фильтр верхних частот со входами первого и второго сумматоров и первыми входами второго и третьего смесителей, выходы которых соединены соответственно со вторыми входами первого и второго сумматоров, выходы которых соединены соответственно через первый и второй полосовые фильтры со входами первого и второго вычислителей огибающей сигнала, выходы которых соединены соответственно с первыми и вторыми входами первого и второго вычитателей, выходы которых через первый и второй пороговые элементы соединены соответственно с управляющими входами первого и второго аналоговых ключей, выходы которых соединены со входами третьего сумматора, при этом выход первого смесителя соединен с третьим входом третьего сумматора. 1 ил.

Description

Изобретение относится к высокочастотной измерительной технике и может быть использовано для создания специализированных вычислительных структур и построения на их основе контроллеров для создания критичных систем управления железнодорожным транспортом.
Известны устройства, выполняющие логические функции при приеме радиочастотных сигналов (RU 2465645 С1 27.10.2012, SU 1251320 А1 15.08.1986, SU 1615878 А1 23.12.1990, US 20070150794 А1 28.06.2007). Недостатком данных устройств является низкая безопасность от ложного срабатывания.
Наиболее близким к предлагаемому по функциональным особенностям элементу является представленный в (Кичак В. М. Радiчастотнi та широтно-iмпульснi елементи цифровоï технiки / В. М. Кичак, О. О. Семенова. - Монографiя Вiнниця: УНIВЕРСУМ-Вiнниця, 2008 - 163 с.) радиочастотный логический элемент ИЛИ, который содержит смеситель частот, имеющий два входа, на один из которых подается частота f0, а на другой - частота f1, при этом f1>f0, соединенный с фильтром верхних частот (выделяющий частоту f0 и выше), который в свою очередь соединен со смесителями, имеющими по два входа каждый, причем на смеситель подается частота f1, а на смеситель - частота f1. Смесители соединены с сумматором, который в свою очередь соединяется с полосовым фильтром, выделяющим частоту f0, помимо прочего смеситель соединяется также с полосовым фильтром, выделяющим частоту f1. Далее выходы смесителей соединяются с входом сумматора. Таким образом, при поступлении на каждый вход элемента сигналов с частотой f0 представленная схема позволяет получить на выходе сигнал с частотой f0, а во всех остальных случаях - сигнал с частотой f1.
Недостатком данного устройства является то, что в результате попадания на вход элемента смеси частот f0 и f1 (при коротком замыкании дорожек в аппаратном устройстве) элемент пропускает на выход суммарный сигнал этих частот, что недопустимо для критичных систем, таких как системы управления железнодорожным транспортом.
Технический результат заключается в повышении надежности работы путем обеспечения перехода элемента в безопасное состояние в случае попадания на вход смеси сигналов при коротком замыкании в аппаратном устройстве.
Для этого предлагается радиочастотный безопасный логический элемент ИЛИ, содержащий первый смеситель, выход которого соединен через фильтр верхних частот со входами первого и второго сумматоров и первыми входами второго и третьего смесителей, выходы которых соединены соответственно со вторыми входами первого и второго сумматоров, выходы которых соединены соответственно через первый и второй полосовые фильтры со входами первого и второго вычислителей огибающей сигнала, выходы которых соединены соответственно с первыми и вторыми входами первого и второго вычитателей, выходы которых через первый и второй пороговые элементы соединены соответственно с управляющими входами первого и второго аналоговых ключей, выходы которых соединены со входами третьего сумматора, при этом выход первого смесителя соединен с третьим входом третьего сумматора.
На чертеже представлена структурная электрическая схема радиочастотного безопасного логического элемента ИЛИ.
Радиочастотный безопасный логический элемент ИЛИ содержит первый смеситель 1, фильтр верхних частот 2, второй и третий смесители 3 и 4, первый и второй сумматоры 5 и 6, первый и второй полосовые фильтры 7 и 8, первый и второй вычислители огибающей сигнала 9 и 10, первый и второй вычитатели 11 и 12, первый и второй пороговые элементы 13 и 14, первый и второй аналоговые ключи 15 и 16 и третий сумматор 17.
Элемент функционирует следующим образом.
В условиях нормального режима работы входные информационные сигналы X1 и Х2 с частотами f1 и амплитудой А поступают на вход первого смесителя 1. Результирующий сигнал подается на фильтр верхних частот 2 пропускающий частоты, выше частоты f0. Так как на вход подавались сигналы с частотой f1, то фильтр верхних частот 2 пропускает поступивший на вход после первого смесителя 1 сигнал с частотой 2f1 на входы второго и третьего смесителей 3 и 4, а также с первого и второго сумматоров 5 и 6. На вход первого сумматора 5 поступают сигналы с выхода фильтра верхних частот 2 и первого смесителя 3, а на вход второго сумматора 6 поступают сигналы с фильтра верхних частот 2, второго смесителя 3 и третьего смесителя 4. С выходов первого и второго сумматоров 5 и 6 сигналы поступают на вход первого и второго полосовых фильтров 7 и 8 соответственно и далее на вход первого и второго вычислителей огибающей сигнала 9 и 10 соответственно. Первый полосовой фильтр 7 настроен на пропуск сигнала с частотой f0, поэтому на его выходе будет нулевой сигнал, а следовательно, на выходе первого вычислителя огибающей сигнала 9 будет присутствовать нулевой сигнал. Второй полосовой фильтр 8 настроен так, чтобы выделять сигнал с частотой f1, таким образом, на его выходе будет присутствовать сигнал с частотой f1, что соответственно приведет к возникновению огибающей сигнала с амплитудой А на выходе второго вычислителя огибающей сигнала 10. Выходы первого и второго вычислителей огибающей сигнала 9 и 10 соединены со входами первого и второго вычитателей 11 и 12. Таким образом, на выходе первого вычитателя 11 будет присутствовать сигнал с амплитудой -А, а на выходе второго вычитателя 12 - сигнал с амплитудой +А. Выходы первого и второго вычитателей 11 и 12 соединены со входами первого и второго пороговых элементов 14 и ПЭ 13 соответственно. Следовательно, на выходе второго порогового элемента 14 будет присутствовать логический ноль, на выходе первого порогового элемента 13 - логическая единица. Первый и второй пороговые элементы 14 и 13 соединены со входами первого и второго аналоговых ключей 15 и 16 (работают по принципу: если на входе есть логическая единица, полезный сигнал пропускается, если нет - блокируется) соответственно. Поэтому на выходе первого аналогового ключа 15 будет присутствовать ноль, а на выходе второго аналогового ключа 16 - полезный сигнал с частотой f1. Выходы первого и второго аналоговых ключей 15 и 16 соединены со входом третьего сумматора 17, на выходе которого в данном случае будет присутствовать сигнал с частотой f1. В случае подачи на оба входа сигнала с частотой f0 на выходе первого вычитателя 11 будет присутствовать сигнал с амплитудой +А, а на выходе второго вычитателя 12 - сигнал с амплитудой -А, следствием чего будет являться появление логической единицы на выходе первого порогового элемента 13 и логического нуля на выходе элемента второго 14, что соответственно приведет к срабатыванию первого аналогового ключа 15 и появлению на выходе сигнала с частотой f0.
В условиях неисправности: случай короткого замыкания, при котором на один (при условии что на другой вход подается частота f0) или оба входа попадают сигналы с частотами f0 и f1, логический элемент сработает следующим образом: первый и второй полосовые фильтры 7 и 8 выделят частоты f0 и f1 соответственно и передадут их на вход первого и второго вычислителей огибающей сигнала 9 и 10 соответственно. С выходов первого и второго вычислителей огибающей сигнала 9 и 10 вычисленные огибающие сигналов будут переданы на входы первого и второго вычитателей 11 и 12 соответственно, с выходов которых на входы первого и второго пороговых элементов 14 и 13 поступят нулевые сигналы. В результате с выходов первого и второго пороговых элементов 14 и 13 на первый и второй аналоговые ключи 15 и 16 поступят логические нули, что приведет к их несрабатыванию. В результате на выходе схемы будет нулевой сигнал, что удовлетворяет требованиям, предъявляемым к элементам, используемым при построении функциональных узлов железнодорожных критичных систем.
В случае обрыва или подачи на вход нулевого сигнала на входе сигналы будут отсутствовать и, соответственно, на выходе тоже будет нулевой сигнал.

Claims (1)

  1. Радиочастотный безопасный логический элемент ИЛИ, содержащий первый смеситель, выход которого соединен через первый фильтр верхних частот со входами первого и второго сумматоров и первыми входами второго и третьего смесителей, выходы которых соединены соответственно со вторыми входами первого и второго сумматоров, выходы которых соединены соответственно через первый и второй полосовые фильтры со входами первого и второго вычислителей огибающей сигнала, выходы которых соединены соответственно с первыми и вторыми входами первого и второго вычитателей, выходы которых через первый и второй пороговые элементы соединены соответственно с управляющими входами первого и второго аналоговых ключей, выходы которых соединены со входами третьего сумматора, при этом выход первого смесителя соединен с третьим входом третьего сумматора.
RU2013145416/08A 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "или" RU2525753C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013145416/08A RU2525753C1 (ru) 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "или"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013145416/08A RU2525753C1 (ru) 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "или"

Publications (1)

Publication Number Publication Date
RU2525753C1 true RU2525753C1 (ru) 2014-08-20

Family

ID=51384616

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013145416/08A RU2525753C1 (ru) 2013-10-10 2013-10-10 Радиочастотный безопасный логический элемент "или"

Country Status (1)

Country Link
RU (1) RU2525753C1 (ru)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1499479A1 (ru) * 1987-12-07 1989-08-07 Конструкторское Бюро Главного Управления Сигнализации И Связи Мпс Ссср Безопасный логический элемент
SU1707756A1 (ru) * 1990-03-20 1992-01-23 Московский Институт Инженеров Железнодорожного Транспорта Безопасный логический элемент
US5727856A (en) * 1995-11-14 1998-03-17 Robert Bosch Gmbh Slip controller for a drive slip control system
RU106410U1 (ru) * 2010-12-02 2011-07-10 Олег Мирославович Проталинский Система автоматической аутентификации в информационных системах и интернет-ресурсах при помощи персональных идентификаторов
RU2465645C1 (ru) * 2011-11-01 2012-10-27 Открытое акционерное общество "АНГСТРЕМ" Интегральная микросхема радиочастотного идентификатора

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1499479A1 (ru) * 1987-12-07 1989-08-07 Конструкторское Бюро Главного Управления Сигнализации И Связи Мпс Ссср Безопасный логический элемент
SU1707756A1 (ru) * 1990-03-20 1992-01-23 Московский Институт Инженеров Железнодорожного Транспорта Безопасный логический элемент
US5727856A (en) * 1995-11-14 1998-03-17 Robert Bosch Gmbh Slip controller for a drive slip control system
RU106410U1 (ru) * 2010-12-02 2011-07-10 Олег Мирославович Проталинский Система автоматической аутентификации в информационных системах и интернет-ресурсах при помощи персональных идентификаторов
RU2465645C1 (ru) * 2011-11-01 2012-10-27 Открытое акционерное общество "АНГСТРЕМ" Интегральная микросхема радиочастотного идентификатора

Similar Documents

Publication Publication Date Title
EP2982037B1 (en) Electronically tunable filter
TWI486853B (zh) A Noise Reduction Method, Equipment and System Based on Capacitive Screen Touch Detection
US8558579B2 (en) Digital glitch filter
US8860468B1 (en) Clock multiplexer
US20160370928A1 (en) Touch control driving unit, driving method thereof and touch control driving circuit
CN101231334A (zh) Vor监视接收装置及vor监视接收方法
CN112436902B (zh) 信号检测电路及电子设备
CN102394580B (zh) 一种带有启动电路的部分共模反馈全差分运算放大器
CN110311659A (zh) 一种触发器及集成电路
RU2525753C1 (ru) Радиочастотный безопасный логический элемент "или"
US8242951B2 (en) System and method for generating a reference signal for phase calibration of a system
RU2533449C1 (ru) Радиочастотный безопасный логический элемент "и"
RU2533447C1 (ru) Радиочастотный безопасный логический элемент "не"
CN106888015B (zh) 一种宽带捷变频毫米波频率综合器
CN104583077A (zh) 具有冗余逻辑的包括晶体管和熔断器的用于切断电力供应的电路
CN205453665U (zh) 一种集成化微波频率源组件
CN107911111A (zh) 一种基于锁相环和矩阵开关的s波段快跳频率源
US20150030117A1 (en) Shift frequency divider circuit
JP6312209B2 (ja) ディジタル形保護継電器
RU2379708C1 (ru) Устройство для предупреждения столкновения вертолета с высоковольтными линиями электропередач
CN105610438B (zh) 一种除三分频器电路
JPS58146864A (ja) 位相検出装置
US9103906B2 (en) Radar apparatus utilizing multiple transmission channels
US11977129B2 (en) Arc fault detector utilizing a broadband spectrum
US8855836B2 (en) Methods and systems for implementing software-selectable multipurpose aircraft pins

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20191011