RU2517269C2 - Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную - Google Patents

Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную Download PDF

Info

Publication number
RU2517269C2
RU2517269C2 RU2012110699/08A RU2012110699A RU2517269C2 RU 2517269 C2 RU2517269 C2 RU 2517269C2 RU 2012110699/08 A RU2012110699/08 A RU 2012110699/08A RU 2012110699 A RU2012110699 A RU 2012110699A RU 2517269 C2 RU2517269 C2 RU 2517269C2
Authority
RU
Russia
Prior art keywords
input
output
information
counter
subtractor
Prior art date
Application number
RU2012110699/08A
Other languages
English (en)
Other versions
RU2012110699A (ru
Inventor
Владимир Михайлович Питолин
Анна Александровна Ступина
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет"
Priority to RU2012110699/08A priority Critical patent/RU2517269C2/ru
Publication of RU2012110699A publication Critical patent/RU2012110699A/ru
Application granted granted Critical
Publication of RU2517269C2 publication Critical patent/RU2517269C2/ru

Links

Abstract

Изобретение относится к области радиотехники и может быть использовано в устройствах передачи непрерывного информационного потока по каналу (сети) пакетной связи. Технический результат - компенсация больших блужданий тактовых импульсов (джиттера). Это достигается увеличением в 2n раз периода дискриминационной характеристики. Устройство содержит фильтр нижних частот и генератор, управляемый кодом, а также счетчик записи, счетчик чтения, два вычитателя, формирователь импульса начальной установки и запоминающее устройство. При этом на второй (инверсный) вход второго вычитателя подана константа 2n-1 (n - разрядность счетчиков), первый вход и выход запоминающего устройства являются соответственно информационным входом и информационным выходом устройства, входом тактовых импульсов которого является первый вход счетчика записи, а выход генератора, управляемого кодом является выходом таковых импульсов устройства. 1 ил.

Description

Изобретение относится к области радиотехники и может быть использовано в устройствах передачи непрерывного информационного потока по каналу (сети) пакетной связи.
Известно устройство, описанное в патенте РФ №2261528, H03L 7/00, «Компенсатор блуждания фазы импульсов сетевой синхронизации», в котором джиттер рассматривается как паразитная времяимпульсная модуляция, и его компенсация происходит во времяимпульсном демодуляторе, который управляется в противофазе входному джиттеру.
Известное устройство состоит из последовательно соединенных амплитудного ограничителя, временного дискриминатора, фильтра нижних частот, импульсного автогенератора, управляемого по фазе напряжением. Выход автогенератора соединен со вторым (опорным) входом временного дискриминатора, отличающегося тем, что в него дополнительно введены аналоговый фазоинвертор, времяимпульсный модулятор, линия задержки. При этом низкочастотный вход модулятора подключен к выходу фильтра нижних частот через фазоинвертор, а его высокочастотный вход - к выходу амплитудного ограничителя через линию задержки. Выход модулятора является выходом всего компенсатора.
Однако это устройство работоспособно, если величина джиттера меньше длительности информационного символа. Это условие может выполняться в том случае, когда причиной джиттера являются нестабильность задающего генератора, помехи в канале связи, изменения параметров канала во времени, различная скорость распространения частотных составляющих одного и того же сигнала. Основным недостатком прототипа является невозможность функционирования при джиттере, большем т/2 (т - длительность информационного символа). Это объясняется тем, что выходным сигналом временного дискриминатора является периодическая функция с периодом т, а рабочей точкой в установившемся режиме является середина линейного участка. Поэтому при случайном отклонении фронта сигнала, большем т /2, рабочая точка перескакивает на соседний линейный участок (явление проскальзывания), что нарушает работу синхронного детектора. В результате на выходе фильтра нижних частот будет выделяться сигнал, не соответствующий входному джиттеру, а времяимпульсный модулятор вместо компенсации будет увеличивать джиттер.
Техническим результатом заявленного объекта является компенсация джиттера, величина которого может существенно превосходить длительность информационного символа.
Это достигается тем, что в устройство, состоящее из последовательно соединенных фильтра нижних частот и генератора, управляемого кодом, дополнительно введены счетчик записи, счетчик чтения, два вычитателя, формирователь импульса начальной установки и запоминающее устройство. При этом первый вход счетчика записи является входом тактовых импульсов устройства, второй вход соединен с выходом формирователя импульса начальной установки и вторым входом счетчика чтения, первый вход которого соединен с выходом генератора, являющимся выходом тактовых импульсов устройства. Выходы счетчиков записи и чтения соединены со вторым и третьим входами запоминающего устройства и первым и вторым (инверсным) входами первого вычитателя, а выход первого вычитателя соединен с первым входом второго вычитателя, на второй (инверсный) вход которого подана константа 2n+1 (n - разрядность счетчиков). При этом его выход соединен с входом фильтра нижних частот; первый вход запоминающего устройства является информационным входом устройства, выход - информационным выходом устройства.
Существенным отличием изобретения являются введенные элементы и их связи, так как только они позволяют компенсировать джиттер, существенно превосходящий длительность информационного символа.
Структурная схема предлагаемого изобретения представлена на фиг.1. На структурной схеме введены следующие обозначения: 1 - тактовые импульсы, 2 - счетчик записи, 3 - счетчик чтения, 4 - формирователь импульса начальной установки, 5 - запоминающее устройство, 6 - первый вычитатель, 7 - константа 2n-1, 8 - второй вычитатель, 9 - фильтр нижних частот, 10 - генератор, управляемый кодом, 11 - импульсы, поступающие с генератора.
Работа устройства происходит следующим образом. На его вход поступает прерывистая информация. Это могут быть пакеты произвольной длины, приходящие в случайные моменты времени, но при этом должно выполняться условие
i = 1 k L i T = ν = c o n s t
Figure 00000001
при T→∞ и k→∞
где T - интервал времени наблюдения,
k - число пакетов за время T,
Li - величина i-го пакета,
v - скорость непрерывного информационного потока.
Пакеты сопровождаются тактовыми импульсами 1, поступающими на счетчик записи 2, который является адресом для записи входного бита в запоминающее устройство 5. Разрядность счетчика равна n. Таким образом, запоминающее устройство 5 является кольцевой памятью размером 2n. Считывание информации с запоминающего устройства 5 осуществляется в соответствии с адресом, формируемым счетчиком чтения 3, который тактируется импульсами 11, поступающими с генератора, управляемого кодом 10. Они же поступают и на выход устройства.
Первый вычитатель 6 выполняет функцию временного дискриминатора прототипа. Код на его выходе равен области памяти между записываемым и считываемым битом, что можно интерпретировать как временную ошибку между входным и опорным сигналом. При этом «раскрыв» дискриминатора равен τ·2n , где τ - длительность символа непрерывной информации. Таким образом, по сравнению с прототипом линейный участок дискриминатора увеличен в 2n раз, что и позволяет устройству нормально функционировать при джиттере, существенно превосходящем длительность символа непрерывной информации.
Благодаря второму вычитателю 8, на инверсный вход которого подана константа 7, равная 2n-1, система регулирования стремится к состоянию, при котором область памяти между записываемым и считываемым битом была бы равна 2n-1, то есть половине памяти. Код на выходе второго вычитателя 8 в этом случае близок к 0, и его воздействие на генератор 10 через фильтр нижних частот 9 будет минимально. Если область памяти между записываемым и считываемым битом будет больше половины памяти, то код на выходе второго вычитателя 8 и фильтра нижних частот 9 тоже будет больше 0. В результате увеличится частота генератора 10, что приведет к увеличению скорости считывания информации. Если область памяти между записываемым и считываемым битом будет меньше половины памяти, то соответственно скорость считывания уменьшится. Таким образом, если определить среднее значение области памяти между записываемым и считываемым битом за достаточно большое время, то оно будет примерно равно 2n-1. Значение 2n-1 выбрано из соображений максимального удаления областей записи и чтения памяти, чтобы исключить их перекрытие, которое приводит к искажению выходной информации.
Система регулирования сама приходит к состоянию, когда область памяти между записываемым и считываемым битом равна ~2n-1, но на это требуется время, в течение которого могут наблюдаться искажения выходной информации. Для сокращения этого времени (время переходных процессов) в устройство введен формирователь импульса начальной установки счетчиков 4, по которому один счетчик устанавливается в нулевое состояние, а другой - в 2n-1.
Источники информации
1. Патент РФ №2261528, H03L 7/00 Компенсатор блуждания фазы импульсов сетевой синхронизации

Claims (1)

  1. Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную, состоящее из последовательно соединенных фильтра нижних частот и генератора, управляемого кодом, отличающееся тем, что в него дополнительно введены счетчик записи, счетчик чтения, два вычитателя, формирователь импульса начальной установки и запоминающее устройство; при этом первый вход счетчика записи является входом тактовых импульсов устройства, а второй вход соединен с выходом формирователя импульса начальной установки и вторым входом счетчика чтения, первый вход которого соединен с выходом генератора, являющимся выходом тактовых импульсов устройства, выходы счетчиков записи и чтения соединены со вторым и третьим входами запоминающего устройства и первым и вторым (инверсным) входами первого вычитателя, при этом выход первого вычитателя соединен с первым входом второго вычитателя, на второй (инверсный) вход которого подана константа 2n-1 (n - разрядность счетчиков), а выход соединен с входом фильтра нижних частот; первый вход запоминающего устройства является информационным входом устройства, а выход - информационным выходом устройства.
RU2012110699/08A 2012-03-20 2012-03-20 Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную RU2517269C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012110699/08A RU2517269C2 (ru) 2012-03-20 2012-03-20 Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012110699/08A RU2517269C2 (ru) 2012-03-20 2012-03-20 Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную

Publications (2)

Publication Number Publication Date
RU2012110699A RU2012110699A (ru) 2013-09-27
RU2517269C2 true RU2517269C2 (ru) 2014-05-27

Family

ID=49253644

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012110699/08A RU2517269C2 (ru) 2012-03-20 2012-03-20 Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную

Country Status (1)

Country Link
RU (1) RU2517269C2 (ru)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2110158C1 (ru) * 1994-10-19 1998-04-27 Эл-Джи Информейшн энд Коммьюникейшнз, Лтд. Схема подавления джиттера
EP0859470B1 (en) * 1997-02-17 2003-08-06 Matsushita Electric Industrial Co., Ltd. Synchronizing signal processing unit
RU2261528C1 (ru) * 2004-06-07 2005-09-27 Московский государственный университет путей сообщения (МИИТ) Компенсатор блуждания фазы импульсов сетевой синхронизации
US7868949B2 (en) * 2003-12-15 2011-01-11 Trident Microsystems (Far East) Ltd. Circuit arrangement and method for locking onto and/or processing data, in particular audio, T[ele]v[ision] and/or video data
US8125278B2 (en) * 2009-06-02 2012-02-28 Sony Corporation Clock regeneration apparatus and electric equipment

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2110158C1 (ru) * 1994-10-19 1998-04-27 Эл-Джи Информейшн энд Коммьюникейшнз, Лтд. Схема подавления джиттера
EP0859470B1 (en) * 1997-02-17 2003-08-06 Matsushita Electric Industrial Co., Ltd. Synchronizing signal processing unit
US7868949B2 (en) * 2003-12-15 2011-01-11 Trident Microsystems (Far East) Ltd. Circuit arrangement and method for locking onto and/or processing data, in particular audio, T[ele]v[ision] and/or video data
RU2261528C1 (ru) * 2004-06-07 2005-09-27 Московский государственный университет путей сообщения (МИИТ) Компенсатор блуждания фазы импульсов сетевой синхронизации
US8125278B2 (en) * 2009-06-02 2012-02-28 Sony Corporation Clock regeneration apparatus and electric equipment

Also Published As

Publication number Publication date
RU2012110699A (ru) 2013-09-27

Similar Documents

Publication Publication Date Title
KR102117743B1 (ko) 개선된 아날로그-디지털 변환기
US7599456B1 (en) Input/output data rate synchronization using first in first out data buffers
JP4306515B2 (ja) 同期検波方法及び装置
JP3995568B2 (ja) プログラマブル書込イクライゼーション回路およびプログラマブル書込イクライゼーション方法
JP2012142889A (ja) 通信回路及びサンプリング調整方法
US8917804B2 (en) Clock data recovery circuit and wireless module including same
RU2517269C2 (ru) Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную
TWI466449B (zh) 訊號生成裝置及頻率合成器
JP2017200162A (ja) 高分解能の時間−ディジタル変換器
US11005644B2 (en) Time stamp generation
US6204783B1 (en) Digital to analog convertor having a DC offset cancelling device and a method thereof
US8782355B1 (en) Method and apparatus to prevent FIFO overflow and underflow by adjusting one of a write rate and a read rate
JP4888837B2 (ja) D/a変換装置
US9000958B1 (en) Device and method for converting data rate
US9088465B2 (en) Receiver circuit
JPWO2002069555A1 (ja) データ伝送システムの特性を高精度に測定する測定装置及びそれに用いられるクロック再生回路
KR101823569B1 (ko) 풀 듀풀렉스 통신 시스템에서의 에코 제거를 위한 캘리브레이션
US20140203852A1 (en) Jitter monitor
KR100421564B1 (ko) 물리 난수 신호 발생기 및 그 난수 생성 방법
CN113504513B (zh) 一种时域非线性调频信号产生方法
KR100924830B1 (ko) 플래시 아날로그 디지털 변환 장치 및 방법
JPH04178047A (ja) スキュー補償方式
JP6043129B2 (ja) シリアルデータの受信回路および受信方法、オーディオ信号処理回路、電子機器、オーディオシステム
KR100869855B1 (ko) Ccd이미지신호의 고속 상관이중샘플링 구조
RU2402874C2 (ru) Устройство для некогерентного приема сигналов амплитудной телеграфии

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20150321