RU2496227C1 - Функционально-полный толерантный элемент - Google Patents

Функционально-полный толерантный элемент Download PDF

Info

Publication number
RU2496227C1
RU2496227C1 RU2012125400/08A RU2012125400A RU2496227C1 RU 2496227 C1 RU2496227 C1 RU 2496227C1 RU 2012125400/08 A RU2012125400/08 A RU 2012125400/08A RU 2012125400 A RU2012125400 A RU 2012125400A RU 2496227 C1 RU2496227 C1 RU 2496227C1
Authority
RU
Russia
Prior art keywords
transistor
source
drain
transistors
function
Prior art date
Application number
RU2012125400/08A
Other languages
English (en)
Inventor
Сергей Феофентович Тюрин
Олег Александрович Громов
Артем Владимирович Греков
Алексей Александрович Сулейманов
Original Assignee
Сергей Феофентович Тюрин
Олег Александрович Громов
Артем Владимирович Греков
Алексей Александрович Сулейманов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сергей Феофентович Тюрин, Олег Александрович Громов, Артем Владимирович Греков, Алексей Александрович Сулейманов filed Critical Сергей Феофентович Тюрин
Priority to RU2012125400/08A priority Critical patent/RU2496227C1/ru
Application granted granted Critical
Publication of RU2496227C1 publication Critical patent/RU2496227C1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для реализации цифровых схем высокой надежности. Технический результат заключается в повышении надежности элемента при отказах транзистора за счет обеспечения сохранения вида реализуемой логической функции при однократных константных отказов входов элемента или транзисторов. Устройство содержит 8 КМДП - транзисторов проводимости n-типа и 8 КМДП - транзисторов проводимости p-типа, которые включены между шиной питания и нулевой шиной, на затворы которых подаются входные сигналы. На выходах элемента получают базисную в смысле теоремы Поста логическую функцию Z = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ ,
Figure 00000037
которая при условии, что X1=X1.1=X1.2=X1.3=X1.4 и X2=X2.1=X2.2=X2.3=X2.4 реализует функцию 2 ИЛИ-НЕ с четырехкратной избыточностью. 1 ил., 1 табл.

Description

Изобретение относится к вычислительной технике и может использоваться для реализации цифровых схем, имеющих повышенные требования по надежности, в частности в авиационной и космической областях промышленности.
Известен логический элемент 2 ИЛИ-НЕ (см. Титце У., Шенк К. Полупроводниковая схемотехника. 12-е изд. Том 1: Пер. с нем. - М.: ДМК Пресс, 2008, с.709, рис.7.29) на КМДП-транзисторах, содержащий первый и второй транзисторы n-типа, включенные параллельно, третий и четвертый транзисторы p-типа, включенные последовательно. Первый и второй транзисторы включены между выходной и общей шинами, третий и четвертый транзисторы включены между выходной шиной и шиной питания, стоки первого и второго транзисторов n-типа соединены с выходной шиной, истоки первого и второго транзисторов n-типа соединены с общей шиной, сток третьего транзистора p-типа подключен к выходной шиной, исток третьего транзистора p-типа подключен к стоку четвертого транзистора p-типа, исток четвертого транзистора p-типа подключен к шине питания, затворы первого и четвертого транзисторов соединены с первой входной шиной, а затворы второго и третьего транзисторов соединены со второй входной шиной.
Недостатком известного элемента является выход из строя элемента при однократных константных отказах входов и транзисторов, что ограничивает использование элемента в неремонтируемой аппаратуре имеющей повышенные требования к отказоустойчивости.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является функционально-полный толерантный элемент (RU 2438234 C1, 27.12.2011) на КМДП-транзисторах, содержащий первый, второй, третий, четвертый транзисторы с проводимостью n-типа, пятый, шестой, седьмой, восьмой транзисторы с проводимостью p-типа, четыре входные шины, одну выходную, шину питания и нулевую шину, истоки первого и третьего транзисторов с проводимостью n-типа подключены к шине питания, истоки шестого и восьмого транзисторов с проводимостью p-типа подключены к нулевой шине, затворы первого и пятого транзисторов подключены к первой входной шине, затворы второго и седьмого транзистора подключены к третьей входной шине, затворы третьего и шестого транзисторов подключены к второй входной шине, затворы четвертого и шестого транзистора подключены к четвертой входной шине, сток первого транзистора с проводимостью n-типа подключен к истоку второго транзистора, сток третьего транзистора с проводимостью n-типа подключен к истоку четвертого транзистора, при этом стоки первого и третьего транзисторов с проводимостью n-типа и истоки второго и четвертого транзисторов с проводимостью n-типа соединены между собой, стоки второго и четвертого транзисторов с проводимостью n-типа и стоки пятого и седьмого транзисторов подключены к выходной шине, исток пятого транзистора с проводимостью p-типа подключен к стоку шестого транзистора с проводимостью p-типа, исток седьмого транзистора с проводимостью p-типа подключен к стоку восьмого транзистора с проводимостью p-типа. Данная схема реализует логическую функцию Y = X 1 ¯ X 2 ¯ X 3 ¯ X 4 ¯
Figure 00000001
и обладает свойством сохранения функциональной полноты реализуемой ей функции, при однократных константных отказах входов и транзисторов. Данное устройство принято за прототип.
Признаки прототипа, совпадающие с существенными признаками заявляемого изобретения - содержит КМДП - транзисторы; шину питания и нулевую шину.
Недостатком известного устройства, принятого за прототип, является изменение вида реализуемой функции при однократных константных отказах входов и транзисторов, что требует проведения операции реконфигурации для использования остаточного базиса образованного отказами. Это требует построения внешней системы, которая будет осуществлять данную операцию.
Задачей изобретения является разработка элемента, реализующего логическую функцию, вид которой будет сохраняться при однократных константных отказах внешних входов и транзисторов.
Поставленная задача была решена за счет того, что в заявляемом устройстве, содержащем первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой транзисторы с проводимостью n-типа, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый транзисторы с проводимостью p-типа, восемь входных шин, четыре выходных, шину питания и нулевую шину, истоки первого и пятого транзисторов с проводимостью n-типа подключены к шине питания, истоки десятого, двенадцатого, четырнадцатого и шестнадцатого транзисторов с проводимостью p-типа подключены к нулевой шине, затворы первого и девятого транзисторов подключены к первой входной шине, затворы второго и одиннадцатого транзисторов подключены ко второй входной шине, затворы третьего и тринадцатого транзисторов подключены к третьей входной шине, затворы четвертого и пятнадцатого транзисторов подключены к четвертой входной шине, затворы пятого и десятого транзисторов подключены к пятой входной шине, затворы шестого и двенадцатого транзисторов подключены к шестой входной шине, затворы седьмого и четырнадцатого подключены к седьмой входной шине, затворы восьмого и шестнадцатого транзисторов подключены к восьмой входной шине, сток первого транзистора подключен к истоку второго транзистора, сток второго транзистора подключен к истоку третьего транзистора, сток третьего транзистора подключен к истоку четвертого транзистора, сток четвертого транзистора подключен к стокам девятого, одиннадцатого, тринадцатого и пятнадцатого транзисторов, а также к стоку восьмого транзистора, сток пятого транзистора подключен к истоку шестого транзистора, сток шестого транзистора подключен к истоку седьмого транзистора, сток седьмого транзистора подключен к истоку восьмого транзистора, исток девятого транзистора подключен к стоку десятого транзистора, исток одиннадцатого транзистора подключен к стоку двенадцатого транзистора, исток тринадцатого транзистора подключен к стоку четырнадцатого транзистора, исток пятнадцатого транзистора подключен к стоку шестнадцатого транзистора, стоки десятого, двенадцатого, четырнадцатого и шестнадцатого транзисторов соединены между собой, сток девятого транзистора подключен к первой выходной шине, сток одиннадцатого транзистора подключен ко второй выходной шине, сток тринадцатого транзистора подключен в третьей выходной шине, а сток пятнадцатого транзистора подключен к четвертой выходной шине.
Признаки заявляемого технического решения, отличительные от прототипа - содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой транзисторы с проводимостью n-типа, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый транзисторы с проводимостью p-типа, восемь входных шин, четыре выходных, шину питания и нулевую шину, истоки первого и пятого транзисторов с проводимостью n-типа подключены к шине питания, истоки десятого, двенадцатого, четырнадцатого и шестнадцатого транзисторов с проводимостью p-типа подключены к нулевой шине, затворы первого и девятого транзисторов подключены к первой входной шине, затворы второго и одиннадцатого транзисторов подключены ко второй входной шине, затворы третьего и тринадцатого транзисторов подключены к третьей входной шине, затворы четвертого и пятнадцатого транзисторов подключены к четвертой входной шине, затворы пятого и десятого транзисторов подключены к пятой входной шине, затворы шестого и двенадцатого транзисторов подключены к шестой входной шине, затворы седьмого и четырнадцатого подключены к седьмой входной шине, затворы восьмого и шестнадцатого транзисторов подключены к восьмой входной шине, сток первого транзистора подключен к истоку второго транзистора, сток второго транзистора подключен к истоку третьего транзистора, сток третьего транзистора подключен к истоку четвертого транзистора, сток четвертого транзистора подключен к стокам девятого, одиннадцатого, тринадцатого и пятнадцатого транзисторов, а также к стоку восьмого транзистора, сток пятого транзистора подключен к истоку шестого транзистора, сток шестого транзистора подключен к истоку седьмого транзистора, сток седьмого транзистора подключен к истоку восьмого транзистора, исток девятого транзистора подключен к стоку десятого транзистора, исток одиннадцатого транзистора подключен к стоку двенадцатого транзистора, исток тринадцатого транзистора подключен к стоку четырнадцатого транзистора, исток пятнадцатого транзистора подключен к стоку шестнадцатого транзистора, стоки десятого, двенадцатого, четырнадцатого и шестнадцатого транзисторов соединены между собой, сток девятого транзистора подключен к первой выходной шине, сток одиннадцатого транзистора подключен ко второй выходной шине, сток тринадцатого транзистора подключен в третьей выходной шине, а сток пятнадцатого транзистора подключен к четвертой выходной шине.
Отличительные признаки в сочетании с известными позволяют синтезировать элемент, сохраняющий вид реализуемой им функции при отказах внешних входов и транзисторов.
При дискретном исполнении, в качестве КМДП - транзисторов с проводимостью n-типа могут использоваться КП301, IRF7304, а в качестве КМДП - транзисторов с проводимостью p-типа КП302, IRF7311 или любые другие.
Элемент может быть реализован в интегральном исполнении и использоваться в качестве универсального базиса для программируемых логических интегральных схем (ПЛИС), так как существующие базисные элементы при отказах в матрице коммутаций не обладают способностью к сохранению вида реализуемой ими функции. При этом предполагается, что входы и выход элемента имеют четырехкратную избыточность. В итоге элемент реализует функцию Z = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯
Figure 00000002
. В дальнейшем выходы элемента можно объединять с использованием мажоритарных элементов.
На фиг.1 приведена принципиальная электрическая схема заявляемого логического элемента.
Таблица истинности предлагаемого элемента приведена в таблице 1.
Таблица 1
Таблица истинности заявляемого устройства
№ набора Вход Выход
Z=Z1.1=Z1.2=Z1.3=Z1.4
X1=X1.1=X1.2=X1.3=X1.4 X2=X2.1=X2.2=X2.3=X2.4
0 0 0 1
1 0 1 0
2 1 0 0
3 1 1 0
Таким образом, заявляемое устройство обеспечивает реализацию функции 2 ИЛИ-НЕ с четырехкратной избыточностью.
Покажем, что заявляемое устройство обеспечивает сохранение вида реализуемой им функции при любом однократном константном отказе входа. Так как элемент имеет 8 входов, то возможны 16 случаев отказов. Полная группа событий включает следующие реализации:
1. Константа «1» на входе Х1.1. Тогда обнулится левая конъюнкция и функция при условии, что Х11.1=X1.2=X1.3=X1.4 и X2=X2.12.22.32.4 примет вид Z 1 = 0 X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000003
.
2. Константа «0» на входе X1.1. Тогда при условии, что Х1=X1.1=X1.2=X1.3=X1.4 и X2=X2.12.22.3=X2.4 функция примет вид Z 2 = X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000004
.
3. Константа «1» на входе Х1.2. Получаем обнуление левой конъюнкции и функция при условии, что Х11.11.21.31.4 и X2=X2.1=X2.2=X2.3=X2.4 примет вид Z 3 = 0 X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000005
.
4. Константа «0» на входе Х1.2. Получим функцию Z 4 = X 1.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000006
.
5. Константа «1» на входе Х1.3. Получим функцию Z 5 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ 0 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000007
.
6. Константа «0» на входе X1.3. Получим функцию Z 6 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000008
.
7. Константа «1» на входе Х1.4. Получим функцию Z 7 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ 0 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000009
.
8. Константа «0» на входе X1.4. Получим функцию Z 8 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000010
.
9. Константа «1» на входе Х2.1. Получим функцию Z 9 = 0 X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000011
.
10. Константа «0» на входе Х2.1. Функция примет вид Z 10 = X 1.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000012
.
11. Константа «1» на входе Х2.2. Функция примет вид Z 11 = 0 X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000013
.
12. Константа «0» на входе Х2.2. Функция примет вид Z 12 = X 1.1 ¯ X 1.2 ¯ X 1.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000014
.
13. Константа «1» на входе Х2.3. Функция примет вид Z 13 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ 0 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000015
.
14. Константа «0» на входе Х2.3. Функция примет вид Z 14 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000016
.
15. Константа «1» на входе Х2.4. Функция примет вид Z 15 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ 0 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000017
16. Константа «0» на входе Х2.4. Функция примет вид Z 16 = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000018
.
Как видно во всех случаях внешних отказов входов реализуется заданная логическая функция.
Кроме того, легко доказать, что элемент толерантен инверсии входных переменных. Рассмотрим, например, инверсию переменной Х1.1. Тогда функция примет вид
Z = X 1.1 ¯ ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000019
Аналогичная ситуация будет происходить и в случае инверсии остальных входных шин. Поэтому элемент может парировать одиночные сбои, которые могут происходить на входных линиях.
Рассмотрим работу элемента при однократных константных отказах транзисторов. Для КМДП транзисторов возможны два случая константных отказа это константа единицы, которая эквивалентна пробою связи сток-исток или постоянно включенному затвору и константа нуля, которая эквивалентна обрыву связи сток-исток или обрыву затвора. Таким образом, возможны 32 случая отказа. Полная группа событий включает следующие реализации:
1. Пробой цепи сток-исток (или постоянно включенный затвор) первого транзистора.
2. Обрыв цепи сток-исток (или обрыв затвора) первого транзистора.
3. Пробой цепи сток-исток (или постоянно включенный затвор) второго транзистора.
4. Обрыв цепи сток-исток (или обрыв затвора) второго транзистора.
5. Пробой цепи сток-исток (или постоянно включенный затвор) третьего транзистора.
6. Обрыв цепи сток-исток (или обрыв затвора) третьего транзистора.
7. Пробой цепи сток-исток (или постоянно включенный затвор) четвертого транзистора.
8. Обрыв цепи сток-исток (или обрыв затвора) четвертого транзистора.
9. Пробой цепи сток-исток (или постоянно включенный затвор) пятого транзистора.
10. Обрыв цепи сток-исток (или обрыв затвора) пятого транзистора.
11. Пробой цепи сток-исток (или постоянно включенный затвор) шестого транзистора.
12. Обрыв цепи сток-исток (или обрыв затвора) шестого транзистора.
13. Обрыв цепи сток-исток (или обрыв затвора) седьмого транзистора.
14. Пробой цепи сток-исток (или постоянно включенный затвор) седьмого транзистора.
15. Обрыв цепи сток-исток (или обрыв затвора) восьмого транзистора.
16. Пробой цепи сток-исток (или постоянно включенный затвор) восьмого транзистора.
17. Пробой цепи сток-исток (или постоянно включенный затвор) девятого транзистора.
18. Обрыв цепи сток-исток (или обрыв затвора) девятого транзистора.
19. Пробой цепи сток-исток (или постоянно включенный затвор) десятого транзистора.
20. Обрыв цепи сток-исток (или обрыв затвора) десятого транзистора.
21. Пробой цепи сток-исток (или постоянно включенный затвор) одиннадцатого транзистора.
22. Обрыв цепи сток-исток (или обрыв затвора) одиннадцатого транзистора.
23. Пробой цепи сток-исток (или постоянно включенный затвор) двенадцатого транзистора.
24. Обрыв цепи сток-исток (или обрыв затвора) двенадцатого транзистора.
25. Пробой цепи сток-исток (или постоянно включенный затвор) тринадцатого транзистора.
26. Обрыв цепи сток-исток (или обрыв затвора) тринадцатого транзистора.
27. Пробой цепи сток-исток (или постоянно включенный затвор) четырнадцатого транзистора.
28. Обрыв цепи сток-исток (или обрыв затвора) четырнадцатого транзистора.
29. Обрыв цепи сток-исток (или обрыв затвора) пятнадцатого транзистора.
30. Пробой цепи сток-исток (или постоянно включенный затвор) пятнадцатого транзистора.
31. Обрыв цепи сток-исток (или обрыв затвора) шестнадцатого транзистора.
32. Пробой цепи сток-исток (или постоянно включенный затвор) шестнадцатого транзистора.
Причем в данном случае необходимо рассматривать как функцию подключения к шине питания Z + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯
Figure 00000020
, так и функцию подключения к шине ноль вольт Z-=(X1.1∨X2.1∨X1.2∨Х2.2)∨(X1.3∨X2.3∨X1.4∨X2.4).
1. Пробой цепи сток-исток (или постоянно включенный затвор) первого транзистора. В данном случае исток второго транзистора будет подключен к шине питания, и функция Z+ примет вид Z 1 + = X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000021
. При этом функция подключения к нулевой шине не изменится. Ортогональность функций Z1+ и Z1- не будет нарушена. Таким образом, элемент сохраняет вид реализуемой им функции.
2. Обрыв цепи сток-исток (или обрыв затвора) первого транзистора. В данном случае функция Z+ примет вид Z 2 + = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000022
. При этом функция подключения к нулевой шине не изменится, но ортогональность функций Z2+ и Z2- не будет нарушена. Таким образом, элемент сохраняет вид реализуемой им функции.
3. Пробой цепи сток-исток (или постоянно включенный затвор) второго транзистора. Функция Z+ примет вид Z 3 + = X 1.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000023
.
4. Обрыв цепи сток-исток (или обрыв затвора) второго транзистора. Функция примет вид Z 4 + = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000024
.
5. Пробой цепи сток-исток (или постоянно включенный затвор) третьего транзистора. Функция примет вид Z 5 + = X 1.1 ¯ X 2.1 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000025
.
6. Обрыв цепи сток-исток (или обрыв затвора) третьего транзистора. Функция примет вид Z 6 + = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000026
.
7. Пробой цепи сток-исток (или постоянно включенный затвор) четвертого транзистора. Функция примет вид
Z 7 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000027
.
8. Обрыв цепи сток-исток (или обрыв затвора) четвертого транзистора. Функция примет вид Z 8 + = X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000028
.
9. Пробой цепи сток-исток (или постоянно включенный затвор) пятого транзистора. В данном случае исток пятого транзистора будет подключен к шине питания, и функция Z+ примет вид Z 9 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 2.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000029
. При этом функция подключения к нулевой шине не изменится, но ортогональность функций Z9+ и Z9- не будет нарушена. Таким образом, элемент сохраняет вид реализуемой им функции.
10. Обрыв цепи сток-исток (или обрыв затвора) пятого транзистора. В данном случае функция Z+ примет вид Z 10 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000030
. При этом функция подключения к нулевой шине не изменится и ортогональность функций Z10+ и Z10- не будет нарушена.
11. Пробой цепи сток-исток (или постоянно включенный затвор) шестого транзистора. Функция примет вид Z 11 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 1.4 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000031
.
12. Обрыв цепи сток-исток (или обрыв затвора) шестого транзистора. Функция примет вид Z 12 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000032
.
13. Пробой цепи сток-исток (или постоянно включенный затвор) седьмого транзистора. Функция примет вид Z 13 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 2.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000033
.
14. Обрыв цепи сток-исток (или обрыв затвора) седьмого транзистора. Функция примет вид Z 14 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000034
.
15. Пробой цепи сток-исток (или постоянно включенный затвор) восьмого транзистора. Функция примет вид Z 15 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ X 1.3 ¯ X 2.3 ¯ X 1.4 ¯ = X 1 ¯ X 2 ¯
Figure 00000035
.
16. Обрыв цепи сток-исток (или обрыв затвора) восьмого транзистора. Функция примет вид Z 16 + = X 1.1 ¯ X 2.1 ¯ X 1.2 ¯ X 2.2 ¯ = X 1 ¯ X 2 ¯
Figure 00000036
.
17. Пробой цепи сток-исток (или постоянно включенный затвор) девятого транзистора. При отказе девятого транзистор будет изменяться функция Z- и примет вид Z17-=(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2. При этом функция подключения к шине питания не изменится и ортогональность функций Z17+ и Z17- не будет нарушена. Таким образом, элемент сохраняет вид реализуемой им функции.
18. Обрыв цепи сток-исток (или обрыв затвора) девятого транзистора. В данном случае функция Z- примет вид Z18-=(X2.1∨X1.2∨X2.2)∨(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
19. Пробой цепи сток-исток (или постоянно включенный затвор) десятого транзистора. Функция примет вид Z19-=(X1.1∨X2.1∨X1.2∨X2.2)=X1∨X2.
20. Обрыв цепи сток-исток (или обрыв затвора) десятого транзистора. Функция примет вид Z20-=(X1.1∨X2.1∨X1.2∨X2.2)∨(X2.3∨X1.4∨X2.4)=X1∨X2.
21. Пробой цепи сток-исток (или постоянно включенный затвор) одиннадцатого транзистора. Функция примет вид Z21-=(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
22. Обрыв цепи сток-исток (или обрыв затвора) одиннадцатого транзистора. Функция примет вид Z22-=(X1.1∨X1.2∨X2.2)∨(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
23. Пробой цепи сток-исток (или постоянно включенный затвор) двенадцатого транзистора. Функция примет вид Z23-=(X1.1∨X2.1∨X1.2∨X2.2)=X1∨X2.
24. Обрыв цепи сток-исток (или обрыв затвора) двенадцатого транзистора. Функция примет вид Z24-=(X1.1∨X2.1∨X1.2∨X2.2)∨(X1.3∨X1.4∨X2.4)=X1∨X2.
25. Пробой цепи сток-исток (или постоянно включенный затвор) тринадцатого транзистора. Функция примет вид Z25-=(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
26. Обрыв цепи сток-исток (или обрыв затвора) тринадцатого транзистора. Функция примет вид Z26-=(X1.1∨X2.1∨X2.2)∨(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
27. Пробой цепи сток-исток (или постоянно включенный затвор) четырнадцатого транзистора Функция примет вид. Z27-=(X1.1∨X2.1∨X1.2∨X2.2)=X1∨X2.
28. Обрыв цепи сток-исток (или обрыв затвора) четырнадцатого транзистора. Функция примет вид Z28-=(X1.1∨X2.1∨X1.2∨X2.2)∨(X1.3∨X2.3∨X2.4)=X1∨X2.
29. Пробой цепи сток-исток (или постоянно включенный затвор) пятнадцатого транзистора. Функция примет вид Z29-=(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
30. Обрыв цепи сток-исток (или обрыв затвора) пятнадцатого транзистора. Функция примет вид Z30-=(X1.1∨X2.1∨X1.2)∨(X1.3∨X2.3∨X1.4∨X2.4)=X1∨X2.
31. Пробой цепи сток-исток (или постоянно включенный затвор) шестнадцатого транзистора. Функция примет вид Z31-=(X1.1∨X2.1∨X1.2∨X2.2)=X1∨X2.
32. Обрыв цепи сток-исток (или обрыв затвора) шестнадцатого транзистора. Функция примет вид Z32-=(X1.1∨X2.1∨X1.2∨X2.2)∨(X1.3∨X2.3∨X1.4)=X1∨X2.
Таким образом, расчет показывает, что при всех случаях однократных константных отказах КМОП транзисторов сохраняются функции подключения к шине питания и к нулевой шине, а также сохраняется их ортогональность, следовательно, вид реализуемой элементом функции также не изменяется. В то время как у прототипа при любом однократном константном отказе КМОП - транзисторов вид реализуемой функции изменяется.

Claims (1)

  1. Функционально-полный толерантный элемент, содержащий КМОП транзисторы, шину питанию и нулевую шину, отличающийся тем, что содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой транзисторы с проводимостью n-типа, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый транзисторы с проводимостью p-типа, восемь входных шин, четыре выходных, причем истоки первого и пятого транзисторов с проводимостью n-типа подключены к шине питания, истоки десятого, двенадцатого, четырнадцатого и шестнадцатого транзисторов с проводимостью p-типа подключены к нулевой шине, затворы первого и девятого транзисторов подключены к первой входной шине, затворы второго и одиннадцатого транзисторов подключены ко второй входной шине, затворы третьего и тринадцатого транзисторов подключены к третьей входной шине, затворы четвертого и пятнадцатого транзисторов подключены к четвертой входной шине, затворы пятого и десятого транзисторов подключены к пятой входной шине, затворы шестого и двенадцатого транзисторов подключены к шестой входной шине, затворы седьмого и четырнадцатого транзисторов подключены к седьмой входной шине, затворы восьмого и шестнадцатого транзисторов подключены к восьмой входной шине, сток первого транзистора подключен к истоку второго транзистора, сток второго транзистора подключен к истоку третьего транзистора, сток третьего транзистора подключен к истоку четвертого транзистора, сток четвертого транзистора подключен к стокам девятого, одиннадцатого, тринадцатого и пятнадцатого транзисторов, а также к стоку восьмого транзистора, сток пятого транзистора подключен к истоку шестого транзистора, сток шестого транзистора подключен к истоку седьмого транзистора, сток седьмого транзистора подключен к истоку восьмого транзистора, исток девятого транзистора подключен к стоку десятого транзистора, исток одиннадцатого транзистора подключен к стоку двенадцатого транзистора, исток тринадцатого транзистора подключен к стоку четырнадцатого транзистора, исток пятнадцатого транзистора подключен к стоку шестнадцатого транзистора, стоки десятого, двенадцатого, четырнадцатого и шестнадцатого транзисторов соединены между собой, сток девятого транзистора подключен к первой выходной шине, сток одиннадцатого транзистора подключен ко второй выходной шине, сток тринадцатого транзистора подключен в третьей выходной шине, а сток пятнадцатого транзистора подключен к четвертой выходной шине.
RU2012125400/08A 2012-06-19 2012-06-19 Функционально-полный толерантный элемент RU2496227C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012125400/08A RU2496227C1 (ru) 2012-06-19 2012-06-19 Функционально-полный толерантный элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012125400/08A RU2496227C1 (ru) 2012-06-19 2012-06-19 Функционально-полный толерантный элемент

Publications (1)

Publication Number Publication Date
RU2496227C1 true RU2496227C1 (ru) 2013-10-20

Family

ID=49357301

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012125400/08A RU2496227C1 (ru) 2012-06-19 2012-06-19 Функционально-полный толерантный элемент

Country Status (1)

Country Link
RU (1) RU2496227C1 (ru)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1064470A1 (ru) * 1982-09-27 1983-12-30 Предприятие П/Я В-8466 Многофункциональный логический элемент на МДП-транзисторах
US7336102B2 (en) * 2004-07-27 2008-02-26 International Business Machines Corporation Error correcting logic system
US20110043249A1 (en) * 2008-03-27 2011-02-24 Harris Edward B High Voltage Tolerant Input/Output Interface Circuit
RU2438234C1 (ru) * 2010-06-08 2011-12-27 Сергей Феофентович Тюрин Функционально-полный толерантный элемент
RU2449469C1 (ru) * 2011-05-23 2012-04-27 Государственное образовательное учреждение высшего профессионального образования "Пермский государственный технический университет" Функционально-полный толерантный элемент

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1064470A1 (ru) * 1982-09-27 1983-12-30 Предприятие П/Я В-8466 Многофункциональный логический элемент на МДП-транзисторах
US7336102B2 (en) * 2004-07-27 2008-02-26 International Business Machines Corporation Error correcting logic system
US20110043249A1 (en) * 2008-03-27 2011-02-24 Harris Edward B High Voltage Tolerant Input/Output Interface Circuit
RU2438234C1 (ru) * 2010-06-08 2011-12-27 Сергей Феофентович Тюрин Функционально-полный толерантный элемент
RU2449469C1 (ru) * 2011-05-23 2012-04-27 Государственное образовательное учреждение высшего профессионального образования "Пермский государственный технический университет" Функционально-полный толерантный элемент

Similar Documents

Publication Publication Date Title
US9081061B1 (en) Scan flip-flop
RU2700554C1 (ru) Мажоритарный модуль
EP3308462B1 (en) Feedback latch circuit
RU2496227C1 (ru) Функционально-полный толерантный элемент
Padmaja et al. Design of a multiplexer in multiple logic styles for Low Power VLSI
RU2417404C1 (ru) Логический преобразователь
WO2016178232A3 (en) Ring oscillator test circuit
RU2380739C1 (ru) Сумматор
Tiwari et al. Implementation of area and energy efficient Full adder cell
RU2541854C1 (ru) Функционально-полный толерантный элемент
US7336104B2 (en) Multiple-output transistor logic circuit
Gupta et al. Simulation and analysis of 2: 1 multiplexer circuits at 90nm technology
RU2438234C1 (ru) Функционально-полный толерантный элемент
RU2449469C1 (ru) Функционально-полный толерантный элемент
JP2013251892A5 (ru)
US20150222268A1 (en) Configurable analog front ends for circuits with substantially gate enclosed inner electrode mosfet switch
RU2469381C1 (ru) Сумматор
RU2475811C1 (ru) Полный сумматор
Syamala et al. design of low power cmos logic circuits using gate diffusion input (GDI) technique
Ali et al. Couniform modules
Gupta et al. Analysis of several 2: 1 multiplexer circuits at 90nm and 45nm technologies
RU2664014C1 (ru) Схема формирователя управляющих сигналов
RU2642416C1 (ru) Преобразователь логического уровня напряжения
EP3716485A1 (en) Electronic circuits
Gupta et al. An Efficient Design of 2: 1 Multiplexer and Its Application in 1-Bit Full Adder Cell

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20140620